Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lasx / intrinsic-sle.ll
blob8895efc84b845d9b0dc3c445b4650817c168138d
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s
4 declare <32 x i8> @llvm.loongarch.lasx.xvsle.b(<32 x i8>, <32 x i8>)
6 define <32 x i8> @lasx_xvsle_b(<32 x i8> %va, <32 x i8> %vb) nounwind {
7 ; CHECK-LABEL: lasx_xvsle_b:
8 ; CHECK:       # %bb.0: # %entry
9 ; CHECK-NEXT:    xvsle.b $xr0, $xr0, $xr1
10 ; CHECK-NEXT:    ret
11 entry:
12   %res = call <32 x i8> @llvm.loongarch.lasx.xvsle.b(<32 x i8> %va, <32 x i8> %vb)
13   ret <32 x i8> %res
16 declare <16 x i16> @llvm.loongarch.lasx.xvsle.h(<16 x i16>, <16 x i16>)
18 define <16 x i16> @lasx_xvsle_h(<16 x i16> %va, <16 x i16> %vb) nounwind {
19 ; CHECK-LABEL: lasx_xvsle_h:
20 ; CHECK:       # %bb.0: # %entry
21 ; CHECK-NEXT:    xvsle.h $xr0, $xr0, $xr1
22 ; CHECK-NEXT:    ret
23 entry:
24   %res = call <16 x i16> @llvm.loongarch.lasx.xvsle.h(<16 x i16> %va, <16 x i16> %vb)
25   ret <16 x i16> %res
28 declare <8 x i32> @llvm.loongarch.lasx.xvsle.w(<8 x i32>, <8 x i32>)
30 define <8 x i32> @lasx_xvsle_w(<8 x i32> %va, <8 x i32> %vb) nounwind {
31 ; CHECK-LABEL: lasx_xvsle_w:
32 ; CHECK:       # %bb.0: # %entry
33 ; CHECK-NEXT:    xvsle.w $xr0, $xr0, $xr1
34 ; CHECK-NEXT:    ret
35 entry:
36   %res = call <8 x i32> @llvm.loongarch.lasx.xvsle.w(<8 x i32> %va, <8 x i32> %vb)
37   ret <8 x i32> %res
40 declare <4 x i64> @llvm.loongarch.lasx.xvsle.d(<4 x i64>, <4 x i64>)
42 define <4 x i64> @lasx_xvsle_d(<4 x i64> %va, <4 x i64> %vb) nounwind {
43 ; CHECK-LABEL: lasx_xvsle_d:
44 ; CHECK:       # %bb.0: # %entry
45 ; CHECK-NEXT:    xvsle.d $xr0, $xr0, $xr1
46 ; CHECK-NEXT:    ret
47 entry:
48   %res = call <4 x i64> @llvm.loongarch.lasx.xvsle.d(<4 x i64> %va, <4 x i64> %vb)
49   ret <4 x i64> %res
52 declare <32 x i8> @llvm.loongarch.lasx.xvslei.b(<32 x i8>, i32)
54 define <32 x i8> @lasx_xvslei_b(<32 x i8> %va) nounwind {
55 ; CHECK-LABEL: lasx_xvslei_b:
56 ; CHECK:       # %bb.0: # %entry
57 ; CHECK-NEXT:    xvslei.b $xr0, $xr0, 1
58 ; CHECK-NEXT:    ret
59 entry:
60   %res = call <32 x i8> @llvm.loongarch.lasx.xvslei.b(<32 x i8> %va, i32 1)
61   ret <32 x i8> %res
64 declare <16 x i16> @llvm.loongarch.lasx.xvslei.h(<16 x i16>, i32)
66 define <16 x i16> @lasx_xvslei_h(<16 x i16> %va) nounwind {
67 ; CHECK-LABEL: lasx_xvslei_h:
68 ; CHECK:       # %bb.0: # %entry
69 ; CHECK-NEXT:    xvslei.h $xr0, $xr0, 1
70 ; CHECK-NEXT:    ret
71 entry:
72   %res = call <16 x i16> @llvm.loongarch.lasx.xvslei.h(<16 x i16> %va, i32 1)
73   ret <16 x i16> %res
76 declare <8 x i32> @llvm.loongarch.lasx.xvslei.w(<8 x i32>, i32)
78 define <8 x i32> @lasx_xvslei_w(<8 x i32> %va) nounwind {
79 ; CHECK-LABEL: lasx_xvslei_w:
80 ; CHECK:       # %bb.0: # %entry
81 ; CHECK-NEXT:    xvslei.w $xr0, $xr0, 1
82 ; CHECK-NEXT:    ret
83 entry:
84   %res = call <8 x i32> @llvm.loongarch.lasx.xvslei.w(<8 x i32> %va, i32 1)
85   ret <8 x i32> %res
88 declare <4 x i64> @llvm.loongarch.lasx.xvslei.d(<4 x i64>, i32)
90 define <4 x i64> @lasx_xvslei_d(<4 x i64> %va) nounwind {
91 ; CHECK-LABEL: lasx_xvslei_d:
92 ; CHECK:       # %bb.0: # %entry
93 ; CHECK-NEXT:    xvslei.d $xr0, $xr0, 1
94 ; CHECK-NEXT:    ret
95 entry:
96   %res = call <4 x i64> @llvm.loongarch.lasx.xvslei.d(<4 x i64> %va, i32 1)
97   ret <4 x i64> %res
100 declare <32 x i8> @llvm.loongarch.lasx.xvsle.bu(<32 x i8>, <32 x i8>)
102 define <32 x i8> @lasx_xvsle_bu(<32 x i8> %va, <32 x i8> %vb) nounwind {
103 ; CHECK-LABEL: lasx_xvsle_bu:
104 ; CHECK:       # %bb.0: # %entry
105 ; CHECK-NEXT:    xvsle.bu $xr0, $xr0, $xr1
106 ; CHECK-NEXT:    ret
107 entry:
108   %res = call <32 x i8> @llvm.loongarch.lasx.xvsle.bu(<32 x i8> %va, <32 x i8> %vb)
109   ret <32 x i8> %res
112 declare <16 x i16> @llvm.loongarch.lasx.xvsle.hu(<16 x i16>, <16 x i16>)
114 define <16 x i16> @lasx_xvsle_hu(<16 x i16> %va, <16 x i16> %vb) nounwind {
115 ; CHECK-LABEL: lasx_xvsle_hu:
116 ; CHECK:       # %bb.0: # %entry
117 ; CHECK-NEXT:    xvsle.hu $xr0, $xr0, $xr1
118 ; CHECK-NEXT:    ret
119 entry:
120   %res = call <16 x i16> @llvm.loongarch.lasx.xvsle.hu(<16 x i16> %va, <16 x i16> %vb)
121   ret <16 x i16> %res
124 declare <8 x i32> @llvm.loongarch.lasx.xvsle.wu(<8 x i32>, <8 x i32>)
126 define <8 x i32> @lasx_xvsle_wu(<8 x i32> %va, <8 x i32> %vb) nounwind {
127 ; CHECK-LABEL: lasx_xvsle_wu:
128 ; CHECK:       # %bb.0: # %entry
129 ; CHECK-NEXT:    xvsle.wu $xr0, $xr0, $xr1
130 ; CHECK-NEXT:    ret
131 entry:
132   %res = call <8 x i32> @llvm.loongarch.lasx.xvsle.wu(<8 x i32> %va, <8 x i32> %vb)
133   ret <8 x i32> %res
136 declare <4 x i64> @llvm.loongarch.lasx.xvsle.du(<4 x i64>, <4 x i64>)
138 define <4 x i64> @lasx_xvsle_du(<4 x i64> %va, <4 x i64> %vb) nounwind {
139 ; CHECK-LABEL: lasx_xvsle_du:
140 ; CHECK:       # %bb.0: # %entry
141 ; CHECK-NEXT:    xvsle.du $xr0, $xr0, $xr1
142 ; CHECK-NEXT:    ret
143 entry:
144   %res = call <4 x i64> @llvm.loongarch.lasx.xvsle.du(<4 x i64> %va, <4 x i64> %vb)
145   ret <4 x i64> %res
148 declare <32 x i8> @llvm.loongarch.lasx.xvslei.bu(<32 x i8>, i32)
150 define <32 x i8> @lasx_xvslei_bu(<32 x i8> %va) nounwind {
151 ; CHECK-LABEL: lasx_xvslei_bu:
152 ; CHECK:       # %bb.0: # %entry
153 ; CHECK-NEXT:    xvslei.bu $xr0, $xr0, 1
154 ; CHECK-NEXT:    ret
155 entry:
156   %res = call <32 x i8> @llvm.loongarch.lasx.xvslei.bu(<32 x i8> %va, i32 1)
157   ret <32 x i8> %res
160 declare <16 x i16> @llvm.loongarch.lasx.xvslei.hu(<16 x i16>, i32)
162 define <16 x i16> @lasx_xvslei_hu(<16 x i16> %va) nounwind {
163 ; CHECK-LABEL: lasx_xvslei_hu:
164 ; CHECK:       # %bb.0: # %entry
165 ; CHECK-NEXT:    xvslei.hu $xr0, $xr0, 1
166 ; CHECK-NEXT:    ret
167 entry:
168   %res = call <16 x i16> @llvm.loongarch.lasx.xvslei.hu(<16 x i16> %va, i32 1)
169   ret <16 x i16> %res
172 declare <8 x i32> @llvm.loongarch.lasx.xvslei.wu(<8 x i32>, i32)
174 define <8 x i32> @lasx_xvslei_wu(<8 x i32> %va) nounwind {
175 ; CHECK-LABEL: lasx_xvslei_wu:
176 ; CHECK:       # %bb.0: # %entry
177 ; CHECK-NEXT:    xvslei.wu $xr0, $xr0, 1
178 ; CHECK-NEXT:    ret
179 entry:
180   %res = call <8 x i32> @llvm.loongarch.lasx.xvslei.wu(<8 x i32> %va, i32 1)
181   ret <8 x i32> %res
184 declare <4 x i64> @llvm.loongarch.lasx.xvslei.du(<4 x i64>, i32)
186 define <4 x i64> @lasx_xvslei_du(<4 x i64> %va) nounwind {
187 ; CHECK-LABEL: lasx_xvslei_du:
188 ; CHECK:       # %bb.0: # %entry
189 ; CHECK-NEXT:    xvslei.du $xr0, $xr0, 1
190 ; CHECK-NEXT:    ret
191 entry:
192   %res = call <4 x i64> @llvm.loongarch.lasx.xvslei.du(<4 x i64> %va, i32 1)
193   ret <4 x i64> %res