Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / VE / Packed / vp_and.ll
blob8f47837c71e930850f826edb0879bb557f22cf3f
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -march=ve -mattr=+vpu | FileCheck %s
4 declare <512 x i32> @llvm.vp.and.v512i32(<512 x i32>, <512 x i32>, <512 x i1>, i32)
6 define fastcc <512 x i32> @test_vp_and_v512i32_vv(<512 x i32> %i0, <512 x i32> %i1, <512 x i1> %m, i32 %n) {
7 ; CHECK-LABEL: test_vp_and_v512i32_vv:
8 ; CHECK:       # %bb.0:
9 ; CHECK-NEXT:    adds.w.sx %s0, 1, %s0
10 ; CHECK-NEXT:    and %s0, %s0, (32)0
11 ; CHECK-NEXT:    srl %s0, %s0, 1
12 ; CHECK-NEXT:    lvl %s0
13 ; CHECK-NEXT:    pvand %v0, %v0, %v1, %vm2
14 ; CHECK-NEXT:    b.l.t (, %s10)
15   %r0 = call <512 x i32> @llvm.vp.and.v512i32(<512 x i32> %i0, <512 x i32> %i1, <512 x i1> %m, i32 %n)
16   ret <512 x i32> %r0
19 define fastcc <512 x i32> @test_vp_and_v512i32_rv(i32 %s0, <512 x i32> %i1, <512 x i1> %m, i32 %n) {
20 ; CHECK-LABEL: test_vp_and_v512i32_rv:
21 ; CHECK:       # %bb.0:
22 ; CHECK-NEXT:    and %s0, %s0, (32)0
23 ; CHECK-NEXT:    sll %s2, %s0, 32
24 ; CHECK-NEXT:    and %s0, %s0, (32)0
25 ; CHECK-NEXT:    or %s0, %s0, %s2
26 ; CHECK-NEXT:    adds.w.sx %s1, 1, %s1
27 ; CHECK-NEXT:    and %s1, %s1, (32)0
28 ; CHECK-NEXT:    srl %s1, %s1, 1
29 ; CHECK-NEXT:    lvl %s1
30 ; CHECK-NEXT:    pvand %v0, %s0, %v0, %vm2
31 ; CHECK-NEXT:    b.l.t (, %s10)
32   %xins = insertelement <512 x i32> undef, i32 %s0, i32 0
33   %i0 = shufflevector <512 x i32> %xins, <512 x i32> undef, <512 x i32> zeroinitializer
34   %r0 = call <512 x i32> @llvm.vp.and.v512i32(<512 x i32> %i0, <512 x i32> %i1, <512 x i1> %m, i32 %n)
35   ret <512 x i32> %r0
38 define fastcc <512 x i32> @test_vp_and_v512i32_vr(<512 x i32> %i0, i32 %s1, <512 x i1> %m, i32 %n) {
39 ; CHECK-LABEL: test_vp_and_v512i32_vr:
40 ; CHECK:       # %bb.0:
41 ; CHECK-NEXT:    and %s0, %s0, (32)0
42 ; CHECK-NEXT:    sll %s2, %s0, 32
43 ; CHECK-NEXT:    and %s0, %s0, (32)0
44 ; CHECK-NEXT:    or %s0, %s0, %s2
45 ; CHECK-NEXT:    adds.w.sx %s1, 1, %s1
46 ; CHECK-NEXT:    and %s1, %s1, (32)0
47 ; CHECK-NEXT:    srl %s1, %s1, 1
48 ; CHECK-NEXT:    lvl %s1
49 ; CHECK-NEXT:    pvand %v0, %s0, %v0, %vm2
50 ; CHECK-NEXT:    b.l.t (, %s10)
51   %yins = insertelement <512 x i32> undef, i32 %s1, i32 0
52   %i1 = shufflevector <512 x i32> %yins, <512 x i32> undef, <512 x i32> zeroinitializer
53   %r0 = call <512 x i32> @llvm.vp.and.v512i32(<512 x i32> %i0, <512 x i32> %i1, <512 x i1> %m, i32 %n)
54   ret <512 x i32> %r0