Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / VE / VELIntrinsics / vsll.ll
blob5f7f64e237dbdd6689d8bb8a0bc6083319a8a579
1 ; RUN: llc < %s -mtriple=ve -mattr=+vpu | FileCheck %s
3 ;;; Test vector shift left logical intrinsic instructions
4 ;;;
5 ;;; Note:
6 ;;;   We test VSLL*vvl, VSLL*vvl_v, VSLL*vrl, VSLL*vrl_v, VSLL*vil, VSLL*vil_v,
7 ;;;   VSLL*vvml_v, VSLL*vrml_v, VSLL*viml_v, PVSLL*vvl, PVSLL*vvl_v, PVSLL*vrl,
8 ;;;   PVSLL*vrl_v, PVSLL*vvml_v, and PVSLL*vrml_v instructions.
10 ; Function Attrs: nounwind readnone
11 define fastcc <256 x double> @vsll_vvvl(<256 x double> %0, <256 x double> %1) {
12 ; CHECK-LABEL: vsll_vvvl:
13 ; CHECK:       # %bb.0:
14 ; CHECK-NEXT:    lea %s0, 256
15 ; CHECK-NEXT:    lvl %s0
16 ; CHECK-NEXT:    vsll %v0, %v0, %v1
17 ; CHECK-NEXT:    b.l.t (, %s10)
18   %3 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvvl(<256 x double> %0, <256 x double> %1, i32 256)
19   ret <256 x double> %3
22 ; Function Attrs: nounwind readnone
23 declare <256 x double> @llvm.ve.vl.vsll.vvvl(<256 x double>, <256 x double>, i32)
25 ; Function Attrs: nounwind readnone
26 define fastcc <256 x double> @vsll_vvvvl(<256 x double> %0, <256 x double> %1, <256 x double> %2) {
27 ; CHECK-LABEL: vsll_vvvvl:
28 ; CHECK:       # %bb.0:
29 ; CHECK-NEXT:    lea %s0, 128
30 ; CHECK-NEXT:    lvl %s0
31 ; CHECK-NEXT:    vsll %v2, %v0, %v1
32 ; CHECK-NEXT:    lea %s16, 256
33 ; CHECK-NEXT:    lvl %s16
34 ; CHECK-NEXT:    vor %v0, (0)1, %v2
35 ; CHECK-NEXT:    b.l.t (, %s10)
36   %4 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvvvl(<256 x double> %0, <256 x double> %1, <256 x double> %2, i32 128)
37   ret <256 x double> %4
40 ; Function Attrs: nounwind readnone
41 declare <256 x double> @llvm.ve.vl.vsll.vvvvl(<256 x double>, <256 x double>, <256 x double>, i32)
43 ; Function Attrs: nounwind readnone
44 define fastcc <256 x double> @vsll_vvsl(<256 x double> %0, i64 %1) {
45 ; CHECK-LABEL: vsll_vvsl:
46 ; CHECK:       # %bb.0:
47 ; CHECK-NEXT:    lea %s1, 256
48 ; CHECK-NEXT:    lvl %s1
49 ; CHECK-NEXT:    vsll %v0, %v0, %s0
50 ; CHECK-NEXT:    b.l.t (, %s10)
51   %3 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsl(<256 x double> %0, i64 %1, i32 256)
52   ret <256 x double> %3
55 ; Function Attrs: nounwind readnone
56 declare <256 x double> @llvm.ve.vl.vsll.vvsl(<256 x double>, i64, i32)
58 ; Function Attrs: nounwind readnone
59 define fastcc <256 x double> @vsll_vvsvl(<256 x double> %0, i64 %1, <256 x double> %2) {
60 ; CHECK-LABEL: vsll_vvsvl:
61 ; CHECK:       # %bb.0:
62 ; CHECK-NEXT:    lea %s1, 128
63 ; CHECK-NEXT:    lvl %s1
64 ; CHECK-NEXT:    vsll %v1, %v0, %s0
65 ; CHECK-NEXT:    lea %s16, 256
66 ; CHECK-NEXT:    lvl %s16
67 ; CHECK-NEXT:    vor %v0, (0)1, %v1
68 ; CHECK-NEXT:    b.l.t (, %s10)
69   %4 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsvl(<256 x double> %0, i64 %1, <256 x double> %2, i32 128)
70   ret <256 x double> %4
73 ; Function Attrs: nounwind readnone
74 declare <256 x double> @llvm.ve.vl.vsll.vvsvl(<256 x double>, i64, <256 x double>, i32)
76 ; Function Attrs: nounwind readnone
77 define fastcc <256 x double> @vsll_vvsl_imm(<256 x double> %0) {
78 ; CHECK-LABEL: vsll_vvsl_imm:
79 ; CHECK:       # %bb.0:
80 ; CHECK-NEXT:    lea %s0, 256
81 ; CHECK-NEXT:    lvl %s0
82 ; CHECK-NEXT:    vsll %v0, %v0, 8
83 ; CHECK-NEXT:    b.l.t (, %s10)
84   %2 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsl(<256 x double> %0, i64 8, i32 256)
85   ret <256 x double> %2
88 ; Function Attrs: nounwind readnone
89 define fastcc <256 x double> @vsll_vvsvl_imm(<256 x double> %0, <256 x double> %1) {
90 ; CHECK-LABEL: vsll_vvsvl_imm:
91 ; CHECK:       # %bb.0:
92 ; CHECK-NEXT:    lea %s0, 128
93 ; CHECK-NEXT:    lvl %s0
94 ; CHECK-NEXT:    vsll %v1, %v0, 8
95 ; CHECK-NEXT:    lea %s16, 256
96 ; CHECK-NEXT:    lvl %s16
97 ; CHECK-NEXT:    vor %v0, (0)1, %v1
98 ; CHECK-NEXT:    b.l.t (, %s10)
99   %3 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsvl(<256 x double> %0, i64 8, <256 x double> %1, i32 128)
100   ret <256 x double> %3
103 ; Function Attrs: nounwind readnone
104 define fastcc <256 x double> @vsll_vvvmvl(<256 x double> %0, <256 x double> %1, <256 x i1> %2, <256 x double> %3) {
105 ; CHECK-LABEL: vsll_vvvmvl:
106 ; CHECK:       # %bb.0:
107 ; CHECK-NEXT:    lea %s0, 128
108 ; CHECK-NEXT:    lvl %s0
109 ; CHECK-NEXT:    vsll %v2, %v0, %v1, %vm1
110 ; CHECK-NEXT:    lea %s16, 256
111 ; CHECK-NEXT:    lvl %s16
112 ; CHECK-NEXT:    vor %v0, (0)1, %v2
113 ; CHECK-NEXT:    b.l.t (, %s10)
114   %5 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvvmvl(<256 x double> %0, <256 x double> %1, <256 x i1> %2, <256 x double> %3, i32 128)
115   ret <256 x double> %5
118 ; Function Attrs: nounwind readnone
119 declare <256 x double> @llvm.ve.vl.vsll.vvvmvl(<256 x double>, <256 x double>, <256 x i1>, <256 x double>, i32)
121 ; Function Attrs: nounwind readnone
122 define fastcc <256 x double> @vsll_vvsmvl(<256 x double> %0, i64 %1, <256 x i1> %2, <256 x double> %3) {
123 ; CHECK-LABEL: vsll_vvsmvl:
124 ; CHECK:       # %bb.0:
125 ; CHECK-NEXT:    lea %s1, 128
126 ; CHECK-NEXT:    lvl %s1
127 ; CHECK-NEXT:    vsll %v1, %v0, %s0, %vm1
128 ; CHECK-NEXT:    lea %s16, 256
129 ; CHECK-NEXT:    lvl %s16
130 ; CHECK-NEXT:    vor %v0, (0)1, %v1
131 ; CHECK-NEXT:    b.l.t (, %s10)
132   %5 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsmvl(<256 x double> %0, i64 %1, <256 x i1> %2, <256 x double> %3, i32 128)
133   ret <256 x double> %5
136 ; Function Attrs: nounwind readnone
137 declare <256 x double> @llvm.ve.vl.vsll.vvsmvl(<256 x double>, i64, <256 x i1>, <256 x double>, i32)
139 ; Function Attrs: nounwind readnone
140 define fastcc <256 x double> @vsll_vvsmvl_imm(<256 x double> %0, <256 x i1> %1, <256 x double> %2) {
141 ; CHECK-LABEL: vsll_vvsmvl_imm:
142 ; CHECK:       # %bb.0:
143 ; CHECK-NEXT:    lea %s0, 128
144 ; CHECK-NEXT:    lvl %s0
145 ; CHECK-NEXT:    vsll %v1, %v0, 8, %vm1
146 ; CHECK-NEXT:    lea %s16, 256
147 ; CHECK-NEXT:    lvl %s16
148 ; CHECK-NEXT:    vor %v0, (0)1, %v1
149 ; CHECK-NEXT:    b.l.t (, %s10)
150   %4 = tail call fast <256 x double> @llvm.ve.vl.vsll.vvsmvl(<256 x double> %0, i64 8, <256 x i1> %1, <256 x double> %2, i32 128)
151   ret <256 x double> %4
154 ; Function Attrs: nounwind readnone
155 define fastcc <256 x double> @pvsll_vvvl(<256 x double> %0, <256 x double> %1) {
156 ; CHECK-LABEL: pvsll_vvvl:
157 ; CHECK:       # %bb.0:
158 ; CHECK-NEXT:    lea %s0, 256
159 ; CHECK-NEXT:    lvl %s0
160 ; CHECK-NEXT:    pvsll %v0, %v0, %v1
161 ; CHECK-NEXT:    b.l.t (, %s10)
162   %3 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvvl(<256 x double> %0, <256 x double> %1, i32 256)
163   ret <256 x double> %3
166 ; Function Attrs: nounwind readnone
167 declare <256 x double> @llvm.ve.vl.pvsll.vvvl(<256 x double>, <256 x double>, i32)
169 ; Function Attrs: nounwind readnone
170 define fastcc <256 x double> @pvsll_vvvvl(<256 x double> %0, <256 x double> %1, <256 x double> %2) {
171 ; CHECK-LABEL: pvsll_vvvvl:
172 ; CHECK:       # %bb.0:
173 ; CHECK-NEXT:    lea %s0, 128
174 ; CHECK-NEXT:    lvl %s0
175 ; CHECK-NEXT:    pvsll %v2, %v0, %v1
176 ; CHECK-NEXT:    lea %s16, 256
177 ; CHECK-NEXT:    lvl %s16
178 ; CHECK-NEXT:    vor %v0, (0)1, %v2
179 ; CHECK-NEXT:    b.l.t (, %s10)
180   %4 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvvvl(<256 x double> %0, <256 x double> %1, <256 x double> %2, i32 128)
181   ret <256 x double> %4
184 ; Function Attrs: nounwind readnone
185 declare <256 x double> @llvm.ve.vl.pvsll.vvvvl(<256 x double>, <256 x double>, <256 x double>, i32)
187 ; Function Attrs: nounwind readnone
188 define fastcc <256 x double> @pvsll_vvsl(<256 x double> %0, i64 %1) {
189 ; CHECK-LABEL: pvsll_vvsl:
190 ; CHECK:       # %bb.0:
191 ; CHECK-NEXT:    lea %s1, 256
192 ; CHECK-NEXT:    lvl %s1
193 ; CHECK-NEXT:    pvsll %v0, %v0, %s0
194 ; CHECK-NEXT:    b.l.t (, %s10)
195   %3 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvsl(<256 x double> %0, i64 %1, i32 256)
196   ret <256 x double> %3
199 ; Function Attrs: nounwind readnone
200 declare <256 x double> @llvm.ve.vl.pvsll.vvsl(<256 x double>, i64, i32)
202 ; Function Attrs: nounwind readnone
203 define fastcc <256 x double> @pvsll_vvsvl(<256 x double> %0, i64 %1, <256 x double> %2) {
204 ; CHECK-LABEL: pvsll_vvsvl:
205 ; CHECK:       # %bb.0:
206 ; CHECK-NEXT:    lea %s1, 128
207 ; CHECK-NEXT:    lvl %s1
208 ; CHECK-NEXT:    pvsll %v1, %v0, %s0
209 ; CHECK-NEXT:    lea %s16, 256
210 ; CHECK-NEXT:    lvl %s16
211 ; CHECK-NEXT:    vor %v0, (0)1, %v1
212 ; CHECK-NEXT:    b.l.t (, %s10)
213   %4 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvsvl(<256 x double> %0, i64 %1, <256 x double> %2, i32 128)
214   ret <256 x double> %4
217 ; Function Attrs: nounwind readnone
218 declare <256 x double> @llvm.ve.vl.pvsll.vvsvl(<256 x double>, i64, <256 x double>, i32)
220 ; Function Attrs: nounwind readnone
221 define fastcc <256 x double> @pvsll_vvvMvl(<256 x double> %0, <256 x double> %1, <512 x i1> %2, <256 x double> %3) {
222 ; CHECK-LABEL: pvsll_vvvMvl:
223 ; CHECK:       # %bb.0:
224 ; CHECK-NEXT:    lea %s0, 128
225 ; CHECK-NEXT:    lvl %s0
226 ; CHECK-NEXT:    pvsll %v2, %v0, %v1, %vm2
227 ; CHECK-NEXT:    lea %s16, 256
228 ; CHECK-NEXT:    lvl %s16
229 ; CHECK-NEXT:    vor %v0, (0)1, %v2
230 ; CHECK-NEXT:    b.l.t (, %s10)
231   %5 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvvMvl(<256 x double> %0, <256 x double> %1, <512 x i1> %2, <256 x double> %3, i32 128)
232   ret <256 x double> %5
235 ; Function Attrs: nounwind readnone
236 declare <256 x double> @llvm.ve.vl.pvsll.vvvMvl(<256 x double>, <256 x double>, <512 x i1>, <256 x double>, i32)
238 ; Function Attrs: nounwind readnone
239 define fastcc <256 x double> @pvsll_vvsMvl(<256 x double> %0, i64 %1, <512 x i1> %2, <256 x double> %3) {
240 ; CHECK-LABEL: pvsll_vvsMvl:
241 ; CHECK:       # %bb.0:
242 ; CHECK-NEXT:    lea %s1, 128
243 ; CHECK-NEXT:    lvl %s1
244 ; CHECK-NEXT:    pvsll %v1, %v0, %s0, %vm2
245 ; CHECK-NEXT:    lea %s16, 256
246 ; CHECK-NEXT:    lvl %s16
247 ; CHECK-NEXT:    vor %v0, (0)1, %v1
248 ; CHECK-NEXT:    b.l.t (, %s10)
249   %5 = tail call fast <256 x double> @llvm.ve.vl.pvsll.vvsMvl(<256 x double> %0, i64 %1, <512 x i1> %2, <256 x double> %3, i32 128)
250   ret <256 x double> %5
253 ; Function Attrs: nounwind readnone
254 declare <256 x double> @llvm.ve.vl.pvsll.vvsMvl(<256 x double>, i64, <512 x i1>, <256 x double>, i32)