Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / X86 / 2006-08-16-CycleInDAG.ll
blobfbd162117eae2feea8e3b053e657e336ac83e708
1 ; RUN: llc < %s -mtriple=i686--
2         %struct.expr = type { ptr, i32, ptr, ptr, ptr, ptr }
3         %struct.hash_table = type { ptr, i32, i32, i32 }
4         %struct.occr = type { ptr, ptr, i8, i8 }
5         %struct.rtx_def = type { i16, i8, i8, %struct.u }
6         %struct.u = type { [1 x i64] }
8 define void @test() {
9         %tmp = load i32, ptr null               ; <i32> [#uses=1]
10         %tmp8 = call i32 @hash_rtx( )           ; <i32> [#uses=1]
11         %tmp11 = urem i32 %tmp8, %tmp           ; <i32> [#uses=1]
12         br i1 false, label %cond_next, label %return
14 cond_next:              ; preds = %0
15         %gep.upgrd.1 = zext i32 %tmp11 to i64           ; <i64> [#uses=1]
16         %tmp17 = getelementptr ptr, ptr null, i64 %gep.upgrd.1          ; <ptr> [#uses=0]
17         ret void
19 return:         ; preds = %0
20         ret void
23 declare i32 @hash_rtx()