Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / CodeGen / X86 / pr41619.ll
blob88dcd7798f0c3d2cd7ad3dd068553c4ebb46a75a
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-apple-macosx10.14.0 -mattr=avx2 | FileCheck %s --check-prefixes=CHECK
3 ; RUN: llc < %s -mtriple=x86_64-apple-macosx10.14.0 -mattr=avx512bw | FileCheck %s --check-prefixes=CHECK
5 define void @foo(double %arg) {
6 ; CHECK-LABEL: foo:
7 ; CHECK:       ## %bb.0: ## %bb
8 ; CHECK-NEXT:    vmovq %xmm0, %rax
9 ; CHECK-NEXT:    vmovd %eax, %xmm0
10 ; CHECK-NEXT:    vmovq %xmm0, %rax
11 ; CHECK-NEXT:    movl %eax, (%rax)
12 ; CHECK-NEXT:    movq $0, (%rax)
13 ; CHECK-NEXT:    retq
14 bb:
15   %tmp = bitcast double %arg to i64
16   %tmp1 = trunc i64 %tmp to i32
17   %tmp2 = bitcast i32 %tmp1 to float
18   %tmp3 = insertelement <4 x float> zeroinitializer, float %tmp2, i32 2
19   %tmp4 = bitcast <4 x float> %tmp3 to <2 x double>
20   %tmp5 = extractelement <2 x double> %tmp4, i32 0
21   %tmp6 = extractelement <2 x double> %tmp4, i32 1
22   %tmp7 = bitcast double %tmp6 to i64
23   %tmp8 = trunc i64 %tmp7 to i32
24   store i32 %tmp8, ptr undef, align 4
25   store double %tmp5, ptr undef, align 16
26   ret void
29 ; This used to crash with mask registers on avx512bw targets.
30 define i32 @bar(double %blah) nounwind {
31 ; CHECK-LABEL: bar:
32 ; CHECK:       ## %bb.0:
33 ; CHECK-NEXT:    vmovq %xmm0, %rax
34 ; CHECK-NEXT:    ## kill: def $eax killed $eax killed $rax
35 ; CHECK-NEXT:    retq
36   %z = bitcast double %blah to i64
37   %y = trunc i64 %z to i32
38   %a = bitcast i32 %y to <32 x i1>
39   %b = shufflevector <32 x i1> %a, <32 x i1> undef, <64 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 10, i32 11, i32 12, i32 13, i32 14, i32 15, i32 16, i32 17, i32 18, i32 19, i32 20, i32 21, i32 22, i32 23, i32 24, i32 25, i32 26, i32 27, i32 28, i32 29, i32 30, i32 31, i32 32, i32 33, i32 34, i32 35, i32 36, i32 37, i32 38, i32 39, i32 40, i32 41, i32 42, i32 43, i32 44, i32 45, i32 46, i32 47, i32 48, i32 49, i32 50, i32 51, i32 52, i32 53, i32 54, i32 55, i32 56, i32 57, i32 58, i32 59, i32 60, i32 61, i32 62, i32 63>
40   %c = bitcast <64 x i1> %b to i64
41   %d = trunc i64 %c to i32
42   ret i32 %d