Bump version to 19.1.0-rc3
[llvm-project.git] / llvm / test / Transforms / SLPVectorizer / X86 / shufflebuilder-bug.ll
blob9db7d696c7c7ebada80faa58c5214b224c2a7525
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py UTC_ARGS: --version 2
2 ; RUN: opt -S -p slp-vectorizer -mtriple=x86_64-- %s | FileCheck %s
4 define void @foo(<4 x float> %vec, float %val, ptr %ptr) {
5 ; CHECK-LABEL: define void @foo
6 ; CHECK-SAME: (<4 x float> [[VEC:%.*]], float [[VAL:%.*]], ptr [[PTR:%.*]]) {
7 ; CHECK-NEXT:    [[GEP0:%.*]] = getelementptr inbounds float, ptr [[PTR]], i64 0
8 ; CHECK-NEXT:    [[TMP1:%.*]] = load <4 x float>, ptr [[GEP0]], align 8
9 ; CHECK-NEXT:    [[TMP2:%.*]] = shufflevector <4 x float> [[VEC]], <4 x float> poison, <2 x i32> <i32 3, i32 poison>
10 ; CHECK-NEXT:    [[TMP3:%.*]] = insertelement <2 x float> [[TMP2]], float [[VAL]], i32 1
11 ; CHECK-NEXT:    [[TMP4:%.*]] = shufflevector <2 x float> [[TMP3]], <2 x float> poison, <4 x i32> <i32 0, i32 0, i32 1, i32 1>
12 ; CHECK-NEXT:    [[TMP5:%.*]] = fadd <4 x float> [[TMP1]], [[TMP4]]
13 ; CHECK-NEXT:    [[TMP6:%.*]] = fmul <4 x float> [[TMP5]], [[TMP4]]
14 ; CHECK-NEXT:    store <4 x float> [[TMP6]], ptr [[GEP0]], align 4
15 ; CHECK-NEXT:    ret void
17   %vec_3 = extractelement <4 x float> %vec, i32 3
19   %gep0 = getelementptr inbounds float, ptr %ptr, i64 0
20   %gep1 = getelementptr inbounds float, ptr %ptr, i64 1
21   %gep2 = getelementptr inbounds float, ptr %ptr, i64 2
22   %gep3 = getelementptr inbounds float, ptr %ptr, i64 3
24   %l0 = load float, ptr %gep0, align 8
25   %l1 = load float, ptr %gep1, align 8
26   %l2 = load float, ptr %gep2, align 8
27   %l3 = load float, ptr %gep3, align 8
29   %fadd0 = fadd float %l0, %vec_3
30   %fadd1 = fadd float %l1, %vec_3
31   %fadd2 = fadd float %l2, %val
32   %fadd3 = fadd float %l3, %val
34   %fmul0 = fmul float %fadd0, %vec_3
35   %fmul1 = fmul float %fadd1, %vec_3
36   %fmul2 = fmul float %fadd2, %val
37   %fmul3 = fmul float %fadd3, %val
39   store float %fmul0, ptr %gep0, align 4
40   store float %fmul1, ptr %gep1, align 4
41   store float %fmul2, ptr %gep2, align 4
42   store float %fmul3, ptr %gep3, align 4
43   ret void