Run DCE after a LoopFlatten test to reduce spurious output [nfc]
[llvm-project.git] / llvm / test / CodeGen / ARM / fpenv.ll
blobaebbdfd3945a516c87725548134304bb1364a6a2
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=arm-eabi -float-abi=soft -mattr=+vfp2 %s -o - | FileCheck %s
4 define void @func_02(i32 %rm) {
5 ; CHECK-LABEL: func_02:
6 ; CHECK:       @ %bb.0:
7 ; CHECK-NEXT:    vmrs r1, fpscr
8 ; CHECK-NEXT:    sub r0, r0, #1
9 ; CHECK-NEXT:    and r0, r0, #3
10 ; CHECK-NEXT:    bic r1, r1, #12582912
11 ; CHECK-NEXT:    orr r0, r1, r0, lsl #22
12 ; CHECK-NEXT:    vmsr fpscr, r0
13 ; CHECK-NEXT:    mov pc, lr
14   call void @llvm.set.rounding(i32 %rm)
15   ret void
18 define void @func_03() {
19 ; CHECK-LABEL: func_03:
20 ; CHECK:       @ %bb.0:
21 ; CHECK-NEXT:    vmrs r0, fpscr
22 ; CHECK-NEXT:    orr r0, r0, #12582912
23 ; CHECK-NEXT:    vmsr fpscr, r0
24 ; CHECK-NEXT:    mov pc, lr
25   call void @llvm.set.rounding(i32 0)
26   ret void
29 define void @func_04() {
30 ; CHECK-LABEL: func_04:
31 ; CHECK:       @ %bb.0:
32 ; CHECK-NEXT:    vmrs r0, fpscr
33 ; CHECK-NEXT:    bic r0, r0, #12582912
34 ; CHECK-NEXT:    vmsr fpscr, r0
35 ; CHECK-NEXT:    mov pc, lr
36   call void @llvm.set.rounding(i32 1)
37   ret void
40 define void @func_05() {
41 ; CHECK-LABEL: func_05:
42 ; CHECK:       @ %bb.0:
43 ; CHECK-NEXT:    vmrs r0, fpscr
44 ; CHECK-NEXT:    bic r0, r0, #12582912
45 ; CHECK-NEXT:    orr r0, r0, #4194304
46 ; CHECK-NEXT:    vmsr fpscr, r0
47 ; CHECK-NEXT:    mov pc, lr
48   call void @llvm.set.rounding(i32 2)
49   ret void
52 define void @func_06() {
53 ; CHECK-LABEL: func_06:
54 ; CHECK:       @ %bb.0:
55 ; CHECK-NEXT:    vmrs r0, fpscr
56 ; CHECK-NEXT:    bic r0, r0, #12582912
57 ; CHECK-NEXT:    orr r0, r0, #8388608
58 ; CHECK-NEXT:    vmsr fpscr, r0
59 ; CHECK-NEXT:    mov pc, lr
60   call void @llvm.set.rounding(i32 3)
61   ret void
64 define i32 @get_fpenv_01() #0 {
65 ; CHECK-LABEL: get_fpenv_01:
66 ; CHECK:       @ %bb.0: @ %entry
67 ; CHECK-NEXT:    .save {r11, lr}
68 ; CHECK-NEXT:    push {r11, lr}
69 ; CHECK-NEXT:    .pad #8
70 ; CHECK-NEXT:    sub sp, sp, #8
71 ; CHECK-NEXT:    add r0, sp, #4
72 ; CHECK-NEXT:    bl fegetenv
73 ; CHECK-NEXT:    ldr r0, [sp, #4]
74 ; CHECK-NEXT:    add sp, sp, #8
75 ; CHECK-NEXT:    pop {r11, lr}
76 ; CHECK-NEXT:    mov pc, lr
77 entry:
78   %fpenv = call i32 @llvm.get.fpenv.i32()
79   ret i32 %fpenv
82 define void @set_fpenv_01(i32 %fpenv) #0 {
83 ; CHECK-LABEL: set_fpenv_01:
84 ; CHECK:       @ %bb.0: @ %entry
85 ; CHECK-NEXT:    .save {r11, lr}
86 ; CHECK-NEXT:    push {r11, lr}
87 ; CHECK-NEXT:    .pad #8
88 ; CHECK-NEXT:    sub sp, sp, #8
89 ; CHECK-NEXT:    str r0, [sp, #4]
90 ; CHECK-NEXT:    add r0, sp, #4
91 ; CHECK-NEXT:    bl fesetenv
92 ; CHECK-NEXT:    add sp, sp, #8
93 ; CHECK-NEXT:    pop {r11, lr}
94 ; CHECK-NEXT:    mov pc, lr
95 entry:
96   call void @llvm.set.fpenv.i32(i32 %fpenv)
97   ret void
100 define void @reset_fpenv_01() #0 {
101 ; CHECK-LABEL: reset_fpenv_01:
102 ; CHECK:       @ %bb.0: @ %entry
103 ; CHECK-NEXT:    .save {r11, lr}
104 ; CHECK-NEXT:    push {r11, lr}
105 ; CHECK-NEXT:    mvn r0, #0
106 ; CHECK-NEXT:    bl fesetenv
107 ; CHECK-NEXT:    pop {r11, lr}
108 ; CHECK-NEXT:    mov pc, lr
109 entry:
110   call void @llvm.reset.fpenv()
111   ret void
114 attributes #0 = { nounwind "use-soft-float"="true" }
116 declare void @llvm.set.rounding(i32)
117 declare i32 @llvm.get.fpenv.i32()
118 declare void @llvm.set.fpenv.i32(i32 %fpenv)
119 declare void @llvm.reset.fpenv()