Run DCE after a LoopFlatten test to reduce spurious output [nfc]
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lsx / intrinsic-madd.ll
blob89503724fd730ebd078eeeb936ee3cf5e82542bf
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lsx < %s | FileCheck %s
4 declare <16 x i8> @llvm.loongarch.lsx.vmadd.b(<16 x i8>, <16 x i8>, <16 x i8>)
6 define <16 x i8> @lsx_vmadd_b(<16 x i8> %va, <16 x i8> %vb, <16 x i8> %vc) nounwind {
7 ; CHECK-LABEL: lsx_vmadd_b:
8 ; CHECK:       # %bb.0: # %entry
9 ; CHECK-NEXT:    vmadd.b $vr0, $vr1, $vr2
10 ; CHECK-NEXT:    ret
11 entry:
12   %res = call <16 x i8> @llvm.loongarch.lsx.vmadd.b(<16 x i8> %va, <16 x i8> %vb, <16 x i8> %vc)
13   ret <16 x i8> %res
16 declare <8 x i16> @llvm.loongarch.lsx.vmadd.h(<8 x i16>, <8 x i16>, <8 x i16>)
18 define <8 x i16> @lsx_vmadd_h(<8 x i16> %va, <8 x i16> %vb, <8 x i16> %vc) nounwind {
19 ; CHECK-LABEL: lsx_vmadd_h:
20 ; CHECK:       # %bb.0: # %entry
21 ; CHECK-NEXT:    vmadd.h $vr0, $vr1, $vr2
22 ; CHECK-NEXT:    ret
23 entry:
24   %res = call <8 x i16> @llvm.loongarch.lsx.vmadd.h(<8 x i16> %va, <8 x i16> %vb, <8 x i16> %vc)
25   ret <8 x i16> %res
28 declare <4 x i32> @llvm.loongarch.lsx.vmadd.w(<4 x i32>, <4 x i32>, <4 x i32>)
30 define <4 x i32> @lsx_vmadd_w(<4 x i32> %va, <4 x i32> %vb, <4 x i32> %vc) nounwind {
31 ; CHECK-LABEL: lsx_vmadd_w:
32 ; CHECK:       # %bb.0: # %entry
33 ; CHECK-NEXT:    vmadd.w $vr0, $vr1, $vr2
34 ; CHECK-NEXT:    ret
35 entry:
36   %res = call <4 x i32> @llvm.loongarch.lsx.vmadd.w(<4 x i32> %va, <4 x i32> %vb, <4 x i32> %vc)
37   ret <4 x i32> %res
40 declare <2 x i64> @llvm.loongarch.lsx.vmadd.d(<2 x i64>, <2 x i64>, <2 x i64>)
42 define <2 x i64> @lsx_vmadd_d(<2 x i64> %va, <2 x i64> %vb, <2 x i64> %vc) nounwind {
43 ; CHECK-LABEL: lsx_vmadd_d:
44 ; CHECK:       # %bb.0: # %entry
45 ; CHECK-NEXT:    vmadd.d $vr0, $vr1, $vr2
46 ; CHECK-NEXT:    ret
47 entry:
48   %res = call <2 x i64> @llvm.loongarch.lsx.vmadd.d(<2 x i64> %va, <2 x i64> %vb, <2 x i64> %vc)
49   ret <2 x i64> %res