Run DCE after a LoopFlatten test to reduce spurious output [nfc]
[llvm-project.git] / llvm / test / CodeGen / PowerPC / smulfixsat.ll
blob9e371d499da35a14304b3ff168559be73cc6838c
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=ppc32 | FileCheck %s
4 declare  i32 @llvm.smul.fix.sat.i32  (i32, i32, i32)
6 define i32 @func1(i32 %x, i32 %y) nounwind {
7 ; CHECK-LABEL: func1:
8 ; CHECK:       # %bb.0:
9 ; CHECK-NEXT:    mulhw 5, 3, 4
10 ; CHECK-NEXT:    mullw 3, 3, 4
11 ; CHECK-NEXT:    srawi 4, 3, 31
12 ; CHECK-NEXT:    cmplw 5, 4
13 ; CHECK-NEXT:    srawi 4, 5, 31
14 ; CHECK-NEXT:    xori 4, 4, 65535
15 ; CHECK-NEXT:    xoris 4, 4, 32767
16 ; CHECK-NEXT:    bclr 12, 2, 0
17 ; CHECK-NEXT:  # %bb.1:
18 ; CHECK-NEXT:    ori 3, 4, 0
19 ; CHECK-NEXT:    blr
20   %tmp = call i32 @llvm.smul.fix.sat.i32(i32 %x, i32 %y, i32 0)
21   ret i32 %tmp
24 define i32 @func2(i32 %x, i32 %y) nounwind {
25 ; CHECK-LABEL: func2:
26 ; CHECK:       # %bb.0:
27 ; CHECK-NEXT:    mulhw. 6, 3, 4
28 ; CHECK-NEXT:    lis 5, 32767
29 ; CHECK-NEXT:    mullw 3, 3, 4
30 ; CHECK-NEXT:    rotlwi 3, 3, 31
31 ; CHECK-NEXT:    ori 4, 5, 65535
32 ; CHECK-NEXT:    rlwimi 3, 6, 31, 0, 0
33 ; CHECK-NEXT:    bc 12, 1, .LBB1_1
34 ; CHECK-NEXT:    b .LBB1_2
35 ; CHECK-NEXT:  .LBB1_1:
36 ; CHECK-NEXT:    addi 3, 4, 0
37 ; CHECK-NEXT:  .LBB1_2:
38 ; CHECK-NEXT:    cmpwi 6, -1
39 ; CHECK-NEXT:    lis 4, -32768
40 ; CHECK-NEXT:    bc 12, 0, .LBB1_3
41 ; CHECK-NEXT:    blr
42 ; CHECK-NEXT:  .LBB1_3:
43 ; CHECK-NEXT:    addi 3, 4, 0
44 ; CHECK-NEXT:    blr
45   %tmp = call i32 @llvm.smul.fix.sat.i32(i32 %x, i32 %y, i32 1)
46   ret i32 %tmp