Run DCE after a LoopFlatten test to reduce spurious output [nfc]
[llvm-project.git] / llvm / test / CodeGen / RISCV / rvv / vaeskf2.ll
blobba37f69c380cb9e2c41d5be39a1eecb83e908b0b
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: sed 's/iXLen/i32/g' %s | llc -mtriple=riscv32 -mattr=+v,+experimental-zvkned \
3 ; RUN:   -verify-machineinstrs | FileCheck %s --check-prefixes=CHECK
4 ; RUN: sed 's/iXLen/i64/g' %s | llc -mtriple=riscv64 -mattr=+v,+experimental-zvkned \
5 ; RUN:   -verify-machineinstrs | FileCheck %s --check-prefixes=CHECK
7 declare <vscale x 4 x i32> @llvm.riscv.vaeskf2.nxv4i32.i32(
8   <vscale x 4 x i32>,
9   <vscale x 4 x i32>,
10   iXLen,
11   iXLen,
12   iXLen)
14 define <vscale x 4 x i32> @intrinsic_vaeskf2_vi_nxv4i32_i32(<vscale x 4 x i32> %0, <vscale x 4 x i32> %1, iXLen %2) nounwind {
15 ; CHECK-LABEL: intrinsic_vaeskf2_vi_nxv4i32_i32:
16 ; CHECK:       # %bb.0: # %entry
17 ; CHECK-NEXT:    vsetvli zero, a0, e32, m2, tu, ma
18 ; CHECK-NEXT:    vaeskf2.vi v8, v10, 2
19 ; CHECK-NEXT:    ret
20 entry:
21   %a = call <vscale x 4 x i32> @llvm.riscv.vaeskf2.nxv4i32.i32(
22     <vscale x 4 x i32> %0,
23     <vscale x 4 x i32> %1,
24     iXLen 2,
25     iXLen %2,
26     iXLen 2)
28   ret <vscale x 4 x i32> %a
31 declare <vscale x 8 x i32> @llvm.riscv.vaeskf2.nxv8i32.i32(
32   <vscale x 8 x i32>,
33   <vscale x 8 x i32>,
34   iXLen,
35   iXLen,
36   iXLen)
38 define <vscale x 8 x i32> @intrinsic_vaeskf2_vi_nxv8i32_i32(<vscale x 8 x i32> %0, <vscale x 8 x i32> %1, iXLen %2) nounwind {
39 ; CHECK-LABEL: intrinsic_vaeskf2_vi_nxv8i32_i32:
40 ; CHECK:       # %bb.0: # %entry
41 ; CHECK-NEXT:    vsetvli zero, a0, e32, m4, tu, ma
42 ; CHECK-NEXT:    vaeskf2.vi v8, v12, 2
43 ; CHECK-NEXT:    ret
44 entry:
45   %a = call <vscale x 8 x i32> @llvm.riscv.vaeskf2.nxv8i32.i32(
46     <vscale x 8 x i32> %0,
47     <vscale x 8 x i32> %1,
48     iXLen 2,
49     iXLen %2,
50     iXLen 2)
52   ret <vscale x 8 x i32> %a
55 declare <vscale x 16 x i32> @llvm.riscv.vaeskf2.nxv16i32.i32(
56   <vscale x 16 x i32>,
57   <vscale x 16 x i32>,
58   iXLen,
59   iXLen,
60   iXLen)
62 define <vscale x 16 x i32> @intrinsic_vaeskf2_vi_nxv16i32_i32(<vscale x 16 x i32> %0, <vscale x 16 x i32> %1, iXLen %2) nounwind {
63 ; CHECK-LABEL: intrinsic_vaeskf2_vi_nxv16i32_i32:
64 ; CHECK:       # %bb.0: # %entry
65 ; CHECK-NEXT:    vsetvli zero, a0, e32, m8, tu, ma
66 ; CHECK-NEXT:    vaeskf2.vi v8, v16, 2
67 ; CHECK-NEXT:    ret
68 entry:
69   %a = call <vscale x 16 x i32> @llvm.riscv.vaeskf2.nxv16i32.i32(
70     <vscale x 16 x i32> %0,
71     <vscale x 16 x i32> %1,
72     iXLen 2,
73     iXLen %2,
74     iXLen 2)
76   ret <vscale x 16 x i32> %a