Revert " [LoongArch][ISel] Check the number of sign bits in `PatGprGpr_32` (#107432)"
[llvm-project.git] / llvm / test / CodeGen / AArch64 / GlobalISel / legalize-cmpxchg.mir
blob2ab14afdb8e1e9aba2a4064b788ab4b78ba0bee9
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -mtriple=aarch64-- -mattr=+lse -run-pass=legalizer -verify-machineinstrs %s -o - | FileCheck %s
4 --- |
5   target datalayout = "e-m:o-i64:64-i128:128-n32:64-S128"
7   define void @cmpxchg_i8(ptr %addr) { ret void }
8   define void @cmpxchg_i16(ptr %addr) { ret void }
9   define void @cmpxchg_i32(ptr %addr) { ret void }
10   define void @cmpxchg_i64(ptr %addr) { ret void }
11 ...
13 ---
14 name:            cmpxchg_i8
15 body:             |
16   bb.0:
17     liveins: $x0
19     ; CHECK-LABEL: name: cmpxchg_i8
20     ; CHECK: [[COPY:%[0-9]+]]:_(p0) = COPY $x0
21     ; CHECK: [[C:%[0-9]+]]:_(s32) = G_CONSTANT i32 0
22     ; CHECK: [[C1:%[0-9]+]]:_(s32) = G_CONSTANT i32 1
23     ; CHECK: [[ATOMIC_CMPXCHG:%[0-9]+]]:_(s32) = G_ATOMIC_CMPXCHG [[COPY]](p0), [[C]], [[C1]] :: (load store monotonic (s8) on %ir.addr)
24     ; CHECK: $w0 = COPY [[ATOMIC_CMPXCHG]](s32)
25     %0:_(p0) = COPY $x0
26     %1:_(s8) = G_CONSTANT i8 0
27     %2:_(s8) = G_CONSTANT i8 1
28     %3:_(s8) = G_ATOMIC_CMPXCHG %0, %1, %2 :: (load store monotonic (s8) on %ir.addr)
29     %4:_(s32) = G_ANYEXT %3
30     $w0 = COPY %4(s32)
31 ...
33 ---
34 name:            cmpxchg_i16
35 body:             |
36   bb.0:
37     liveins: $x0
39     ; CHECK-LABEL: name: cmpxchg_i16
40     ; CHECK: [[COPY:%[0-9]+]]:_(p0) = COPY $x0
41     ; CHECK: [[C:%[0-9]+]]:_(s32) = G_CONSTANT i32 0
42     ; CHECK: [[C1:%[0-9]+]]:_(s32) = G_CONSTANT i32 1
43     ; CHECK: [[ATOMIC_CMPXCHG:%[0-9]+]]:_(s32) = G_ATOMIC_CMPXCHG [[COPY]](p0), [[C]], [[C1]] :: (load store monotonic (s16) on %ir.addr)
44     ; CHECK: $w0 = COPY [[ATOMIC_CMPXCHG]](s32)
45     %0:_(p0) = COPY $x0
46     %1:_(s16) = G_CONSTANT i16 0
47     %2:_(s16) = G_CONSTANT i16 1
48     %3:_(s16) = G_ATOMIC_CMPXCHG %0, %1, %2 :: (load store monotonic (s16) on %ir.addr)
49     %4:_(s32) = G_ANYEXT %3
50     $w0 = COPY %4(s32)
51 ...
53 ---
54 name:            cmpxchg_i32
55 body:             |
56   bb.0:
57     liveins: $x0
59     ; CHECK-LABEL: name: cmpxchg_i32
60     ; CHECK: [[COPY:%[0-9]+]]:_(p0) = COPY $x0
61     ; CHECK: [[C:%[0-9]+]]:_(s32) = G_CONSTANT i32 0
62     ; CHECK: [[C1:%[0-9]+]]:_(s32) = G_CONSTANT i32 1
63     ; CHECK: [[ATOMIC_CMPXCHG:%[0-9]+]]:_(s32) = G_ATOMIC_CMPXCHG [[COPY]](p0), [[C]], [[C1]] :: (load store monotonic (s32) on %ir.addr)
64     ; CHECK: $w0 = COPY [[ATOMIC_CMPXCHG]](s32)
65     %0:_(p0) = COPY $x0
66     %1:_(s32) = G_CONSTANT i32 0
67     %2:_(s32) = G_CONSTANT i32 1
68     %3:_(s32) = G_ATOMIC_CMPXCHG %0, %1, %2 :: (load store monotonic (s32) on %ir.addr)
69     $w0 = COPY %3(s32)
70 ...
72 ---
73 name:            cmpxchg_i64
74 body:             |
75   bb.0:
76     liveins: $x0
78     ; CHECK-LABEL: name: cmpxchg_i64
79     ; CHECK: [[COPY:%[0-9]+]]:_(p0) = COPY $x0
80     ; CHECK: [[C:%[0-9]+]]:_(s64) = G_CONSTANT i64 0
81     ; CHECK: [[C1:%[0-9]+]]:_(s64) = G_CONSTANT i64 1
82     ; CHECK: [[ATOMIC_CMPXCHG:%[0-9]+]]:_(s64) = G_ATOMIC_CMPXCHG [[COPY]](p0), [[C]], [[C1]] :: (load store monotonic (s64) on %ir.addr)
83     ; CHECK: $x0 = COPY [[ATOMIC_CMPXCHG]](s64)
84     %0:_(p0) = COPY $x0
85     %1:_(s64) = G_CONSTANT i64 0
86     %2:_(s64) = G_CONSTANT i64 1
87     %3:_(s64) = G_ATOMIC_CMPXCHG %0, %1, %2 :: (load store monotonic (s64) on %ir.addr)
88     $x0 = COPY %3(s64)
89 ...