Revert " [LoongArch][ISel] Check the number of sign bits in `PatGprGpr_32` (#107432)"
[llvm-project.git] / llvm / test / CodeGen / AArch64 / aarch64-wide-shuffle.ll
blob4cd7c4a034c87593fbf2ee5fe40915ad6ed1ef8d
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s | FileCheck %s
4 target datalayout = "e-m:e-i64:64-i128:128-n32:64-S128"
5 target triple = "aarch64-unknown-linux-gnu"
7 define <4 x i16> @f(<4 x i32> %vqdmlal_v3.i, <8 x i16> %x5) {
8 ; CHECK-LABEL: f:
9 ; CHECK:       // %bb.0: // %entry
10 ; CHECK-NEXT:    dup v0.4h, v0.h[4]
11 ; CHECK-NEXT:    mov v0.h[1], v1.h[0]
12 ; CHECK-NEXT:    // kill: def $d0 killed $d0 killed $q0
13 ; CHECK-NEXT:    ret
14 entry:
15   ; Check that we don't just dup the input vector. The code emitted is ext, dup, ext, ext
16   ; but only match the last three instructions as the first two could be combined to
17   ; a dup2 at some stage.
18   %x4 = extractelement <4 x i32> %vqdmlal_v3.i, i32 2
19   %vgetq_lane = trunc i32 %x4 to i16
20   %vecinit.i = insertelement <4 x i16> undef, i16 %vgetq_lane, i32 0
21   %vecinit2.i = insertelement <4 x i16> %vecinit.i, i16 %vgetq_lane, i32 2
22   %vecinit3.i = insertelement <4 x i16> %vecinit2.i, i16 %vgetq_lane, i32 3
23   %vgetq_lane261 = extractelement <8 x i16> %x5, i32 0
24   %vset_lane267 = insertelement <4 x i16> %vecinit3.i, i16 %vgetq_lane261, i32 1
25   ret <4 x i16> %vset_lane267