1 ; RUN: llc -march=hexagon < %s | FileCheck %s
3 target triple = "hexagon"
6 ; CHECK: r0 = rol(r0,#7)
7 define i32 @f0(i32 %a0) #0 {
10 %v1 = lshr i32 %a0, 25
16 ; This is a rotate left by %a1(r1). Use register-pair shift to implement it.
17 ; CHECK: r[[R10:[0-9]+]]:[[R11:[0-9]+]] = combine(r0,r0)
18 ; CHECK: r[[R12:[0-9]+]]:[[R13:[0-9]+]] = asl(r[[R10]]:[[R11]],r1)
19 ; CHECK: r0 = r[[R12]]
20 define i32 @f1(i32 %a0, i32 %a1) #0 {
22 %v0 = shl i32 %a0, %a1
24 %v2 = lshr i32 %a0, %v1
30 ; CHECK: r0 = rol(r0,#25)
31 define i32 @f2(i32 %a0) #0 {
40 ; This is a rotate right by %a1(r1). Use register-pair shift to implement it.
41 ; CHECK: r[[R30:[0-9]+]]:[[R31:[0-9]+]] = combine(r0,r0)
42 ; CHECK: r[[R32:[0-9]+]]:[[R33:[0-9]+]] = lsr(r[[R30]]:[[R31]],r1)
43 define i32 @f3(i32 %a0, i32 %a1) #0 {
45 %v0 = lshr i32 %a0, %a1
47 %v2 = shl i32 %a0, %v1
53 ; CHECK: r1:0 = rol(r1:0,#7)
54 define i64 @f4(i64 %a0) #0 {
57 %v1 = lshr i64 %a0, 57
63 ; This is a rotate left by %a1(r2).
64 ; CHECK: r[[R50:[0-9]+]]:[[R51:[0-9]+]] = asl(r1:0,r2)
65 ; CHECK: r[[R52:[0-9]+]] = sub(#64,r2)
66 ; CHECK: r[[R50]]:[[R51]] |= lsr(r1:0,r[[R52]])
67 define i64 @f5(i64 %a0, i32 %a1) #0 {
69 %v0 = zext i32 %a1 to i64
70 %v1 = shl i64 %a0, %v0
72 %v3 = zext i32 %v2 to i64
73 %v4 = lshr i64 %a0, %v3
79 ; CHECK: r1:0 = rol(r1:0,#57)
80 define i64 @f6(i64 %a0) #0 {
89 ; This is a rotate right by %a1(r2).
90 ; CHECK: r[[R70:[0-9]+]]:[[R71:[0-9]+]] = lsr(r1:0,r2)
91 ; CHECK: r[[R72:[0-9]+]] = sub(#64,r2)
92 ; CHECK: r[[R70]]:[[R71]] |= asl(r1:0,r[[R72]])
93 define i64 @f7(i64 %a0, i32 %a1) #0 {
95 %v0 = zext i32 %a1 to i64
96 %v1 = lshr i64 %a0, %v0
98 %v3 = zext i32 %v2 to i64
99 %v4 = shl i64 %a0, %v3
100 %v5 = or i64 %v4, %v1
105 ; CHECK: r0 += rol(r1,#7)
106 define i32 @f8(i32 %a0, i32 %a1) #0 {
109 %v1 = lshr i32 %a1, 25
110 %v2 = or i32 %v0, %v1
111 %v3 = add i32 %v2, %a0
116 ; CHECK: r0 -= rol(r1,#7)
117 define i32 @f9(i32 %a0, i32 %a1) #0 {
120 %v1 = lshr i32 %a1, 25
121 %v2 = or i32 %v0, %v1
122 %v3 = sub i32 %a0, %v2
127 ; CHECK: r0 &= rol(r1,#7)
128 define i32 @f10(i32 %a0, i32 %a1) #0 {
131 %v1 = lshr i32 %a1, 25
132 %v2 = or i32 %v0, %v1
133 %v3 = and i32 %v2, %a0
138 ; CHECK: r0 |= lsr(r1,#25)
139 ; CHECK: r0 |= asl(r1,#7)
140 define i32 @f11(i32 %a0, i32 %a1) #0 {
143 %v1 = lshr i32 %a1, 25
144 %v2 = or i32 %v1, %a0
145 %v3 = or i32 %v2, %v0
150 ; CHECK: r0 ^= rol(r1,#7)
151 define i32 @f12(i32 %a0, i32 %a1) #0 {
154 %v1 = lshr i32 %a1, 25
155 %v2 = or i32 %v0, %v1
156 %v3 = xor i32 %v2, %a0
161 ; CHECK: r1:0 += rol(r3:2,#7)
162 define i64 @f13(i64 %a0, i64 %a1) #0 {
165 %v1 = lshr i64 %a1, 57
166 %v2 = or i64 %v0, %v1
167 %v3 = add i64 %v2, %a0
172 ; CHECK: r1:0 -= rol(r3:2,#7)
173 define i64 @f14(i64 %a0, i64 %a1) #0 {
176 %v1 = lshr i64 %a1, 57
177 %v2 = or i64 %v0, %v1
178 %v3 = sub i64 %a0, %v2
183 ; CHECK: r1:0 &= rol(r3:2,#7)
184 define i64 @f15(i64 %a0, i64 %a1) #0 {
187 %v1 = lshr i64 %a1, 57
188 %v2 = or i64 %v0, %v1
189 %v3 = and i64 %v2, %a0
194 ; CHECK: r1:0 |= lsr(r3:2,#57)
195 ; CHECK: r1:0 |= asl(r3:2,#7)
196 define i64 @f16(i64 %a0, i64 %a1) #0 {
199 %v1 = lshr i64 %a1, 57
200 %v2 = or i64 %v1, %a0
201 %v3 = or i64 %v2, %v0
206 ; CHECK: r1:0 ^= rol(r3:2,#7)
207 define i64 @f17(i64 %a0, i64 %a1) #0 {
210 %v1 = lshr i64 %a1, 57
211 %v2 = or i64 %v0, %v1
212 %v3 = xor i64 %v2, %a0
216 attributes #0 = { norecurse nounwind readnone "target-cpu"="hexagonv60" "target-features"="-packets" }