Revert " [LoongArch][ISel] Check the number of sign bits in `PatGprGpr_32` (#107432)"
[llvm-project.git] / llvm / test / CodeGen / M68k / pipeline.ll
blobe7d0b20640f7a3421b97045160f6fc50b9532157
1 ; RUN: llc -mtriple=m68k -debug-pass=Structure < %s -o /dev/null 2>&1 | grep -v "Verify generated machine code" | FileCheck %s
2 ; CHECK:  ModulePass Manager
3 ; CHECK-NEXT:    Pre-ISel Intrinsic Lowering
4 ; CHECK-NEXT:    FunctionPass Manager
5 ; CHECK-NEXT:      Expand large div/rem
6 ; CHECK-NEXT:      Expand large fp convert
7 ; CHECK-NEXT:      Expand Atomic instructions
8 ; CHECK-NEXT:      Module Verifier
9 ; CHECK-NEXT:      Dominator Tree Construction
10 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
11 ; CHECK-NEXT:      Natural Loop Information
12 ; CHECK-NEXT:      Canonicalize natural loops
13 ; CHECK-NEXT:      Scalar Evolution Analysis
14 ; CHECK-NEXT:      Loop Pass Manager
15 ; CHECK-NEXT:        Canonicalize Freeze Instructions in Loops
16 ; CHECK-NEXT:        Induction Variable Users
17 ; CHECK-NEXT:        Loop Strength Reduction
18 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
19 ; CHECK-NEXT:      Function Alias Analysis Results
20 ; CHECK-NEXT:      Merge contiguous icmps into a memcmp
21 ; CHECK-NEXT:      Natural Loop Information
22 ; CHECK-NEXT:      Lazy Branch Probability Analysis
23 ; CHECK-NEXT:      Lazy Block Frequency Analysis
24 ; CHECK-NEXT:      Expand memcmp() to load/stores
25 ; CHECK-NEXT:      Lower Garbage Collection Instructions
26 ; CHECK-NEXT:      Shadow Stack GC Lowering
27 ; CHECK-NEXT:      Lower constant intrinsics
28 ; CHECK-NEXT:      Remove unreachable blocks from the CFG
29 ; CHECK-NEXT:      Natural Loop Information
30 ; CHECK-NEXT:      Post-Dominator Tree Construction
31 ; CHECK-NEXT:      Branch Probability Analysis
32 ; CHECK-NEXT:      Block Frequency Analysis
33 ; CHECK-NEXT:      Constant Hoisting
34 ; CHECK-NEXT:      Replace intrinsics with calls to vector library
35 ; CHECK-NEXT:      Partially inline calls to library functions
36 ; CHECK-NEXT:      Expand vector predication intrinsics
37 ; CHECK-NEXT:      Instrument function entry/exit with calls to e.g. mcount() (post inlining)
38 ; CHECK-NEXT:      Scalarize Masked Memory Intrinsics
39 ; CHECK-NEXT:      Expand reduction intrinsics
40 ; CHECK-NEXT:      Natural Loop Information
41 ; CHECK-NEXT:      TLS Variable Hoist
42 ; CHECK-NEXT:      CodeGen Prepare
43 ; CHECK-NEXT:      Dominator Tree Construction
44 ; CHECK-NEXT:      Exception handling preparation
45 ; CHECK-NEXT:      Prepare callbr
46 ; CHECK-NEXT:      Safe Stack instrumentation pass
47 ; CHECK-NEXT:      Insert stack protectors
48 ; CHECK-NEXT:      Module Verifier
49 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
50 ; CHECK-NEXT:      Function Alias Analysis Results
51 ; CHECK-NEXT:      Natural Loop Information
52 ; CHECK-NEXT:      Post-Dominator Tree Construction
53 ; CHECK-NEXT:      Branch Probability Analysis
54 ; CHECK-NEXT:      Assignment Tracking Analysis
55 ; CHECK-NEXT:      Lazy Branch Probability Analysis
56 ; CHECK-NEXT:      Lazy Block Frequency Analysis
57 ; CHECK-NEXT:      M68k DAG->DAG Pattern Instruction Selection
58 ; CHECK-NEXT:      M68k PIC Global Base Reg Initialization
59 ; CHECK-NEXT:      Finalize ISel and expand pseudo-instructions
60 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
61 ; CHECK-NEXT:      Early Tail Duplication
62 ; CHECK-NEXT:      Optimize machine instruction PHIs
63 ; CHECK-NEXT:      Slot index numbering
64 ; CHECK-NEXT:      Merge disjoint stack slots
65 ; CHECK-NEXT:      Local Stack Slot Allocation
66 ; CHECK-NEXT:      Remove dead machine instructions
67 ; CHECK-NEXT:      MachineDominator Tree Construction
68 ; CHECK-NEXT:      Machine Natural Loop Construction
69 ; CHECK-NEXT:      Machine Block Frequency Analysis
70 ; CHECK-NEXT:      Early Machine Loop Invariant Code Motion
71 ; CHECK-NEXT:      MachineDominator Tree Construction
72 ; CHECK-NEXT:      Machine Block Frequency Analysis
73 ; CHECK-NEXT:      Machine Common Subexpression Elimination
74 ; CHECK-NEXT:      MachinePostDominator Tree Construction
75 ; CHECK-NEXT:      Machine Cycle Info Analysis
76 ; CHECK-NEXT:      Machine code sinking
77 ; CHECK-NEXT:      Peephole Optimizations
78 ; CHECK-NEXT:      Remove dead machine instructions
79 ; CHECK-NEXT:      Detect Dead Lanes
80 ; CHECK-NEXT:      Init Undef Pass
81 ; CHECK-NEXT:      Process Implicit Definitions
82 ; CHECK-NEXT:      Remove unreachable machine basic blocks
83 ; CHECK-NEXT:      Live Variable Analysis
84 ; CHECK-NEXT:      Eliminate PHI nodes for register allocation
85 ; CHECK-NEXT:      Two-Address instruction pass
86 ; CHECK-NEXT:      MachineDominator Tree Construction
87 ; CHECK-NEXT:      Slot index numbering
88 ; CHECK-NEXT:      Live Interval Analysis
89 ; CHECK-NEXT:      Register Coalescer
90 ; CHECK-NEXT:      Rename Disconnected Subregister Components
91 ; CHECK-NEXT:      Machine Instruction Scheduler
92 ; CHECK-NEXT:      Machine Block Frequency Analysis
93 ; CHECK-NEXT:      Debug Variable Analysis
94 ; CHECK-NEXT:      Live Stack Slot Analysis
95 ; CHECK-NEXT:      Virtual Register Map
96 ; CHECK-NEXT:      Live Register Matrix
97 ; CHECK-NEXT:      Bundle Machine CFG Edges
98 ; CHECK-NEXT:      Spill Code Placement Analysis
99 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
100 ; CHECK-NEXT:      Machine Optimization Remark Emitter
101 ; CHECK-NEXT:      Greedy Register Allocator
102 ; CHECK-NEXT:      Virtual Register Rewriter
103 ; CHECK-NEXT:      Register Allocation Pass Scoring
104 ; CHECK-NEXT:      Stack Slot Coloring
105 ; CHECK-NEXT:      Machine Copy Propagation Pass
106 ; CHECK-NEXT:      Machine Loop Invariant Code Motion
107 ; CHECK-NEXT:      Remove Redundant DEBUG_VALUE analysis
108 ; CHECK-NEXT:      Fixup Statepoint Caller Saved
109 ; CHECK-NEXT:      PostRA Machine Sink
110 ; CHECK-NEXT:      Machine Block Frequency Analysis
111 ; CHECK-NEXT:      MachineDominator Tree Construction
112 ; CHECK-NEXT:      MachinePostDominator Tree Construction
113 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
114 ; CHECK-NEXT:      Machine Optimization Remark Emitter
115 ; CHECK-NEXT:      Shrink Wrapping analysis
116 ; CHECK-NEXT:      Prologue/Epilogue Insertion & Frame Finalization
117 ; CHECK-NEXT:      Machine Late Instructions Cleanup Pass
118 ; CHECK-NEXT:      Control Flow Optimizer
119 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
120 ; CHECK-NEXT:      Tail Duplication
121 ; CHECK-NEXT:      Machine Copy Propagation Pass
122 ; CHECK-NEXT:      Post-RA pseudo instruction expansion pass
123 ; CHECK-NEXT:      M68k pseudo instruction expansion pass
124 ; CHECK-NEXT:      MachineDominator Tree Construction
125 ; CHECK-NEXT:      Machine Natural Loop Construction
126 ; CHECK-NEXT:      Post RA top-down list latency scheduler
127 ; CHECK-NEXT:      Analyze Machine Code For Garbage Collection
128 ; CHECK-NEXT:      Machine Block Frequency Analysis
129 ; CHECK-NEXT:      MachinePostDominator Tree Construction
130 ; CHECK-NEXT:      Branch Probability Basic Block Placement
131 ; CHECK-NEXT:      Insert fentry calls
132 ; CHECK-NEXT:      Insert XRay ops
133 ; CHECK-NEXT:      Implement the 'patchable-function' attribute
134 ; CHECK-NEXT:      M68k MOVEM collapser pass
135 ; CHECK-NEXT:      Contiguously Lay Out Funclets
136 ; CHECK-NEXT:      StackMap Liveness Analysis
137 ; CHECK-NEXT:      Live DEBUG_VALUE analysis
138 ; CHECK-NEXT:      Machine Sanitizer Binary Metadata
139 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
140 ; CHECK-NEXT:      Machine Optimization Remark Emitter
141 ; CHECK-NEXT:      Stack Frame Layout Analysis
142 ; CHECK-NEXT:      M68k Assembly Printer
143 ; CHECK-NEXT:      Free MachineFunction