Revert " [LoongArch][ISel] Check the number of sign bits in `PatGprGpr_32` (#107432)"
[llvm-project.git] / llvm / test / CodeGen / Thumb2 / LowOverheadLoops / incorrect-sub-8.mir
blob71f8f20a37f78f1bfc73007af9d5084566ccb58d
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -mtriple=thumbv8.1m.main -mattr=+mve -run-pass=arm-low-overhead-loops --verify-machineinstrs %s -o - | FileCheck %s
3 --- |
4   define dso_local void @incorrect_sub_8(ptr noalias nocapture %A, ptr noalias nocapture readonly %B, ptr noalias nocapture readonly %C, i32 %N) local_unnamed_addr #0 {
5   entry:
6     %cmp8 = icmp sgt i32 %N, 0
7     %0 = add i32 %N, 3
8     %1 = lshr i32 %0, 2
9     %2 = shl nuw i32 %1, 2
10     %3 = add i32 %2, -4
11     %4 = lshr i32 %3, 2
12     %5 = add nuw nsw i32 %4, 1
13     br i1 %cmp8, label %vector.ph, label %for.cond.cleanup
15   vector.ph:                                        ; preds = %entry
16     %start = call i32 @llvm.start.loop.iterations.i32(i32 %5)
17     br label %vector.body
19   vector.body:                                      ; preds = %vector.body, %vector.ph
20     %lsr.iv17 = phi ptr [ %scevgep18, %vector.body ], [ %A, %vector.ph ]
21     %lsr.iv14 = phi ptr [ %scevgep15, %vector.body ], [ %C, %vector.ph ]
22     %lsr.iv = phi ptr [ %scevgep, %vector.body ], [ %B, %vector.ph ]
23     %6 = phi i32 [ %start, %vector.ph ], [ %11, %vector.body ]
24     %7 = phi i32 [ %N, %vector.ph ], [ %9, %vector.body ]
25     %lsr.iv13 = bitcast ptr %lsr.iv to ptr
26     %lsr.iv1416 = bitcast ptr %lsr.iv14 to ptr
27     %lsr.iv1719 = bitcast ptr %lsr.iv17 to ptr
28     %8 = call <16 x i1> @llvm.arm.mve.vctp8(i32 %7)
29     %9 = sub i32 %7, 15
30     %wide.masked.load = call <16 x i8> @llvm.masked.load.v16i8.p0(ptr %lsr.iv13, i32 4, <16 x i1> %8, <16 x i8> undef)
31     %wide.masked.load12 = call <16 x i8> @llvm.masked.load.v16i8.p0(ptr %lsr.iv1416, i32 4, <16 x i1> %8, <16 x i8> undef)
32     %10 = add nsw <16 x i8> %wide.masked.load12, %wide.masked.load
33     call void @llvm.masked.store.v16i8.p0(<16 x i8> %10, ptr %lsr.iv1719, i32 4, <16 x i1> %8)
34     %scevgep = getelementptr i8, ptr %lsr.iv, i32 16
35     %scevgep15 = getelementptr i8, ptr %lsr.iv14, i32 16
36     %scevgep18 = getelementptr i8, ptr %lsr.iv17, i32 16
37     %11 = call i32 @llvm.loop.decrement.reg.i32.i32.i32(i32 %6, i32 1)
38     %12 = icmp ne i32 %11, 0
39     br i1 %12, label %vector.body, label %for.cond.cleanup
41   for.cond.cleanup:                                 ; preds = %vector.body, %entry
42     ret void
43   }
44   declare i32 @llvm.start.loop.iterations.i32(i32)
45   declare <16 x i1> @llvm.arm.mve.vctp8(i32)
46   declare i32 @llvm.loop.decrement.reg.i32.i32.i32(i32, i32)
47   declare <16 x i8> @llvm.masked.load.v16i8.p0(ptr, i32 immarg, <16 x i1>, <16 x i8>)
48   declare void @llvm.masked.store.v16i8.p0(<16 x i8>, ptr, i32 immarg, <16 x i1>)
49   declare void @llvm.stackprotector(ptr, ptr)
50 ...
51 ---
52 name:            incorrect_sub_8
53 alignment:       2
54 exposesReturnsTwice: false
55 legalized:       false
56 regBankSelected: false
57 selected:        false
58 failedISel:      false
59 tracksRegLiveness: true
60 hasWinCFI:       false
61 registers:       []
62 liveins:
63   - { reg: '$r0', virtual-reg: '' }
64   - { reg: '$r1', virtual-reg: '' }
65   - { reg: '$r2', virtual-reg: '' }
66   - { reg: '$r3', virtual-reg: '' }
67 frameInfo:
68   isFrameAddressTaken: false
69   isReturnAddressTaken: false
70   hasStackMap:     false
71   hasPatchPoint:   false
72   stackSize:       8
73   offsetAdjustment: 0
74   maxAlignment:    4
75   adjustsStack:    false
76   hasCalls:        false
77   stackProtector:  ''
78   maxCallFrameSize: 0
79   cvBytesOfCalleeSavedRegisters: 0
80   hasOpaqueSPAdjustment: false
81   hasVAStart:      false
82   hasMustTailInVarArgFunc: false
83   localFrameSize:  0
84   savePoint:       ''
85   restorePoint:    ''
86 fixedStack:      []
87 stack:
88   - { id: 0, name: '', type: spill-slot, offset: -4, size: 4, alignment: 4,
89       stack-id: default, callee-saved-register: '$lr', callee-saved-restored: false,
90       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
91   - { id: 1, name: '', type: spill-slot, offset: -8, size: 4, alignment: 4,
92       stack-id: default, callee-saved-register: '$r7', callee-saved-restored: true,
93       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
94 callSites:       []
95 constants:       []
96 machineFunctionInfo: {}
97 body:             |
98   ; CHECK-LABEL: name: incorrect_sub_8
99   ; CHECK: bb.0.entry:
100   ; CHECK-NEXT:   successors: %bb.1(0x80000000)
101   ; CHECK-NEXT:   liveins: $lr, $r0, $r1, $r2, $r3, $r7
102   ; CHECK-NEXT: {{  $}}
103   ; CHECK-NEXT:   frame-setup tPUSH 14 /* CC::al */, $noreg, killed $r7, killed $lr, implicit-def $sp, implicit $sp
104   ; CHECK-NEXT:   frame-setup CFI_INSTRUCTION def_cfa_offset 8
105   ; CHECK-NEXT:   frame-setup CFI_INSTRUCTION offset $lr, -4
106   ; CHECK-NEXT:   frame-setup CFI_INSTRUCTION offset $r7, -8
107   ; CHECK-NEXT:   tCMPi8 renamable $r3, 1, 14 /* CC::al */, $noreg, implicit-def $cpsr
108   ; CHECK-NEXT:   t2IT 11, 8, implicit-def $itstate
109   ; CHECK-NEXT:   tPOP_RET 11 /* CC::lt */, killed $cpsr, def $r7, def $pc, implicit killed $itstate
110   ; CHECK-NEXT: {{  $}}
111   ; CHECK-NEXT: bb.1.vector.ph:
112   ; CHECK-NEXT:   successors: %bb.2(0x80000000)
113   ; CHECK-NEXT:   liveins: $r0, $r1, $r2, $r3
114   ; CHECK-NEXT: {{  $}}
115   ; CHECK-NEXT:   renamable $r12 = t2ADDri renamable $r3, 3, 14 /* CC::al */, $noreg, $noreg
116   ; CHECK-NEXT:   renamable $lr = t2MOVi 1, 14 /* CC::al */, $noreg, $noreg
117   ; CHECK-NEXT:   renamable $r12 = t2BICri killed renamable $r12, 3, 14 /* CC::al */, $noreg, $noreg
118   ; CHECK-NEXT:   renamable $r12 = t2SUBri killed renamable $r12, 4, 14 /* CC::al */, $noreg, $noreg
119   ; CHECK-NEXT:   renamable $lr = nuw nsw t2ADDrs killed renamable $lr, killed renamable $r12, 19, 14 /* CC::al */, $noreg, $noreg
120   ; CHECK-NEXT: {{  $}}
121   ; CHECK-NEXT: bb.2.vector.body:
122   ; CHECK-NEXT:   successors: %bb.2(0x7c000000), %bb.3(0x04000000)
123   ; CHECK-NEXT:   liveins: $lr, $r0, $r1, $r2, $r3
124   ; CHECK-NEXT: {{  $}}
125   ; CHECK-NEXT:   renamable $vpr = MVE_VCTP8 renamable $r3, 0, $noreg, $noreg
126   ; CHECK-NEXT:   MVE_VPST 4, implicit $vpr
127   ; CHECK-NEXT:   renamable $r1, renamable $q0 = MVE_VLDRBU8_post killed renamable $r1, 16, 1, renamable $vpr, $noreg :: (load (s128) from %ir.lsr.iv13, align 4)
128   ; CHECK-NEXT:   renamable $r2, renamable $q1 = MVE_VLDRBU8_post killed renamable $r2, 16, 1, renamable $vpr, $noreg :: (load (s128) from %ir.lsr.iv1416, align 4)
129   ; CHECK-NEXT:   renamable $r3, dead $cpsr = tSUBi8 killed renamable $r3, 15, 14 /* CC::al */, $noreg
130   ; CHECK-NEXT:   renamable $q0 = nsw MVE_VADDi8 killed renamable $q1, killed renamable $q0, 0, $noreg, $noreg, undef renamable $q0
131   ; CHECK-NEXT:   MVE_VPST 8, implicit $vpr
132   ; CHECK-NEXT:   renamable $r0 = MVE_VSTRBU8_post killed renamable $q0, killed renamable $r0, 16, 1, killed renamable $vpr, $noreg :: (store (s128) into %ir.lsr.iv1719, align 4)
133   ; CHECK-NEXT:   $lr = t2LEUpdate killed renamable $lr, %bb.2
134   ; CHECK-NEXT: {{  $}}
135   ; CHECK-NEXT: bb.3.for.cond.cleanup:
136   ; CHECK-NEXT:   tPOP_RET 14 /* CC::al */, $noreg, def $r7, def $pc
137   bb.0.entry:
138     successors: %bb.1(0x80000000)
139     liveins: $r0, $r1, $r2, $r3, $r7, $lr
141     frame-setup tPUSH 14, $noreg, killed $r7, killed $lr, implicit-def $sp, implicit $sp
142     frame-setup CFI_INSTRUCTION def_cfa_offset 8
143     frame-setup CFI_INSTRUCTION offset $lr, -4
144     frame-setup CFI_INSTRUCTION offset $r7, -8
145     tCMPi8 renamable $r3, 1, 14, $noreg, implicit-def $cpsr
146     t2IT 11, 8, implicit-def $itstate
147     tPOP_RET 11, killed $cpsr, def $r7, def $pc, implicit killed $itstate
149   bb.1.vector.ph:
150     successors: %bb.2(0x80000000)
151     liveins: $r0, $r1, $r2, $r3, $r7, $lr
153     renamable $r12 = t2ADDri renamable $r3, 3, 14, $noreg, $noreg
154     renamable $lr = t2MOVi 1, 14, $noreg, $noreg
155     renamable $r12 = t2BICri killed renamable $r12, 3, 14, $noreg, $noreg
156     renamable $r12 = t2SUBri killed renamable $r12, 4, 14, $noreg, $noreg
157     renamable $lr = nuw nsw t2ADDrs killed renamable $lr, killed renamable $r12, 19, 14, $noreg, $noreg
158     $lr = t2DoLoopStart renamable $lr
160   bb.2.vector.body:
161     successors: %bb.2(0x7c000000), %bb.3(0x04000000)
162     liveins: $lr, $r0, $r1, $r2, $r3
164     renamable $vpr = MVE_VCTP8 renamable $r3, 0, $noreg, $noreg
165     MVE_VPST 4, implicit $vpr
166     renamable $r1, renamable $q0 = MVE_VLDRBU8_post killed renamable $r1, 16, 1, renamable $vpr, $noreg :: (load (s128) from %ir.lsr.iv13, align 4)
167     renamable $r2, renamable $q1 = MVE_VLDRBU8_post killed renamable $r2, 16, 1, renamable $vpr, $noreg :: (load (s128) from %ir.lsr.iv1416, align 4)
168     renamable $r3, dead $cpsr = tSUBi8 killed renamable $r3, 15, 14, $noreg
169     renamable $q0 = nsw MVE_VADDi8 killed renamable $q1, killed renamable $q0, 0, $noreg, $noreg, undef renamable $q0
170     MVE_VPST 8, implicit $vpr
171     renamable $r0 = MVE_VSTRBU8_post killed renamable $q0, killed renamable $r0, 16, 1, killed renamable $vpr, $noreg :: (store (s128) into %ir.lsr.iv1719, align 4)
172     renamable $lr = t2LoopDec killed renamable $lr, 1
173     t2LoopEnd renamable $lr, %bb.2, implicit-def dead $cpsr
174     tB %bb.3, 14, $noreg
176   bb.3.for.cond.cleanup:
177     tPOP_RET 14, $noreg, def $r7, def $pc