[LLVM][IR] Use splat syntax when printing ConstantExpr based splats. (#116856)
[llvm-project.git] / llvm / test / Transforms / SLPVectorizer / X86 / entries-different-vf.ll
blobf75c8deddd9bb8abbcd55beec24560557dec2c04
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py UTC_ARGS: --version 2
2 ; RUN: opt --passes=slp-vectorizer -mtriple=x86_64-unknown-linux-gnu -mcpu=icelake-server -S < %s | FileCheck %s
4 define i1 @test(i64 %v) {
5 ; CHECK-LABEL: define i1 @test
6 ; CHECK-SAME: (i64 [[V:%.*]]) #[[ATTR0:[0-9]+]] {
7 ; CHECK-NEXT:  entry:
8 ; CHECK-NEXT:    [[TMP0:%.*]] = shl i64 [[V]], 1
9 ; CHECK-NEXT:    [[TMP1:%.*]] = add i64 [[V]], 3
10 ; CHECK-NEXT:    [[TMP2:%.*]] = add i64 [[V]], 7
11 ; CHECK-NEXT:    [[TMP3:%.*]] = insertelement <8 x i64> <i64 poison, i64 poison, i64 poison, i64 poison, i64 0, i64 0, i64 0, i64 0>, i64 [[TMP1]], i32 0
12 ; CHECK-NEXT:    [[TMP4:%.*]] = shufflevector <8 x i64> [[TMP3]], <8 x i64> poison, <8 x i32> <i32 0, i32 0, i32 0, i32 0, i32 4, i32 5, i32 6, i32 7>
13 ; CHECK-NEXT:    [[TMP5:%.*]] = insertelement <4 x i64> <i64 undef, i64 undef, i64 0, i64 0>, i64 [[TMP2]], i32 0
14 ; CHECK-NEXT:    [[TMP6:%.*]] = insertelement <4 x i64> [[TMP5]], i64 [[TMP0]], i32 1
15 ; CHECK-NEXT:    [[TMP7:%.*]] = shufflevector <4 x i64> [[TMP6]], <4 x i64> poison, <8 x i32> <i32 0, i32 1, i32 2, i32 3, i32 0, i32 0, i32 3, i32 1>
16 ; CHECK-NEXT:    [[TMP8:%.*]] = or <8 x i64> [[TMP4]], [[TMP7]]
17 ; CHECK-NEXT:    [[TMP9:%.*]] = sub <8 x i64> [[TMP4]], [[TMP7]]
18 ; CHECK-NEXT:    [[TMP10:%.*]] = shufflevector <8 x i64> [[TMP8]], <8 x i64> [[TMP9]], <8 x i32> <i32 0, i32 1, i32 2, i32 11, i32 12, i32 5, i32 6, i32 7>
19 ; CHECK-NEXT:    [[TMP11:%.*]] = icmp ult <8 x i64> [[TMP10]], zeroinitializer
20 ; CHECK-NEXT:    [[TMP12:%.*]] = call i1 @llvm.vector.reduce.or.v8i1(<8 x i1> [[TMP11]])
21 ; CHECK-NEXT:    ret i1 [[TMP12]]
23 entry:
24   %0 = shl i64 %v, 1
25   %1 = add i64 %v, 3
26   %2 = add i64 %v, 7
27   %3 = or i64 %2, %1
28   %cmp750 = icmp ult i64 %3, 0
29   %4 = or i64 %0, %1
30   %cmp752 = icmp ult i64 %4, 0
31   %or753 = or i1 %cmp750, %cmp752
32   %5 = or i64 0, %1
33   %cmp754 = icmp ult i64 %5, 0
34   %or755 = or i1 %or753, %cmp754
35   %6 = extractelement <16 x i64> zeroinitializer, i32 0
36   %7 = sub i64 %1, %6
37   %cmp756 = icmp ult i64 %7, 0
38   %or757 = or i1 %or755, %cmp756
39   %8 = sub i64 0, %2
40   %cmp758 = icmp ult i64 %8, 0
41   %or759 = or i1 %or757, %cmp758
42   %9 = or i64 0, %2
43   %cmp760 = icmp ult i64 %9, 0
44   %or761 = or i1 %or759, %cmp760
45   %10 = or i64 0, %6
46   %cmp762 = icmp ult i64 %10, 0
47   %or763 = or i1 %or761, %cmp762
48   %11 = or i64 0, %0
49   %cmp764 = icmp ult i64 %11, 0
50   %or765 = or i1 %or763, %cmp764
51   ret i1 %or765