[docs] Add LICENSE.txt to the root of the mono-repo
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / fold-fi-operand-shrink.mir
blob2b5ec86244ec2a29b61ad2500f5921296b6394f7
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -mtriple=amdgcn-amd-amdhsa -verify-machineinstrs -run-pass si-fold-operands,dead-mi-elimination  %s -o - | FileCheck -check-prefix=GCN %s
4 ---
6 # First operand is FI is in a VGPR, other operand is a VGPR
7 name: shrink_vgpr_fi_vgpr_v_add_i32_e64_no_carry_out_use
8 tracksRegLiveness: true
9 stack:
10   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
11 body:             |
12   bb.0:
13     liveins: $vgpr0
15     ; GCN-LABEL: name: shrink_vgpr_fi_vgpr_v_add_i32_e64_no_carry_out_use
16     ; GCN: liveins: $vgpr0
17     ; GCN-NEXT: {{  $}}
18     ; GCN-NEXT: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
19     ; GCN-NEXT: [[COPY:%[0-9]+]]:vgpr_32 = COPY $vgpr0
20     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 [[V_MOV_B32_e32_]], [[COPY]], implicit-def $vcc, implicit $exec
21     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
22     %0:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
23     %1:vgpr_32 = COPY $vgpr0
24     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
25     S_ENDPGM 0, implicit %2
27 ...
29 ---
31 # First operand is a VGPR, other operand FI is in a VGPR
32 name: shrink_vgpr_vgpr_fi_v_add_i32_e64_no_carry_out_use
33 tracksRegLiveness: true
34 stack:
35   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
36 body:             |
37   bb.0:
38     liveins: $vgpr0
40     ; GCN-LABEL: name: shrink_vgpr_vgpr_fi_v_add_i32_e64_no_carry_out_use
41     ; GCN: liveins: $vgpr0
42     ; GCN-NEXT: {{  $}}
43     ; GCN-NEXT: [[COPY:%[0-9]+]]:vgpr_32 = COPY $vgpr0
44     ; GCN-NEXT: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
45     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 [[COPY]], [[V_MOV_B32_e32_]], implicit-def $vcc, implicit $exec
46     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
47     %0:vgpr_32 = COPY $vgpr0
48     %1:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
49     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
50     S_ENDPGM 0, implicit %2
52 ...
54 ---
56 # First operand is FI is in an SGPR, other operand is a VGPR
57 name: shrink_vgpr_fi_sgpr_v_add_i32_e64_no_carry_out_use
58 tracksRegLiveness: true
59 stack:
60   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
61 body:             |
62   bb.0:
63     liveins: $sgpr0
65     ; GCN-LABEL: name: shrink_vgpr_fi_sgpr_v_add_i32_e64_no_carry_out_use
66     ; GCN: liveins: $sgpr0
67     ; GCN-NEXT: {{  $}}
68     ; GCN-NEXT: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
69     ; GCN-NEXT: [[COPY:%[0-9]+]]:sreg_32_xm0 = COPY $sgpr0
70     ; GCN-NEXT: [[V_ADD_CO_U32_e64_:%[0-9]+]]:vgpr_32, [[V_ADD_CO_U32_e64_1:%[0-9]+]]:sreg_64 = V_ADD_CO_U32_e64 [[COPY]], [[V_MOV_B32_e32_]], 0, implicit $exec
71     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e64_]]
72     %0:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
73     %1:sreg_32_xm0 = COPY $sgpr0
74     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
75     S_ENDPGM 0, implicit %2
77 ...
79 ---
81 # First operand is an SGPR, other operand FI is in a VGPR
82 name: shrink_sgpr_vgpr_fi_v_add_i32_e64_no_carry_out_use
83 tracksRegLiveness: true
84 stack:
85   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
86 body:             |
87   bb.0:
88     liveins: $sgpr0
90     ; GCN-LABEL: name: shrink_sgpr_vgpr_fi_v_add_i32_e64_no_carry_out_use
91     ; GCN: liveins: $sgpr0
92     ; GCN-NEXT: {{  $}}
93     ; GCN-NEXT: [[COPY:%[0-9]+]]:sreg_32_xm0 = COPY $sgpr0
94     ; GCN-NEXT: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
95     ; GCN-NEXT: [[V_ADD_CO_U32_e64_:%[0-9]+]]:vgpr_32, [[V_ADD_CO_U32_e64_1:%[0-9]+]]:sreg_64 = V_ADD_CO_U32_e64 [[V_MOV_B32_e32_]], [[COPY]], 0, implicit $exec
96     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e64_]]
97     %0:sreg_32_xm0 = COPY $sgpr0
98     %1:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
99     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
100     S_ENDPGM 0, implicit %2
106 # First operand is FI is in an SGPR, other operand is a VGPR
107 name: shrink_sgpr_fi_vgpr_v_add_i32_e64_no_carry_out_use
108 tracksRegLiveness: true
109 stack:
110   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
111 body:             |
112   bb.0:
113     liveins: $vgpr0
115     ; GCN-LABEL: name: shrink_sgpr_fi_vgpr_v_add_i32_e64_no_carry_out_use
116     ; GCN: liveins: $vgpr0
117     ; GCN-NEXT: {{  $}}
118     ; GCN-NEXT: [[S_MOV_B32_:%[0-9]+]]:sreg_32_xm0 = S_MOV_B32 %stack.0
119     ; GCN-NEXT: [[COPY:%[0-9]+]]:vgpr_32 = COPY $vgpr0
120     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 [[S_MOV_B32_]], [[COPY]], implicit-def $vcc, implicit $exec
121     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
122     %0:sreg_32_xm0 = S_MOV_B32 %stack.0
123     %1:vgpr_32 = COPY $vgpr0
124     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
125     S_ENDPGM 0, implicit %2
131 # First operand is a VGPR, other operand FI is in an SGPR
132 name: shrink_vgpr_sgpr_fi_v_add_i32_e64_no_carry_out_use
133 tracksRegLiveness: true
134 stack:
135   - { id: 0, type: default, offset: 0, size: 64, alignment: 16}
136 body:             |
137   bb.0:
138     liveins: $vgpr0
140     ; GCN-LABEL: name: shrink_vgpr_sgpr_fi_v_add_i32_e64_no_carry_out_use
141     ; GCN: liveins: $vgpr0
142     ; GCN-NEXT: {{  $}}
143     ; GCN-NEXT: [[COPY:%[0-9]+]]:vgpr_32 = COPY $vgpr0
144     ; GCN-NEXT: [[S_MOV_B32_:%[0-9]+]]:sreg_32_xm0 = S_MOV_B32 %stack.0
145     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 [[S_MOV_B32_]], [[COPY]], implicit-def $vcc, implicit $exec
146     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
147     %0:vgpr_32 = COPY $vgpr0
148     %1:sreg_32_xm0 = S_MOV_B32 %stack.0
149     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
150     S_ENDPGM 0, implicit %2
156 # First operand is FI is in a VGPR, other operand is an inline imm in a VGPR
157 name: shrink_vgpr_imm_fi_vgpr_v_add_i32_e64_no_carry_out_use
158 tracksRegLiveness: true
159 stack:
160   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
161 body:             |
162   bb.0:
164     ; GCN-LABEL: name: shrink_vgpr_imm_fi_vgpr_v_add_i32_e64_no_carry_out_use
165     ; GCN: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
166     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 16, [[V_MOV_B32_e32_]], implicit-def $vcc, implicit $exec
167     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
168     %0:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
169     %1:vgpr_32 = V_MOV_B32_e32 16, implicit $exec
170     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
171     S_ENDPGM 0, implicit %2
177 # First operand is an inline imm in a VGPR, other operand FI is in a VGPR
178 name: shrink_vgpr_imm_vgpr_fi_v_add_i32_e64_no_carry_out_use
179 tracksRegLiveness: true
180 stack:
181   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
182 body:             |
183   bb.0:
185     ; GCN-LABEL: name: shrink_vgpr_imm_vgpr_fi_v_add_i32_e64_no_carry_out_use
186     ; GCN: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
187     ; GCN-NEXT: [[V_ADD_CO_U32_e64_:%[0-9]+]]:vgpr_32, [[V_ADD_CO_U32_e64_1:%[0-9]+]]:sreg_64 = V_ADD_CO_U32_e64 16, [[V_MOV_B32_e32_]], 0, implicit $exec
188     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e64_]]
189     %0:vgpr_32 = V_MOV_B32_e32 16, implicit $exec
190     %1:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
191     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
192     S_ENDPGM 0, implicit %2
198 # First operand is FI is in a VGPR, other operand is an literal constant in a VGPR
199 name: shrink_vgpr_k_fi_vgpr_v_add_i32_e64_no_carry_out_use
200 tracksRegLiveness: true
201 stack:
202   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
203 body:             |
204   bb.0:
206     ; GCN-LABEL: name: shrink_vgpr_k_fi_vgpr_v_add_i32_e64_no_carry_out_use
207     ; GCN: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
208     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 1234, [[V_MOV_B32_e32_]], implicit-def $vcc, implicit $exec
209     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
210     %0:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
211     %1:vgpr_32 = V_MOV_B32_e32 1234, implicit $exec
212     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
213     S_ENDPGM 0, implicit %2
219 # First operand is a literal constant in a VGPR, other operand FI is in a VGPR
220 name: shrink_vgpr_k_vgpr_fi_v_add_i32_e64_no_carry_out_use
221 tracksRegLiveness: true
222 stack:
223   - { id: 0, type: default, offset: 0, size: 64, alignment: 16 }
224 body:             |
225   bb.0:
227     ; GCN-LABEL: name: shrink_vgpr_k_vgpr_fi_v_add_i32_e64_no_carry_out_use
228     ; GCN: [[V_MOV_B32_e32_:%[0-9]+]]:vgpr_32 = V_MOV_B32_e32 1234, implicit $exec
229     ; GCN-NEXT: [[V_ADD_CO_U32_e32_:%[0-9]+]]:vgpr_32 = V_ADD_CO_U32_e32 %stack.0, [[V_MOV_B32_e32_]], implicit-def $vcc, implicit $exec
230     ; GCN-NEXT: S_ENDPGM 0, implicit [[V_ADD_CO_U32_e32_]]
231     %0:vgpr_32 = V_MOV_B32_e32 1234, implicit $exec
232     %1:vgpr_32 = V_MOV_B32_e32 %stack.0, implicit $exec
233     %2:vgpr_32, %3:sreg_64 = V_ADD_CO_U32_e64 %0, %1, 0, implicit $exec
234     S_ENDPGM 0, implicit %2