[Xtensa] Implement Windowed Register Option. (#124656)
[llvm-project.git] / llvm / test / CodeGen / AArch64 / aarch64-build-attributes-gcs.ll
blobbe528779e822800b1b58e5cb8d29188e49363689
1 ; RUN: llc < %s | FileCheck %s --check-prefix=ASM
2 ; RUN: llc %s -filetype=obj -o - | llvm-readelf --hex-dump=.ARM.attributes - | FileCheck %s --check-prefix=ELF
4 ; ASM:      .aeabi_subsection   aeabi_feature_and_bits, optional, uleb128
5 ; ASM-NEXT: .aeabi_attribute    Tag_Feature_BTI, 0
6 ; ASM-NEXT: .aeabi_attribute    Tag_Feature_PAC, 0
7 ; ASM-NEXT: .aeabi_attribute    Tag_Feature_GCS, 1
9 ; ELF: Hex dump of section '.ARM.attributes':
10 ; ELF-NEXT: 0x00000000 41230000 00616561 62695f66 65617475 A#...aeabi_featu
11 ; ELF-NEXT: 0x00000010 72655f61 6e645f62 69747300 01000000 re_and_bits.....
12 ; ELF-NEXT: 0x00000020 01000201
15 target triple = "aarch64-unknown-none-elf"
17 !llvm.module.flags = !{!1}
19 !1 = !{i32 8, !"guarded-control-stack", i32 1}