[Xtensa] Implement Windowed Register Option. (#124656)
[llvm-project.git] / llvm / test / CodeGen / AArch64 / arm64-fpenv.ll
blob412f89ae6743996f300ba355ec3ada0b18a8f4a5
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 4
2 ; RUN: llc -mtriple=aarch64 -verify-machineinstrs < %s | FileCheck %s
4 define i64 @get_fpcr() #0 {
5 ; CHECK-LABEL: get_fpcr:
6 ; CHECK:       // %bb.0:
7 ; CHECK-NEXT:    mrs x0, FPCR
8 ; CHECK-NEXT:    ret
9   %1 = tail call i64 @llvm.aarch64.get.fpcr()
10   ret i64 %1
13 define void @set_fpcr(i64 %cr) {
14 ; CHECK-LABEL: set_fpcr:
15 ; CHECK:       // %bb.0:
16 ; CHECK-NEXT:    msr FPCR, x0
17 ; CHECK-NEXT:    ret
18   call void @llvm.aarch64.set.fpcr(i64 %cr)
19   ret void
22 define i64 @get_fpsr() {
23 ; CHECK-LABEL: get_fpsr:
24 ; CHECK:       // %bb.0:
25 ; CHECK-NEXT:    mrs x0, FPSR
26 ; CHECK-NEXT:    ret
27   %1 = tail call i64 @llvm.aarch64.get.fpsr()
28   ret i64 %1
31 define void @set_fpsr(i64 %sr) {
32 ; CHECK-LABEL: set_fpsr:
33 ; CHECK:       // %bb.0:
34 ; CHECK-NEXT:    msr FPSR, x0
35 ; CHECK-NEXT:    ret
36   call void @llvm.aarch64.set.fpsr(i64 %sr)
37   ret void
40 define void @set_fpmr(i64 %sr) {
41 ; CHECK-LABEL: set_fpmr:
42 ; CHECK:       // %bb.0:
43 ; CHECK-NEXT:    msr FPMR, x0
44 ; CHECK-NEXT:    ret
45     call void @llvm.aarch64.set.fpmr(i64 %sr)
46     ret void
49 declare i64 @llvm.aarch64.get.fpcr()
50 declare void @llvm.aarch64.set.fpcr(i64)
51 declare i64 @llvm.aarch64.get.fpsr()
52 declare void @llvm.aarch64.set.fpsr(i64)
54 attributes #0 = { nounwind }