[Clang/AMDGPU] Zero sized arrays not allowed in HIP device code. (#113470)
[llvm-project.git] / llvm / test / CodeGen / AArch64 / pr58350.ll
blobf7efab1ff66b33ea00bb3a7d3724d04f7e88d729
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=aarch64-none-linux-gnu | FileCheck %s
4 ; This used to hit an assertion caused by dagcombine merge store.
5 ; When the store memVT is v1f32 and the other store to be merged
6 ; is f32, we need to build vector for the f32 store.
8 define void @f(<1 x float> %a, i64 %b) {
9 ; CHECK-LABEL: f:
10 ; CHECK:       // %bb.0:
11 ; CHECK-NEXT:    sub sp, sp, #16
12 ; CHECK-NEXT:    .cfi_def_cfa_offset 16
13 ; CHECK-NEXT:    adrp x8, .LCPI0_0
14 ; CHECK-NEXT:    mov x9, sp
15 ; CHECK-NEXT:    // kill: def $d0 killed $d0 def $q0
16 ; CHECK-NEXT:    ldr d1, [x8, :lo12:.LCPI0_0]
17 ; CHECK-NEXT:    bfi x9, x0, #2, #1
18 ; CHECK-NEXT:    str d1, [sp]
19 ; CHECK-NEXT:    ldr s1, [x9]
20 ; CHECK-NEXT:    mov v1.s[1], v0.s[0]
21 ; CHECK-NEXT:    str d1, [sp, #8]
22 ; CHECK-NEXT:    add sp, sp, #16
23 ; CHECK-NEXT:    ret
24   %P = alloca i64
25   %E = extractelement <2 x float> <float 0.5, float 1.0>, i64 %b
26   %G = getelementptr <1 x float>, ptr %P, i64 1
27   store float %E, ptr %P
28   store <1 x float> %a, ptr %G
29   ret void