[Xtensa] Implement Windowed Register Option. (#124656)
[llvm-project.git] / llvm / test / CodeGen / AArch64 / preserve_nonecc_varargs_darwin.ll
blob2a77d4dd33fe5320c181634b8c62df3fdf0f705a
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 5
2 ; RUN: llc -mtriple=aarch64-apple-darwin -aarch64-enable-subreg-liveness-tracking < %s | FileCheck %s
4 define preserve_nonecc i32 @callee(i32 %a1, i32 %a2, i32 %a3, i32 %a4, i32 %a5, ...) nounwind noinline ssp {
5 ; CHECK-LABEL: callee:
6 ; CHECK:       ; %bb.0:
7 ; CHECK-NEXT:    sub sp, sp, #16
8 ; CHECK-NEXT:    add x8, sp, #16
9 ; CHECK-NEXT:    ldr w0, [sp, #16]
10 ; CHECK-NEXT:    orr x8, x8, #0x8
11 ; CHECK-NEXT:    str x8, [sp, #8]
12 ; CHECK-NEXT:    add sp, sp, #16
13 ; CHECK-NEXT:    ret
14   %args = alloca ptr, align 8
15   call void @llvm.va_start(ptr %args)
16   %10 = va_arg ptr %args, i32
17   call void @llvm.va_end(ptr %args)
18   ret i32 %10
21 declare void @llvm.va_start(ptr) nounwind
22 declare void @llvm.va_end(ptr) nounwind
24 define i32 @caller() nounwind ssp {
25 ; CHECK-LABEL: caller:
26 ; CHECK:       ; %bb.0:
27 ; CHECK-NEXT:    sub sp, sp, #208
28 ; CHECK-NEXT:    mov w8, #10 ; =0xa
29 ; CHECK-NEXT:    mov w9, #9 ; =0x9
30 ; CHECK-NEXT:    mov w10, #8 ; =0x8
31 ; CHECK-NEXT:    stp x9, x8, [sp, #24]
32 ; CHECK-NEXT:    mov w8, #7 ; =0x7
33 ; CHECK-NEXT:    mov w9, #6 ; =0x6
34 ; CHECK-NEXT:    mov w0, #1 ; =0x1
35 ; CHECK-NEXT:    mov w1, #2 ; =0x2
36 ; CHECK-NEXT:    mov w2, #3 ; =0x3
37 ; CHECK-NEXT:    mov w3, #4 ; =0x4
38 ; CHECK-NEXT:    mov w4, #5 ; =0x5
39 ; CHECK-NEXT:    stp d15, d14, [sp, #48] ; 16-byte Folded Spill
40 ; CHECK-NEXT:    stp d13, d12, [sp, #64] ; 16-byte Folded Spill
41 ; CHECK-NEXT:    stp d11, d10, [sp, #80] ; 16-byte Folded Spill
42 ; CHECK-NEXT:    stp d9, d8, [sp, #96] ; 16-byte Folded Spill
43 ; CHECK-NEXT:    stp x28, x27, [sp, #112] ; 16-byte Folded Spill
44 ; CHECK-NEXT:    stp x26, x25, [sp, #128] ; 16-byte Folded Spill
45 ; CHECK-NEXT:    stp x24, x23, [sp, #144] ; 16-byte Folded Spill
46 ; CHECK-NEXT:    stp x22, x21, [sp, #160] ; 16-byte Folded Spill
47 ; CHECK-NEXT:    stp x20, x19, [sp, #176] ; 16-byte Folded Spill
48 ; CHECK-NEXT:    stp x29, x30, [sp, #192] ; 16-byte Folded Spill
49 ; CHECK-NEXT:    stp x8, x10, [sp, #8]
50 ; CHECK-NEXT:    str x9, [sp]
51 ; CHECK-NEXT:    bl _callee
52 ; CHECK-NEXT:    ldp x29, x30, [sp, #192] ; 16-byte Folded Reload
53 ; CHECK-NEXT:    ldp x20, x19, [sp, #176] ; 16-byte Folded Reload
54 ; CHECK-NEXT:    ldp x22, x21, [sp, #160] ; 16-byte Folded Reload
55 ; CHECK-NEXT:    ldp x24, x23, [sp, #144] ; 16-byte Folded Reload
56 ; CHECK-NEXT:    ldp x26, x25, [sp, #128] ; 16-byte Folded Reload
57 ; CHECK-NEXT:    ldp x28, x27, [sp, #112] ; 16-byte Folded Reload
58 ; CHECK-NEXT:    ldp d9, d8, [sp, #96] ; 16-byte Folded Reload
59 ; CHECK-NEXT:    ldp d11, d10, [sp, #80] ; 16-byte Folded Reload
60 ; CHECK-NEXT:    ldp d13, d12, [sp, #64] ; 16-byte Folded Reload
61 ; CHECK-NEXT:    ldp d15, d14, [sp, #48] ; 16-byte Folded Reload
62 ; CHECK-NEXT:    add sp, sp, #208
63 ; CHECK-NEXT:    ret
64   %r = tail call preserve_nonecc i32 (i32, i32, i32, i32, i32, ...) @callee(i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 10)
65   ret i32 %r