[ELF] Reorder SectionBase/InputSectionBase members
[llvm-project.git] / llvm / test / CodeGen / AArch64 / sve-intrinsics-scatter-stores-32bit-unscaled-offsets.ll
blob0b239155e4ffc93f1e2115c0a70bb3a12ad2dbaa
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=aarch64-linux-gnu -mattr=+sve < %s | FileCheck %s
5 ; ST1B, ST1W, ST1H, ST1D: base + 32-bit unscaled offset, sign (sxtw) or zero
6 ; (uxtw) extended to 64 bits.
7 ;   e.g. st1h { z0.d }, p0, [x0, z1.d, uxtw]
10 ; ST1B
11 define void @sst1b_s_uxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
12 ; CHECK-LABEL: sst1b_s_uxtw:
13 ; CHECK:       // %bb.0:
14 ; CHECK-NEXT:    st1b { z0.s }, p0, [x0, z1.s, uxtw]
15 ; CHECK-NEXT:    ret
16   %data_trunc = trunc <vscale x 4 x i32> %data to <vscale x 4 x i8>
17   call void  @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i8(<vscale x 4 x i8> %data_trunc,
18                                                        <vscale x 4 x i1> %pg,
19                                                        ptr %base,
20                                                        <vscale x 4 x i32> %offsets)
21   ret void
24 define void @sst1b_s_sxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
25 ; CHECK-LABEL: sst1b_s_sxtw:
26 ; CHECK:       // %bb.0:
27 ; CHECK-NEXT:    st1b { z0.s }, p0, [x0, z1.s, sxtw]
28 ; CHECK-NEXT:    ret
29   %data_trunc = trunc <vscale x 4 x i32> %data to <vscale x 4 x i8>
30   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i8(<vscale x 4 x i8> %data_trunc,
31                                                       <vscale x 4 x i1> %pg,
32                                                       ptr %base,
33                                                       <vscale x 4 x i32> %offsets)
34   ret void
37 define void @sst1b_d_uxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
38 ; CHECK-LABEL: sst1b_d_uxtw:
39 ; CHECK:       // %bb.0:
40 ; CHECK-NEXT:    st1b { z0.d }, p0, [x0, z1.d, uxtw]
41 ; CHECK-NEXT:    ret
42   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i8>
43   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i8(<vscale x 2 x i8> %data_trunc,
44                                                       <vscale x 2 x i1> %pg,
45                                                       ptr %base,
46                                                       <vscale x 2 x i32> %offsets)
47   ret void
50 define void @sst1b_d_sxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
51 ; CHECK-LABEL: sst1b_d_sxtw:
52 ; CHECK:       // %bb.0:
53 ; CHECK-NEXT:    st1b { z0.d }, p0, [x0, z1.d, sxtw]
54 ; CHECK-NEXT:    ret
55   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i8>
56   call void  @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i8(<vscale x 2 x i8> %data_trunc,
57                                                        <vscale x 2 x i1> %pg,
58                                                        ptr %base,
59                                                        <vscale x 2 x i32> %offsets)
60   ret void
63 ; ST1H
64 define void @sst1h_s_uxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
65 ; CHECK-LABEL: sst1h_s_uxtw:
66 ; CHECK:       // %bb.0:
67 ; CHECK-NEXT:    st1h { z0.s }, p0, [x0, z1.s, uxtw]
68 ; CHECK-NEXT:    ret
69   %data_trunc = trunc <vscale x 4 x i32> %data to <vscale x 4 x i16>
70   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i16(<vscale x 4 x i16> %data_trunc,
71                                                        <vscale x 4 x i1> %pg,
72                                                        ptr %base,
73                                                        <vscale x 4 x i32> %offsets)
74   ret void
77 define void @sst1h_s_sxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
78 ; CHECK-LABEL: sst1h_s_sxtw:
79 ; CHECK:       // %bb.0:
80 ; CHECK-NEXT:    st1h { z0.s }, p0, [x0, z1.s, sxtw]
81 ; CHECK-NEXT:    ret
82   %data_trunc = trunc <vscale x 4 x i32> %data to <vscale x 4 x i16>
83   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i16(<vscale x 4 x i16> %data_trunc,
84                                                        <vscale x 4 x i1> %pg,
85                                                        ptr %base,
86                                                        <vscale x 4 x i32> %offsets)
87   ret void
90 define void @sst1h_d_uxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
91 ; CHECK-LABEL: sst1h_d_uxtw:
92 ; CHECK:       // %bb.0:
93 ; CHECK-NEXT:    st1h { z0.d }, p0, [x0, z1.d, uxtw]
94 ; CHECK-NEXT:    ret
95   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i16>
96   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i16(<vscale x 2 x i16> %data_trunc,
97                                                        <vscale x 2 x i1> %pg,
98                                                        ptr %base,
99                                                        <vscale x 2 x i32> %offsets)
100   ret void
103 define void @sst1h_d_sxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
104 ; CHECK-LABEL: sst1h_d_sxtw:
105 ; CHECK:       // %bb.0:
106 ; CHECK-NEXT:    st1h { z0.d }, p0, [x0, z1.d, sxtw]
107 ; CHECK-NEXT:    ret
108   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i16>
109   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i16(<vscale x 2 x i16> %data_trunc,
110                                                        <vscale x 2 x i1> %pg,
111                                                        ptr %base,
112                                                        <vscale x 2 x i32> %offsets)
113   ret void
116 ; ST1W
117 define void @sst1w_s_uxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
118 ; CHECK-LABEL: sst1w_s_uxtw:
119 ; CHECK:       // %bb.0:
120 ; CHECK-NEXT:    st1w { z0.s }, p0, [x0, z1.s, uxtw]
121 ; CHECK-NEXT:    ret
122   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i32(<vscale x 4 x i32> %data,
123                                                        <vscale x 4 x i1> %pg,
124                                                        ptr %base,
125                                                        <vscale x 4 x i32> %offsets)
126   ret void
129 define void @sst1w_s_sxtw(<vscale x 4 x i32> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
130 ; CHECK-LABEL: sst1w_s_sxtw:
131 ; CHECK:       // %bb.0:
132 ; CHECK-NEXT:    st1w { z0.s }, p0, [x0, z1.s, sxtw]
133 ; CHECK-NEXT:    ret
134   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i32(<vscale x 4 x i32> %data,
135                                                        <vscale x 4 x i1> %pg,
136                                                        ptr %base,
137                                                        <vscale x 4 x i32> %offsets)
138   ret void
141 define void @sst1w_d_uxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
142 ; CHECK-LABEL: sst1w_d_uxtw:
143 ; CHECK:       // %bb.0:
144 ; CHECK-NEXT:    st1w { z0.d }, p0, [x0, z1.d, uxtw]
145 ; CHECK-NEXT:    ret
146   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i32>
147   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i32(<vscale x 2 x i32> %data_trunc,
148                                                        <vscale x 2 x i1> %pg,
149                                                        ptr %base,
150                                                        <vscale x 2 x i32> %offsets)
151   ret void
154 define void @sst1w_d_sxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
155 ; CHECK-LABEL: sst1w_d_sxtw:
156 ; CHECK:       // %bb.0:
157 ; CHECK-NEXT:    st1w { z0.d }, p0, [x0, z1.d, sxtw]
158 ; CHECK-NEXT:    ret
159   %data_trunc = trunc <vscale x 2 x i64> %data to <vscale x 2 x i32>
160   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i32(<vscale x 2 x i32> %data_trunc,
161                                                        <vscale x 2 x i1> %pg,
162                                                        ptr %base,
163                                                        <vscale x 2 x i32> %offsets)
164   ret void
167 define void @sst1w_s_uxtw_float(<vscale x 4 x float> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
168 ; CHECK-LABEL: sst1w_s_uxtw_float:
169 ; CHECK:       // %bb.0:
170 ; CHECK-NEXT:    st1w { z0.s }, p0, [x0, z1.s, uxtw]
171 ; CHECK-NEXT:    ret
172   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4f32(<vscale x 4 x float> %data,
173                                                        <vscale x 4 x i1> %pg,
174                                                        ptr %base,
175                                                        <vscale x 4 x i32> %offsets)
176   ret void
179 define void @sst1w_s_sxtw_float(<vscale x 4 x float> %data, <vscale x 4 x i1> %pg, ptr %base, <vscale x 4 x i32> %offsets) {
180 ; CHECK-LABEL: sst1w_s_sxtw_float:
181 ; CHECK:       // %bb.0:
182 ; CHECK-NEXT:    st1w { z0.s }, p0, [x0, z1.s, sxtw]
183 ; CHECK-NEXT:    ret
184   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4f32(<vscale x 4 x float> %data,
185                                                        <vscale x 4 x i1> %pg,
186                                                        ptr %base,
187                                                        <vscale x 4 x i32> %offsets)
188   ret void
191 ; ST1D
192 define void @sst1d_d_uxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
193 ; CHECK-LABEL: sst1d_d_uxtw:
194 ; CHECK:       // %bb.0:
195 ; CHECK-NEXT:    st1d { z0.d }, p0, [x0, z1.d, uxtw]
196 ; CHECK-NEXT:    ret
197   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i64(<vscale x 2 x i64> %data,
198                                                        <vscale x 2 x i1> %pg,
199                                                        ptr %base,
200                                                        <vscale x 2 x i32> %offsets)
201   ret void
204 define void @sst1d_d_sxtw(<vscale x 2 x i64> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
205 ; CHECK-LABEL: sst1d_d_sxtw:
206 ; CHECK:       // %bb.0:
207 ; CHECK-NEXT:    st1d { z0.d }, p0, [x0, z1.d, sxtw]
208 ; CHECK-NEXT:    ret
209   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i64(<vscale x 2 x i64> %data,
210                                                        <vscale x 2 x i1> %pg,
211                                                        ptr %base,
212                                                        <vscale x 2 x i32> %offsets)
213   ret void
216 define void @sst1d_d_uxtw_double(<vscale x 2 x double> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
217 ; CHECK-LABEL: sst1d_d_uxtw_double:
218 ; CHECK:       // %bb.0:
219 ; CHECK-NEXT:    st1d { z0.d }, p0, [x0, z1.d, uxtw]
220 ; CHECK-NEXT:    ret
221   call void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2f64(<vscale x 2 x double> %data,
222                                                        <vscale x 2 x i1> %pg,
223                                                        ptr %base,
224                                                        <vscale x 2 x i32> %offsets)
225   ret void
228 define void @sst1d_d_sxtw_double(<vscale x 2 x double> %data, <vscale x 2 x i1> %pg, ptr %base, <vscale x 2 x i32> %offsets) {
229 ; CHECK-LABEL: sst1d_d_sxtw_double:
230 ; CHECK:       // %bb.0:
231 ; CHECK-NEXT:    st1d { z0.d }, p0, [x0, z1.d, sxtw]
232 ; CHECK-NEXT:    ret
233   call void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2f64(<vscale x 2 x double> %data,
234                                                        <vscale x 2 x i1> %pg,
235                                                        ptr %base,
236                                                        <vscale x 2 x i32> %offsets)
237   ret void
241 ; ST1B
242 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i8(<vscale x 4 x i8>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
243 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i8(<vscale x 2 x i8>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
244 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i8(<vscale x 4 x i8>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
245 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i8(<vscale x 2 x i8>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
247 ; ST1H
248 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i16(<vscale x 4 x i16>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
249 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i16(<vscale x 2 x i16>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
250 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i16(<vscale x 4 x i16>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
251 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i16(<vscale x 2 x i16>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
253 ; ST1W
254 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4i32(<vscale x 4 x i32>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
255 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i32(<vscale x 2 x i32>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
256 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4i32(<vscale x 4 x i32>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
257 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i32(<vscale x 2 x i32>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
259 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv4f32(<vscale x 4 x float>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
260 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv4f32(<vscale x 4 x float>, <vscale x 4 x i1>, ptr, <vscale x 4 x i32>)
262 ; ST1D
263 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2i64(<vscale x 2 x i64>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
264 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2i64(<vscale x 2 x i64>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
266 declare void @llvm.aarch64.sve.st1.scatter.sxtw.nxv2f64(<vscale x 2 x double>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)
267 declare void @llvm.aarch64.sve.st1.scatter.uxtw.nxv2f64(<vscale x 2 x double>, <vscale x 2 x i1>, ptr, <vscale x 2 x i32>)