[ELF] Reorder SectionBase/InputSectionBase members
[llvm-project.git] / llvm / test / CodeGen / AArch64 / sve2p1-intrinsics-extq.ll
bloba49aa7cfcf8a2da2ded2e3c8854938440ecda66a
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
2 ; RUN: llc -mtriple=aarch64--linux-gnu -mattr=+sve2p1,+bf16 < %s | FileCheck %s
4 define <vscale x 16 x i8> @test_extq_i8 (<vscale x 16 x i8> %zn, <vscale x 16 x i8> %zm) {
5 ; CHECK-LABEL: test_extq_i8:
6 ; CHECK:       // %bb.0:
7 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #0
8 ; CHECK-NEXT:    ret
9   %res = call <vscale x 16 x i8> @llvm.aarch64.sve.extq.nxv16i8(<vscale x 16 x i8> %zn, <vscale x 16 x i8> %zm, i32 0)
10   ret <vscale x 16 x i8> %res
13 define <vscale x 8 x i16> @test_extq_i16 (<vscale x 8 x i16> %zn, <vscale x 8 x i16> %zm) {
14 ; CHECK-LABEL: test_extq_i16:
15 ; CHECK:       // %bb.0:
16 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #1
17 ; CHECK-NEXT:    ret
18   %res = call <vscale x 8 x i16> @llvm.aarch64.sve.extq.nxv8i16(<vscale x 8 x i16> %zn, <vscale x 8 x i16> %zm, i32 1)
19   ret <vscale x 8 x i16> %res
22 define <vscale x 4 x i32> @test_extq_i32 (<vscale x 4 x i32> %zn, <vscale x 4 x i32> %zm) {
23 ; CHECK-LABEL: test_extq_i32:
24 ; CHECK:       // %bb.0:
25 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #2
26 ; CHECK-NEXT:    ret
27   %res = call <vscale x 4 x i32> @llvm.aarch64.sve.extq.nxv4i32(<vscale x 4 x i32> %zn, <vscale x 4 x i32> %zm, i32 2)
28   ret <vscale x 4 x i32> %res
31 define <vscale x 2 x i64> @test_extq_i64 (<vscale x 2 x i64> %zn, <vscale x 2 x i64> %zm) {
32 ; CHECK-LABEL: test_extq_i64:
33 ; CHECK:       // %bb.0:
34 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #3
35 ; CHECK-NEXT:    ret
36   %res = call <vscale x 2 x i64> @llvm.aarch64.sve.extq.nxv2i64(<vscale x 2 x i64> %zn, <vscale x 2 x i64> %zm, i32 3)
37   ret <vscale x 2 x i64> %res
40 define <vscale x 8 x half> @test_extq_f16(<vscale x 8 x half> %zn, <vscale x 8 x half> %zm) {
41 ; CHECK-LABEL: test_extq_f16:
42 ; CHECK:       // %bb.0:
43 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #4
44 ; CHECK-NEXT:    ret
45   %res = call <vscale x 8 x half> @llvm.aarch64.sve.extq.nxv8f16(<vscale x 8 x half> %zn, <vscale x 8 x half> %zm, i32 4)
46   ret <vscale x 8 x half> %res
49 define <vscale x 4 x float> @test_extq_f32(<vscale x 4 x float> %zn, <vscale x 4 x float> %zm) {
50 ; CHECK-LABEL: test_extq_f32:
51 ; CHECK:       // %bb.0:
52 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #5
53 ; CHECK-NEXT:    ret
54   %res = call <vscale x 4 x float> @llvm.aarch64.sve.extq.nxv4f32(<vscale x 4 x float> %zn, <vscale x 4 x float> %zm, i32 5)
55   ret <vscale x 4 x float> %res
58 define <vscale x 2 x double> @test_extq_f64(<vscale x 2 x double> %zn, <vscale x 2 x double> %zm) {
59 ; CHECK-LABEL: test_extq_f64:
60 ; CHECK:       // %bb.0:
61 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #6
62 ; CHECK-NEXT:    ret
63   %res = call <vscale x 2 x double> @llvm.aarch64.sve.extq.nxv2f64(<vscale x 2 x double> %zn, <vscale x 2 x double> %zm, i32 6)
64   ret <vscale x 2 x double> %res
67 define <vscale x 8 x bfloat> @test_extq_bf16(<vscale x 8 x bfloat> %zn, <vscale x 8 x bfloat> %zm) {
68 ; CHECK-LABEL: test_extq_bf16:
69 ; CHECK:       // %bb.0:
70 ; CHECK-NEXT:    extq z0.b, z0.b, z1.b, #15
71 ; CHECK-NEXT:    ret
72   %res = call <vscale x 8 x bfloat> @llvm.aarch64.sve.extq.nxv8bf16(<vscale x 8 x bfloat> %zn, <vscale x 8 x bfloat> %zm, i32 15)
73   ret <vscale x 8 x bfloat> %res
76 declare <vscale x 16 x i8> @llvm.aarch64.sve.extq.nxv16i8(<vscale x 16 x i8>, <vscale x 16 x i8>, i32)
77 declare <vscale x 8 x i16> @llvm.aarch64.sve.extq.nxv8i16(<vscale x 8 x i16>, <vscale x 8 x i16>, i32)
78 declare <vscale x 4 x i32> @llvm.aarch64.sve.extq.nxv4i32(<vscale x 4 x i32>, <vscale x 4 x i32>, i32)
79 declare <vscale x 2 x i64> @llvm.aarch64.sve.extq.nxv2i64(<vscale x 2 x i64>, <vscale x 2 x i64>, i32)
80 declare <vscale x 8 x half> @llvm.aarch64.sve.extq.nxv8f16(<vscale x 8 x half>, <vscale x 8 x half>, i32)
81 declare <vscale x 4 x float> @llvm.aarch64.sve.extq.nxv4f32(<vscale x 4 x float>, <vscale x 4 x float>, i32)
82 declare <vscale x 2 x double> @llvm.aarch64.sve.extq.nxv2f64(<vscale x 2 x double>, <vscale x 2 x double>, i32)
83 declare <vscale x 8 x bfloat> @llvm.aarch64.sve.extq.nxv8bf16(<vscale x 8 x bfloat>, <vscale x 8 x bfloat>, i32)