[AMDGPU] Mark AGPR tuple implicit in the first instr of AGPR spills. (#115285)
[llvm-project.git] / llvm / test / CodeGen / AArch64 / xar.ll
blobd050eaf6646de58e206d7e5d038f6b6e6290d2d6
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 4
2 ; RUN: llc -mtriple=aarch64 -mattr=+sha3 < %s | FileCheck --check-prefix=SHA3 %s
3 ; RUN: llc -mtriple=aarch64 -mattr=-sha3 < %s | FileCheck --check-prefix=NOSHA3 %s
5 define <2 x i64> @xar(<2 x i64> %x, <2 x i64> %y) {
6 ; SHA3-LABEL: xar:
7 ; SHA3:       // %bb.0:
8 ; SHA3-NEXT:    xar v0.2d, v0.2d, v1.2d, #54
9 ; SHA3-NEXT:    ret
11 ; NOSHA3-LABEL: xar:
12 ; NOSHA3:       // %bb.0:
13 ; NOSHA3-NEXT:    eor v1.16b, v0.16b, v1.16b
14 ; NOSHA3-NEXT:    shl v0.2d, v1.2d, #10
15 ; NOSHA3-NEXT:    usra v0.2d, v1.2d, #54
16 ; NOSHA3-NEXT:    ret
17     %a = xor <2 x i64> %x, %y
18     %b = call <2 x i64> @llvm.fshl.v2i64(<2 x i64> %a, <2 x i64> %a, <2 x i64> <i64 10, i64 10>)
19     ret <2 x i64> %b
22 declare <2 x i64> @llvm.fshl.v2i64(<2 x i64>, <2 x i64>, <2 x i64>)