1 ; RUN: llc -mtriple=amdgcn -mcpu=fiji -mattr=-flat-for-global -verify-machineinstrs < %s | FileCheck -check-prefix=GCN -check-prefix=VI %s
3 declare i16 @llvm.amdgcn.frexp.exp.i16.f16(half %a)
5 ; GCN-LABEL: {{^}}frexp_exp_f16
6 ; GCN: buffer_load_ushort v[[A_F16:[0-9]+]]
7 ; VI: v_frexp_exp_i16_f16_e32 v[[R_I16:[0-9]+]], v[[A_F16]]
8 ; GCN: buffer_store_short v[[R_I16]]
9 define amdgpu_kernel void @frexp_exp_f16(
11 ptr addrspace(1) %a) {
13 %a.val = load half, ptr addrspace(1) %a
14 %r.val = call i16 @llvm.amdgcn.frexp.exp.i16.f16(half %a.val)
15 store i16 %r.val, ptr addrspace(1) %r
19 ; GCN-LABEL: {{^}}frexp_exp_f16_sext
20 ; GCN: buffer_load_ushort v[[A_F16:[0-9]+]]
21 ; VI: v_frexp_exp_i16_f16_e32 v[[R_I16:[0-9]+]], v[[A_F16]]
22 ; VI: v_bfe_i32 v[[R_I32:[0-9]+]], v[[R_I16]], 0, 16{{$}}
23 ; GCN: buffer_store_dword v[[R_I32]]
24 define amdgpu_kernel void @frexp_exp_f16_sext(
26 ptr addrspace(1) %a) {
28 %a.val = load half, ptr addrspace(1) %a
29 %r.val = call i16 @llvm.amdgcn.frexp.exp.i16.f16(half %a.val)
30 %r.val.sext = sext i16 %r.val to i32
31 store i32 %r.val.sext, ptr addrspace(1) %r
35 ; GCN-LABEL: {{^}}frexp_exp_f16_zext
36 ; GCN: buffer_load_ushort v[[A_F16:[0-9]+]]
37 ; VI: v_frexp_exp_i16_f16_e32 v[[R_I16:[0-9]+]], v[[A_F16]]
38 ; GCN: buffer_store_dword v[[R_I16]]
39 define amdgpu_kernel void @frexp_exp_f16_zext(
41 ptr addrspace(1) %a) {
43 %a.val = load half, ptr addrspace(1) %a
44 %r.val = call i16 @llvm.amdgcn.frexp.exp.i16.f16(half %a.val)
45 %r.val.zext = zext i16 %r.val to i32
46 store i32 %r.val.zext, ptr addrspace(1) %r