[OpenACC] Create AST nodes for 'data' constructs
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / llvm.trunc.f16.ll
blob47777e3853e894e71f73b923badce6c8af49062e
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
2 ; RUN: llc -amdgpu-scalarize-global-loads=false -mtriple=amdgcn -mcpu=tahiti -verify-machineinstrs < %s | FileCheck -check-prefixes=SI %s
3 ; RUN: llc -amdgpu-scalarize-global-loads=false -mtriple=amdgcn -mcpu=fiji -mattr=-flat-for-global -verify-machineinstrs < %s | FileCheck -check-prefixes=VI %s
4 ; RUN: llc -amdgpu-scalarize-global-loads=false -mtriple=amdgcn -mcpu=gfx1100 -mattr=-flat-for-global -verify-machineinstrs < %s | FileCheck -check-prefixes=GFX11 %s
6 declare half @llvm.trunc.f16(half %a)
7 declare <2 x half> @llvm.trunc.v2f16(<2 x half> %a)
9 define amdgpu_kernel void @trunc_f16(
10 ; SI-LABEL: trunc_f16:
11 ; SI:       ; %bb.0: ; %entry
12 ; SI-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
13 ; SI-NEXT:    s_mov_b32 s7, 0xf000
14 ; SI-NEXT:    s_mov_b32 s6, -1
15 ; SI-NEXT:    s_mov_b32 s10, s6
16 ; SI-NEXT:    s_mov_b32 s11, s7
17 ; SI-NEXT:    s_waitcnt lgkmcnt(0)
18 ; SI-NEXT:    s_mov_b32 s8, s2
19 ; SI-NEXT:    s_mov_b32 s9, s3
20 ; SI-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
21 ; SI-NEXT:    s_mov_b32 s4, s0
22 ; SI-NEXT:    s_mov_b32 s5, s1
23 ; SI-NEXT:    s_waitcnt vmcnt(0)
24 ; SI-NEXT:    v_cvt_f32_f16_e32 v0, v0
25 ; SI-NEXT:    v_trunc_f32_e32 v0, v0
26 ; SI-NEXT:    v_cvt_f16_f32_e32 v0, v0
27 ; SI-NEXT:    buffer_store_short v0, off, s[4:7], 0
28 ; SI-NEXT:    s_endpgm
30 ; VI-LABEL: trunc_f16:
31 ; VI:       ; %bb.0: ; %entry
32 ; VI-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
33 ; VI-NEXT:    s_mov_b32 s7, 0xf000
34 ; VI-NEXT:    s_mov_b32 s6, -1
35 ; VI-NEXT:    s_mov_b32 s10, s6
36 ; VI-NEXT:    s_mov_b32 s11, s7
37 ; VI-NEXT:    s_waitcnt lgkmcnt(0)
38 ; VI-NEXT:    s_mov_b32 s8, s2
39 ; VI-NEXT:    s_mov_b32 s9, s3
40 ; VI-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
41 ; VI-NEXT:    s_mov_b32 s4, s0
42 ; VI-NEXT:    s_mov_b32 s5, s1
43 ; VI-NEXT:    s_waitcnt vmcnt(0)
44 ; VI-NEXT:    v_trunc_f16_e32 v0, v0
45 ; VI-NEXT:    buffer_store_short v0, off, s[4:7], 0
46 ; VI-NEXT:    s_endpgm
48 ; GFX11-LABEL: trunc_f16:
49 ; GFX11:       ; %bb.0: ; %entry
50 ; GFX11-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
51 ; GFX11-NEXT:    s_mov_b32 s6, -1
52 ; GFX11-NEXT:    s_mov_b32 s7, 0x31016000
53 ; GFX11-NEXT:    s_mov_b32 s10, s6
54 ; GFX11-NEXT:    s_mov_b32 s11, s7
55 ; GFX11-NEXT:    s_waitcnt lgkmcnt(0)
56 ; GFX11-NEXT:    s_mov_b32 s8, s2
57 ; GFX11-NEXT:    s_mov_b32 s9, s3
58 ; GFX11-NEXT:    s_mov_b32 s4, s0
59 ; GFX11-NEXT:    buffer_load_u16 v0, off, s[8:11], 0
60 ; GFX11-NEXT:    s_mov_b32 s5, s1
61 ; GFX11-NEXT:    s_waitcnt vmcnt(0)
62 ; GFX11-NEXT:    v_trunc_f16_e32 v0, v0
63 ; GFX11-NEXT:    buffer_store_b16 v0, off, s[4:7], 0
64 ; GFX11-NEXT:    s_endpgm
65     ptr addrspace(1) %r,
66     ptr addrspace(1) %a) {
67 entry:
68   %a.val = load half, ptr addrspace(1) %a
69   %r.val = call half @llvm.trunc.f16(half %a.val)
70   store half %r.val, ptr addrspace(1) %r
71   ret void
74 ; The original test with manual checks also had these NOT directives:
75 ; COM: SI-DAG: v_lshlrev_b32_e32 v[[R_F16_HI:[0-9]+]], 16, v[[R_F16_1]]
76 ; COM: SI-NOT: v_and_b32
77 ; COM: SI: v_or_b32_e32 v[[R_V2_F16:[0-9]+]], v[[R_F16_0]], v[[R_F16_HI]]
78 ; COM: VI-DAG: v_trunc_f16_e32 v[[R_F16_0:[0-9]+]], v[[A_V2_F16]]
79 ; COM: VI-DAG: v_trunc_f16_sdwa v[[R_F16_1:[0-9]+]], v[[A_V2_F16]] dst_sel:WORD_1 dst_unused:UNUSED_PAD src0_sel:WORD_1
80 ; COM: VI-NOT: v_and_b32
81 ; COM: VI: v_or_b32_e32 v[[R_V2_F16:[0-9]+]], v[[R_F16_0]], v[[R_F16_1]]
82 define amdgpu_kernel void @trunc_v2f16(
83 ; SI-LABEL: trunc_v2f16:
84 ; SI:       ; %bb.0: ; %entry
85 ; SI-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
86 ; SI-NEXT:    s_mov_b32 s7, 0xf000
87 ; SI-NEXT:    s_mov_b32 s6, -1
88 ; SI-NEXT:    s_mov_b32 s10, s6
89 ; SI-NEXT:    s_mov_b32 s11, s7
90 ; SI-NEXT:    s_waitcnt lgkmcnt(0)
91 ; SI-NEXT:    s_mov_b32 s8, s2
92 ; SI-NEXT:    s_mov_b32 s9, s3
93 ; SI-NEXT:    buffer_load_dword v0, off, s[8:11], 0
94 ; SI-NEXT:    s_mov_b32 s4, s0
95 ; SI-NEXT:    s_mov_b32 s5, s1
96 ; SI-NEXT:    s_waitcnt vmcnt(0)
97 ; SI-NEXT:    v_lshrrev_b32_e32 v1, 16, v0
98 ; SI-NEXT:    v_cvt_f32_f16_e32 v1, v1
99 ; SI-NEXT:    v_cvt_f32_f16_e32 v0, v0
100 ; SI-NEXT:    v_trunc_f32_e32 v1, v1
101 ; SI-NEXT:    v_cvt_f16_f32_e32 v1, v1
102 ; SI-NEXT:    v_trunc_f32_e32 v0, v0
103 ; SI-NEXT:    v_cvt_f16_f32_e32 v0, v0
104 ; SI-NEXT:    v_lshlrev_b32_e32 v1, 16, v1
105 ; SI-NEXT:    v_or_b32_e32 v0, v0, v1
106 ; SI-NEXT:    buffer_store_dword v0, off, s[4:7], 0
107 ; SI-NEXT:    s_endpgm
109 ; VI-LABEL: trunc_v2f16:
110 ; VI:       ; %bb.0: ; %entry
111 ; VI-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
112 ; VI-NEXT:    s_mov_b32 s7, 0xf000
113 ; VI-NEXT:    s_mov_b32 s6, -1
114 ; VI-NEXT:    s_mov_b32 s10, s6
115 ; VI-NEXT:    s_mov_b32 s11, s7
116 ; VI-NEXT:    s_waitcnt lgkmcnt(0)
117 ; VI-NEXT:    s_mov_b32 s8, s2
118 ; VI-NEXT:    s_mov_b32 s9, s3
119 ; VI-NEXT:    buffer_load_dword v0, off, s[8:11], 0
120 ; VI-NEXT:    s_mov_b32 s4, s0
121 ; VI-NEXT:    s_mov_b32 s5, s1
122 ; VI-NEXT:    s_waitcnt vmcnt(0)
123 ; VI-NEXT:    v_trunc_f16_sdwa v1, v0 dst_sel:WORD_1 dst_unused:UNUSED_PAD src0_sel:WORD_1
124 ; VI-NEXT:    v_trunc_f16_e32 v0, v0
125 ; VI-NEXT:    v_or_b32_e32 v0, v0, v1
126 ; VI-NEXT:    buffer_store_dword v0, off, s[4:7], 0
127 ; VI-NEXT:    s_endpgm
129 ; GFX11-LABEL: trunc_v2f16:
130 ; GFX11:       ; %bb.0: ; %entry
131 ; GFX11-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
132 ; GFX11-NEXT:    s_mov_b32 s6, -1
133 ; GFX11-NEXT:    s_mov_b32 s7, 0x31016000
134 ; GFX11-NEXT:    s_mov_b32 s10, s6
135 ; GFX11-NEXT:    s_mov_b32 s11, s7
136 ; GFX11-NEXT:    s_waitcnt lgkmcnt(0)
137 ; GFX11-NEXT:    s_mov_b32 s8, s2
138 ; GFX11-NEXT:    s_mov_b32 s9, s3
139 ; GFX11-NEXT:    s_mov_b32 s4, s0
140 ; GFX11-NEXT:    buffer_load_b32 v0, off, s[8:11], 0
141 ; GFX11-NEXT:    s_mov_b32 s5, s1
142 ; GFX11-NEXT:    s_waitcnt vmcnt(0)
143 ; GFX11-NEXT:    v_lshrrev_b32_e32 v1, 16, v0
144 ; GFX11-NEXT:    v_trunc_f16_e32 v0, v0
145 ; GFX11-NEXT:    s_delay_alu instid0(VALU_DEP_2) | instskip(NEXT) | instid1(VALU_DEP_1)
146 ; GFX11-NEXT:    v_trunc_f16_e32 v1, v1
147 ; GFX11-NEXT:    v_pack_b32_f16 v0, v0, v1
148 ; GFX11-NEXT:    buffer_store_b32 v0, off, s[4:7], 0
149 ; GFX11-NEXT:    s_endpgm
150     ptr addrspace(1) %r,
151     ptr addrspace(1) %a) {
152 entry:
153   %a.val = load <2 x half>, ptr addrspace(1) %a
154   %r.val = call <2 x half> @llvm.trunc.v2f16(<2 x half> %a.val)
155   store <2 x half> %r.val, ptr addrspace(1) %r
156   ret void