ELF: Have __rela_iplt_{start,end} surround .rela.iplt with --pack-dyn-relocs=android.
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / load-constant-i8.ll
blobff55ab8859c8331ecd60d8e7a938d6547ddaf280
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
2 ; RUN: llc -mtriple=amdgcn -verify-machineinstrs < %s | FileCheck -check-prefix=GFX6-NOHSA %s
3 ; RUN: llc -mtriple=amdgcn--amdhsa -mcpu=kaveri -verify-machineinstrs < %s | FileCheck -check-prefix=GFX7-HSA %s
4 ; RUN: llc -mtriple=amdgcn -mcpu=tonga -verify-machineinstrs < %s | FileCheck -check-prefix=GFX8-NOHSA %s
5 ; RUN: llc -mtriple=r600 -mcpu=redwood -verify-machineinstrs < %s | FileCheck -check-prefix=EG %s
6 ; RUN: llc -mtriple=amdgcn -mcpu=gfx1200 -verify-machineinstrs < %s | FileCheck -check-prefix=GFX12 %s
8 ; TODO: NOT AND
9 define amdgpu_kernel void @constant_load_i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
10 ; GFX6-NOHSA-LABEL: constant_load_i8:
11 ; GFX6-NOHSA:       ; %bb.0: ; %entry
12 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
13 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
14 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
15 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
16 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
17 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
18 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
19 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
20 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
21 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
22 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
23 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
24 ; GFX6-NOHSA-NEXT:    buffer_store_byte v0, off, s[4:7], 0
25 ; GFX6-NOHSA-NEXT:    s_endpgm
27 ; GFX7-HSA-LABEL: constant_load_i8:
28 ; GFX7-HSA:       ; %bb.0: ; %entry
29 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
30 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
31 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
32 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
33 ; GFX7-HSA-NEXT:    flat_load_ubyte v2, v[0:1]
34 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
35 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
36 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
37 ; GFX7-HSA-NEXT:    flat_store_byte v[0:1], v2
38 ; GFX7-HSA-NEXT:    s_endpgm
40 ; GFX8-NOHSA-LABEL: constant_load_i8:
41 ; GFX8-NOHSA:       ; %bb.0: ; %entry
42 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
43 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
44 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
45 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
46 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
47 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
48 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
49 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
50 ; GFX8-NOHSA-NEXT:    flat_store_byte v[0:1], v2
51 ; GFX8-NOHSA-NEXT:    s_endpgm
53 ; EG-LABEL: constant_load_i8:
54 ; EG:       ; %bb.0: ; %entry
55 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
56 ; EG-NEXT:    TEX 0 @6
57 ; EG-NEXT:    ALU 11, @9, KC0[CB0:0-32], KC1[]
58 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
59 ; EG-NEXT:    CF_END
60 ; EG-NEXT:    PAD
61 ; EG-NEXT:    Fetch clause starting at 6:
62 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
63 ; EG-NEXT:    ALU clause starting at 8:
64 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
65 ; EG-NEXT:    ALU clause starting at 9:
66 ; EG-NEXT:     AND_INT T0.W, KC0[2].Y, literal.x,
67 ; EG-NEXT:     AND_INT * T1.W, T0.X, literal.y,
68 ; EG-NEXT:    3(4.203895e-45), 255(3.573311e-43)
69 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
70 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
71 ; EG-NEXT:     LSHL T0.X, T1.W, PV.W,
72 ; EG-NEXT:     LSHL * T0.W, literal.x, PV.W,
73 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
74 ; EG-NEXT:     MOV T0.Y, 0.0,
75 ; EG-NEXT:     MOV * T0.Z, 0.0,
76 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
77 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
79 ; GFX12-LABEL: constant_load_i8:
80 ; GFX12:       ; %bb.0: ; %entry
81 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
82 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
83 ; GFX12-NEXT:    s_wait_kmcnt 0x0
84 ; GFX12-NEXT:    global_load_u8 v1, v0, s[2:3]
85 ; GFX12-NEXT:    s_wait_loadcnt 0x0
86 ; GFX12-NEXT:    global_store_b8 v0, v1, s[0:1]
87 ; GFX12-NEXT:    s_endpgm
88 entry:
89   %ld = load i8, ptr addrspace(4) %in
90   store i8 %ld, ptr addrspace(1) %out
91   ret void
94 define amdgpu_kernel void @constant_load_v2i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
95 ; GFX6-NOHSA-LABEL: constant_load_v2i8:
96 ; GFX6-NOHSA:       ; %bb.0: ; %entry
97 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
98 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
99 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
100 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
101 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
102 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
103 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
104 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
105 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
106 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
107 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
108 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
109 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[4:7], 0
110 ; GFX6-NOHSA-NEXT:    s_endpgm
112 ; GFX7-HSA-LABEL: constant_load_v2i8:
113 ; GFX7-HSA:       ; %bb.0: ; %entry
114 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
115 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
116 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
117 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
118 ; GFX7-HSA-NEXT:    flat_load_ushort v2, v[0:1]
119 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
120 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
121 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
122 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v2
123 ; GFX7-HSA-NEXT:    s_endpgm
125 ; GFX8-NOHSA-LABEL: constant_load_v2i8:
126 ; GFX8-NOHSA:       ; %bb.0: ; %entry
127 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
128 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
129 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
130 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
131 ; GFX8-NOHSA-NEXT:    flat_load_ushort v2, v[0:1]
132 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
133 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
134 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
135 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v2
136 ; GFX8-NOHSA-NEXT:    s_endpgm
138 ; EG-LABEL: constant_load_v2i8:
139 ; EG:       ; %bb.0: ; %entry
140 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
141 ; EG-NEXT:    TEX 0 @6
142 ; EG-NEXT:    ALU 11, @9, KC0[CB0:0-32], KC1[]
143 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
144 ; EG-NEXT:    CF_END
145 ; EG-NEXT:    PAD
146 ; EG-NEXT:    Fetch clause starting at 6:
147 ; EG-NEXT:     VTX_READ_16 T0.X, T0.X, 0, #1
148 ; EG-NEXT:    ALU clause starting at 8:
149 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
150 ; EG-NEXT:    ALU clause starting at 9:
151 ; EG-NEXT:     AND_INT T0.W, KC0[2].Y, literal.x,
152 ; EG-NEXT:     AND_INT * T1.W, T0.X, literal.y,
153 ; EG-NEXT:    3(4.203895e-45), 65535(9.183409e-41)
154 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
155 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
156 ; EG-NEXT:     LSHL T0.X, T1.W, PV.W,
157 ; EG-NEXT:     LSHL * T0.W, literal.x, PV.W,
158 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
159 ; EG-NEXT:     MOV T0.Y, 0.0,
160 ; EG-NEXT:     MOV * T0.Z, 0.0,
161 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
162 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
164 ; GFX12-LABEL: constant_load_v2i8:
165 ; GFX12:       ; %bb.0: ; %entry
166 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
167 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
168 ; GFX12-NEXT:    s_wait_kmcnt 0x0
169 ; GFX12-NEXT:    global_load_u16 v1, v0, s[2:3]
170 ; GFX12-NEXT:    s_wait_loadcnt 0x0
171 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
172 ; GFX12-NEXT:    s_endpgm
173 entry:
174   %ld = load <2 x i8>, ptr addrspace(4) %in
175   store <2 x i8> %ld, ptr addrspace(1) %out
176   ret void
179 define amdgpu_kernel void @constant_load_v3i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
180 ; GFX6-NOHSA-LABEL: constant_load_v3i8:
181 ; GFX6-NOHSA:       ; %bb.0: ; %entry
182 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
183 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
184 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
185 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
186 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
187 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s5, s4, 16
188 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
189 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
190 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
191 ; GFX6-NOHSA-NEXT:    buffer_store_byte v1, off, s[0:3], 0 offset:2
192 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[0:3], 0
193 ; GFX6-NOHSA-NEXT:    s_endpgm
195 ; GFX7-HSA-LABEL: constant_load_v3i8:
196 ; GFX7-HSA:       ; %bb.0: ; %entry
197 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
198 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
199 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
200 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
201 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
202 ; GFX7-HSA-NEXT:    s_add_u32 s0, s0, 2
203 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s1, 0
204 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
205 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
206 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
207 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
208 ; GFX7-HSA-NEXT:    s_lshr_b32 s0, s2, 16
209 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v4
210 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
211 ; GFX7-HSA-NEXT:    flat_store_byte v[2:3], v0
212 ; GFX7-HSA-NEXT:    s_endpgm
214 ; GFX8-NOHSA-LABEL: constant_load_v3i8:
215 ; GFX8-NOHSA:       ; %bb.0: ; %entry
216 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
217 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
218 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
219 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
220 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
221 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s0, 2
222 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s1, 0
223 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s1
224 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
225 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
226 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
227 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s2, 16
228 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v4
229 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
230 ; GFX8-NOHSA-NEXT:    flat_store_byte v[2:3], v0
231 ; GFX8-NOHSA-NEXT:    s_endpgm
233 ; EG-LABEL: constant_load_v3i8:
234 ; EG:       ; %bb.0: ; %entry
235 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
236 ; EG-NEXT:    TEX 0 @6
237 ; EG-NEXT:    ALU 27, @9, KC0[CB0:0-32], KC1[]
238 ; EG-NEXT:    MEM_RAT MSKOR T6.XW, T8.X
239 ; EG-NEXT:    MEM_RAT MSKOR T5.XW, T7.X
240 ; EG-NEXT:    CF_END
241 ; EG-NEXT:    Fetch clause starting at 6:
242 ; EG-NEXT:     VTX_READ_32 T5.X, T5.X, 0, #1
243 ; EG-NEXT:    ALU clause starting at 8:
244 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
245 ; EG-NEXT:    ALU clause starting at 9:
246 ; EG-NEXT:     MOV * T2.X, T5.X,
247 ; EG-NEXT:     MOV T0.Y, PV.X,
248 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
249 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
250 ; EG-NEXT:     AND_INT T1.W, PV.W, literal.x,
251 ; EG-NEXT:     MOV * T2.W, literal.y,
252 ; EG-NEXT:    3(4.203895e-45), 8(1.121039e-44)
253 ; EG-NEXT:     BFE_UINT T2.W, T0.Y, literal.x, PS,
254 ; EG-NEXT:     LSHL * T1.W, PV.W, literal.y,
255 ; EG-NEXT:    16(2.242078e-44), 3(4.203895e-45)
256 ; EG-NEXT:     LSHL T6.X, PV.W, PS,
257 ; EG-NEXT:     LSHL * T6.W, literal.x, PS,
258 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
259 ; EG-NEXT:     MOV T6.Y, 0.0,
260 ; EG-NEXT:     AND_INT T1.W, KC0[2].Y, literal.x,
261 ; EG-NEXT:     AND_INT * T2.W, T5.X, literal.y,
262 ; EG-NEXT:    3(4.203895e-45), 65535(9.183409e-41)
263 ; EG-NEXT:     LSHL * T1.W, PV.W, literal.x,
264 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
265 ; EG-NEXT:     LSHL T5.X, T2.W, PV.W,
266 ; EG-NEXT:     LSHL * T5.W, literal.x, PV.W,
267 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
268 ; EG-NEXT:     MOV T5.Y, 0.0,
269 ; EG-NEXT:     MOV T6.Z, 0.0,
270 ; EG-NEXT:     MOV * T5.Z, 0.0,
271 ; EG-NEXT:     LSHR T7.X, KC0[2].Y, literal.x,
272 ; EG-NEXT:     LSHR * T8.X, T0.W, literal.x,
273 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
275 ; GFX12-LABEL: constant_load_v3i8:
276 ; GFX12:       ; %bb.0: ; %entry
277 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
278 ; GFX12-NEXT:    s_wait_kmcnt 0x0
279 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
280 ; GFX12-NEXT:    s_wait_kmcnt 0x0
281 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
282 ; GFX12-NEXT:    s_clause 0x1
283 ; GFX12-NEXT:    global_store_d16_hi_b8 v0, v1, s[0:1] offset:2
284 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
285 ; GFX12-NEXT:    s_endpgm
286 entry:
287   %ld = load <3 x i8>, ptr addrspace(4) %in
288   store <3 x i8> %ld, ptr addrspace(1) %out
289   ret void
292 define amdgpu_kernel void @constant_load_v4i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
293 ; GFX6-NOHSA-LABEL: constant_load_v4i8:
294 ; GFX6-NOHSA:       ; %bb.0: ; %entry
295 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
296 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
297 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
298 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
299 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
300 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
301 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
302 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[0:3], 0
303 ; GFX6-NOHSA-NEXT:    s_endpgm
305 ; GFX7-HSA-LABEL: constant_load_v4i8:
306 ; GFX7-HSA:       ; %bb.0: ; %entry
307 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
308 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
309 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
310 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
311 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
312 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
313 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
314 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
315 ; GFX7-HSA-NEXT:    s_endpgm
317 ; GFX8-NOHSA-LABEL: constant_load_v4i8:
318 ; GFX8-NOHSA:       ; %bb.0: ; %entry
319 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
320 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
321 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
322 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
323 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
324 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
325 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
326 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
327 ; GFX8-NOHSA-NEXT:    s_endpgm
329 ; EG-LABEL: constant_load_v4i8:
330 ; EG:       ; %bb.0: ; %entry
331 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
332 ; EG-NEXT:    TEX 0 @6
333 ; EG-NEXT:    ALU 1, @9, KC0[CB0:0-32], KC1[]
334 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.X, T1.X, 1
335 ; EG-NEXT:    CF_END
336 ; EG-NEXT:    PAD
337 ; EG-NEXT:    Fetch clause starting at 6:
338 ; EG-NEXT:     VTX_READ_32 T0.X, T0.X, 0, #1
339 ; EG-NEXT:    ALU clause starting at 8:
340 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
341 ; EG-NEXT:    ALU clause starting at 9:
342 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
343 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
345 ; GFX12-LABEL: constant_load_v4i8:
346 ; GFX12:       ; %bb.0: ; %entry
347 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
348 ; GFX12-NEXT:    s_wait_kmcnt 0x0
349 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
350 ; GFX12-NEXT:    s_wait_kmcnt 0x0
351 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
352 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
353 ; GFX12-NEXT:    s_endpgm
354 entry:
355   %ld = load <4 x i8>, ptr addrspace(4) %in
356   store <4 x i8> %ld, ptr addrspace(1) %out
357   ret void
360 define amdgpu_kernel void @constant_load_v8i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
361 ; GFX6-NOHSA-LABEL: constant_load_v8i8:
362 ; GFX6-NOHSA:       ; %bb.0: ; %entry
363 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
364 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
365 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
366 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
367 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
368 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
369 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
370 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
371 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[0:3], 0
372 ; GFX6-NOHSA-NEXT:    s_endpgm
374 ; GFX7-HSA-LABEL: constant_load_v8i8:
375 ; GFX7-HSA:       ; %bb.0: ; %entry
376 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
377 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
378 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
379 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
380 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
381 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
382 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
383 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s3
384 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
385 ; GFX7-HSA-NEXT:    s_endpgm
387 ; GFX8-NOHSA-LABEL: constant_load_v8i8:
388 ; GFX8-NOHSA:       ; %bb.0: ; %entry
389 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
390 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
391 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
392 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
393 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
394 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
395 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
396 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s3
397 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
398 ; GFX8-NOHSA-NEXT:    s_endpgm
400 ; EG-LABEL: constant_load_v8i8:
401 ; EG:       ; %bb.0: ; %entry
402 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
403 ; EG-NEXT:    TEX 0 @6
404 ; EG-NEXT:    ALU 1, @9, KC0[CB0:0-32], KC1[]
405 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XY, T1.X, 1
406 ; EG-NEXT:    CF_END
407 ; EG-NEXT:    PAD
408 ; EG-NEXT:    Fetch clause starting at 6:
409 ; EG-NEXT:     VTX_READ_64 T0.XY, T0.X, 0, #1
410 ; EG-NEXT:    ALU clause starting at 8:
411 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
412 ; EG-NEXT:    ALU clause starting at 9:
413 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
414 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
416 ; GFX12-LABEL: constant_load_v8i8:
417 ; GFX12:       ; %bb.0: ; %entry
418 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
419 ; GFX12-NEXT:    s_wait_kmcnt 0x0
420 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
421 ; GFX12-NEXT:    v_mov_b32_e32 v2, 0
422 ; GFX12-NEXT:    s_wait_kmcnt 0x0
423 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v1, s3
424 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
425 ; GFX12-NEXT:    s_endpgm
426 entry:
427   %ld = load <8 x i8>, ptr addrspace(4) %in
428   store <8 x i8> %ld, ptr addrspace(1) %out
429   ret void
432 define amdgpu_kernel void @constant_load_v16i8(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
433 ; GFX6-NOHSA-LABEL: constant_load_v16i8:
434 ; GFX6-NOHSA:       ; %bb.0: ; %entry
435 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
436 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
437 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
438 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
439 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
440 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
441 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
442 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
443 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
444 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
445 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
446 ; GFX6-NOHSA-NEXT:    s_endpgm
448 ; GFX7-HSA-LABEL: constant_load_v16i8:
449 ; GFX7-HSA:       ; %bb.0: ; %entry
450 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
451 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
452 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
453 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
454 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
455 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
456 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
457 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s5
458 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
459 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s7
460 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
461 ; GFX7-HSA-NEXT:    s_endpgm
463 ; GFX8-NOHSA-LABEL: constant_load_v16i8:
464 ; GFX8-NOHSA:       ; %bb.0: ; %entry
465 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
466 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
467 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
468 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
469 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
470 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
471 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
472 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
473 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
474 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
475 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
476 ; GFX8-NOHSA-NEXT:    s_endpgm
478 ; EG-LABEL: constant_load_v16i8:
479 ; EG:       ; %bb.0: ; %entry
480 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
481 ; EG-NEXT:    TEX 0 @6
482 ; EG-NEXT:    ALU 1, @9, KC0[CB0:0-32], KC1[]
483 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XYZW, T1.X, 1
484 ; EG-NEXT:    CF_END
485 ; EG-NEXT:    PAD
486 ; EG-NEXT:    Fetch clause starting at 6:
487 ; EG-NEXT:     VTX_READ_128 T0.XYZW, T0.X, 0, #1
488 ; EG-NEXT:    ALU clause starting at 8:
489 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
490 ; EG-NEXT:    ALU clause starting at 9:
491 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
492 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
494 ; GFX12-LABEL: constant_load_v16i8:
495 ; GFX12:       ; %bb.0: ; %entry
496 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
497 ; GFX12-NEXT:    s_wait_kmcnt 0x0
498 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
499 ; GFX12-NEXT:    v_mov_b32_e32 v4, 0
500 ; GFX12-NEXT:    s_wait_kmcnt 0x0
501 ; GFX12-NEXT:    v_dual_mov_b32 v0, s4 :: v_dual_mov_b32 v3, s7
502 ; GFX12-NEXT:    v_dual_mov_b32 v1, s5 :: v_dual_mov_b32 v2, s6
503 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
504 ; GFX12-NEXT:    s_endpgm
505 entry:
506   %ld = load <16 x i8>, ptr addrspace(4) %in
507   store <16 x i8> %ld, ptr addrspace(1) %out
508   ret void
511 define amdgpu_kernel void @constant_zextload_i8_to_i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
512 ; GFX6-NOHSA-LABEL: constant_zextload_i8_to_i32:
513 ; GFX6-NOHSA:       ; %bb.0:
514 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
515 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
516 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
517 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
518 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
519 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
520 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
521 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
522 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
523 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
524 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
525 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
526 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
527 ; GFX6-NOHSA-NEXT:    s_endpgm
529 ; GFX7-HSA-LABEL: constant_zextload_i8_to_i32:
530 ; GFX7-HSA:       ; %bb.0:
531 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
532 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
533 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
534 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
535 ; GFX7-HSA-NEXT:    flat_load_ubyte v2, v[0:1]
536 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
537 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
538 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
539 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
540 ; GFX7-HSA-NEXT:    s_endpgm
542 ; GFX8-NOHSA-LABEL: constant_zextload_i8_to_i32:
543 ; GFX8-NOHSA:       ; %bb.0:
544 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
545 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
546 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
547 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
548 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
549 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
550 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
551 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
552 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
553 ; GFX8-NOHSA-NEXT:    s_endpgm
555 ; EG-LABEL: constant_zextload_i8_to_i32:
556 ; EG:       ; %bb.0:
557 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
558 ; EG-NEXT:    TEX 0 @6
559 ; EG-NEXT:    ALU 1, @9, KC0[CB0:0-32], KC1[]
560 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.X, T1.X, 1
561 ; EG-NEXT:    CF_END
562 ; EG-NEXT:    PAD
563 ; EG-NEXT:    Fetch clause starting at 6:
564 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
565 ; EG-NEXT:    ALU clause starting at 8:
566 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
567 ; EG-NEXT:    ALU clause starting at 9:
568 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
569 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
571 ; GFX12-LABEL: constant_zextload_i8_to_i32:
572 ; GFX12:       ; %bb.0:
573 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
574 ; GFX12-NEXT:    s_wait_kmcnt 0x0
575 ; GFX12-NEXT:    s_load_u8 s2, s[2:3], 0x0
576 ; GFX12-NEXT:    s_wait_kmcnt 0x0
577 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
578 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
579 ; GFX12-NEXT:    s_endpgm
580   %a = load i8, ptr addrspace(4) %in
581   %ext = zext i8 %a to i32
582   store i32 %ext, ptr addrspace(1) %out
583   ret void
586 define amdgpu_kernel void @constant_sextload_i8_to_i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
587 ; GFX6-NOHSA-LABEL: constant_sextload_i8_to_i32:
588 ; GFX6-NOHSA:       ; %bb.0:
589 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
590 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
591 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
592 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
593 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
594 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
595 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
596 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
597 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
598 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
599 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
600 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
601 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
602 ; GFX6-NOHSA-NEXT:    s_endpgm
604 ; GFX7-HSA-LABEL: constant_sextload_i8_to_i32:
605 ; GFX7-HSA:       ; %bb.0:
606 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
607 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
608 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
609 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
610 ; GFX7-HSA-NEXT:    flat_load_sbyte v2, v[0:1]
611 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
612 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
613 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
614 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
615 ; GFX7-HSA-NEXT:    s_endpgm
617 ; GFX8-NOHSA-LABEL: constant_sextload_i8_to_i32:
618 ; GFX8-NOHSA:       ; %bb.0:
619 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
620 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
621 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
622 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
623 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
624 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
625 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
626 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
627 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
628 ; GFX8-NOHSA-NEXT:    s_endpgm
630 ; EG-LABEL: constant_sextload_i8_to_i32:
631 ; EG:       ; %bb.0:
632 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
633 ; EG-NEXT:    TEX 0 @6
634 ; EG-NEXT:    ALU 2, @9, KC0[CB0:0-32], KC1[]
635 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.X, T1.X, 1
636 ; EG-NEXT:    CF_END
637 ; EG-NEXT:    PAD
638 ; EG-NEXT:    Fetch clause starting at 6:
639 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
640 ; EG-NEXT:    ALU clause starting at 8:
641 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
642 ; EG-NEXT:    ALU clause starting at 9:
643 ; EG-NEXT:     BFE_INT T0.X, T0.X, 0.0, literal.x,
644 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.y,
645 ; EG-NEXT:    8(1.121039e-44), 2(2.802597e-45)
647 ; GFX12-LABEL: constant_sextload_i8_to_i32:
648 ; GFX12:       ; %bb.0:
649 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
650 ; GFX12-NEXT:    s_wait_kmcnt 0x0
651 ; GFX12-NEXT:    s_load_i8 s2, s[2:3], 0x0
652 ; GFX12-NEXT:    s_wait_kmcnt 0x0
653 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
654 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
655 ; GFX12-NEXT:    s_endpgm
656   %ld = load i8, ptr addrspace(4) %in
657   %ext = sext i8 %ld to i32
658   store i32 %ext, ptr addrspace(1) %out
659   ret void
662 define amdgpu_kernel void @constant_zextload_v1i8_to_v1i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
663 ; GFX6-NOHSA-LABEL: constant_zextload_v1i8_to_v1i32:
664 ; GFX6-NOHSA:       ; %bb.0:
665 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
666 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
667 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
668 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
669 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
670 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
671 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
672 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
673 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
674 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
675 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
676 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
677 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
678 ; GFX6-NOHSA-NEXT:    s_endpgm
680 ; GFX7-HSA-LABEL: constant_zextload_v1i8_to_v1i32:
681 ; GFX7-HSA:       ; %bb.0:
682 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
683 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
684 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
685 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
686 ; GFX7-HSA-NEXT:    flat_load_ubyte v2, v[0:1]
687 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
688 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
689 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
690 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
691 ; GFX7-HSA-NEXT:    s_endpgm
693 ; GFX8-NOHSA-LABEL: constant_zextload_v1i8_to_v1i32:
694 ; GFX8-NOHSA:       ; %bb.0:
695 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
696 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
697 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
698 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
699 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
700 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
701 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
702 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
703 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
704 ; GFX8-NOHSA-NEXT:    s_endpgm
706 ; EG-LABEL: constant_zextload_v1i8_to_v1i32:
707 ; EG:       ; %bb.0:
708 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
709 ; EG-NEXT:    TEX 0 @6
710 ; EG-NEXT:    ALU 1, @9, KC0[CB0:0-32], KC1[]
711 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.X, T1.X, 1
712 ; EG-NEXT:    CF_END
713 ; EG-NEXT:    PAD
714 ; EG-NEXT:    Fetch clause starting at 6:
715 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
716 ; EG-NEXT:    ALU clause starting at 8:
717 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
718 ; EG-NEXT:    ALU clause starting at 9:
719 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
720 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
722 ; GFX12-LABEL: constant_zextload_v1i8_to_v1i32:
723 ; GFX12:       ; %bb.0:
724 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
725 ; GFX12-NEXT:    s_wait_kmcnt 0x0
726 ; GFX12-NEXT:    s_load_u8 s2, s[2:3], 0x0
727 ; GFX12-NEXT:    s_wait_kmcnt 0x0
728 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
729 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
730 ; GFX12-NEXT:    s_endpgm
731   %load = load <1 x i8>, ptr addrspace(4) %in
732   %ext = zext <1 x i8> %load to <1 x i32>
733   store <1 x i32> %ext, ptr addrspace(1) %out
734   ret void
737 define amdgpu_kernel void @constant_sextload_v1i8_to_v1i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
738 ; GFX6-NOHSA-LABEL: constant_sextload_v1i8_to_v1i32:
739 ; GFX6-NOHSA:       ; %bb.0:
740 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
741 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
742 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
743 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
744 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
745 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
746 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
747 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
748 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
749 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
750 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
751 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
752 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
753 ; GFX6-NOHSA-NEXT:    s_endpgm
755 ; GFX7-HSA-LABEL: constant_sextload_v1i8_to_v1i32:
756 ; GFX7-HSA:       ; %bb.0:
757 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
758 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
759 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
760 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
761 ; GFX7-HSA-NEXT:    flat_load_sbyte v2, v[0:1]
762 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
763 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
764 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
765 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
766 ; GFX7-HSA-NEXT:    s_endpgm
768 ; GFX8-NOHSA-LABEL: constant_sextload_v1i8_to_v1i32:
769 ; GFX8-NOHSA:       ; %bb.0:
770 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
771 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
772 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
773 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
774 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
775 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
776 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
777 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
778 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
779 ; GFX8-NOHSA-NEXT:    s_endpgm
781 ; EG-LABEL: constant_sextload_v1i8_to_v1i32:
782 ; EG:       ; %bb.0:
783 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
784 ; EG-NEXT:    TEX 0 @6
785 ; EG-NEXT:    ALU 2, @9, KC0[CB0:0-32], KC1[]
786 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.X, T1.X, 1
787 ; EG-NEXT:    CF_END
788 ; EG-NEXT:    PAD
789 ; EG-NEXT:    Fetch clause starting at 6:
790 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
791 ; EG-NEXT:    ALU clause starting at 8:
792 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
793 ; EG-NEXT:    ALU clause starting at 9:
794 ; EG-NEXT:     BFE_INT T0.X, T0.X, 0.0, literal.x,
795 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.y,
796 ; EG-NEXT:    8(1.121039e-44), 2(2.802597e-45)
798 ; GFX12-LABEL: constant_sextload_v1i8_to_v1i32:
799 ; GFX12:       ; %bb.0:
800 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
801 ; GFX12-NEXT:    s_wait_kmcnt 0x0
802 ; GFX12-NEXT:    s_load_i8 s2, s[2:3], 0x0
803 ; GFX12-NEXT:    s_wait_kmcnt 0x0
804 ; GFX12-NEXT:    v_dual_mov_b32 v0, 0 :: v_dual_mov_b32 v1, s2
805 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
806 ; GFX12-NEXT:    s_endpgm
807   %load = load <1 x i8>, ptr addrspace(4) %in
808   %ext = sext <1 x i8> %load to <1 x i32>
809   store <1 x i32> %ext, ptr addrspace(1) %out
810   ret void
813 ; TODO: This should use DST, but for some there are redundant MOVs
814 define amdgpu_kernel void @constant_zextload_v2i8_to_v2i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
815 ; GFX6-NOHSA-LABEL: constant_zextload_v2i8_to_v2i32:
816 ; GFX6-NOHSA:       ; %bb.0:
817 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
818 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
819 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
820 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
821 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
822 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
823 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
824 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
825 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
826 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
827 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
828 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
829 ; GFX6-NOHSA-NEXT:    v_lshrrev_b32_e32 v1, 8, v0
830 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v0, 0xff, v0
831 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
832 ; GFX6-NOHSA-NEXT:    s_endpgm
834 ; GFX7-HSA-LABEL: constant_zextload_v2i8_to_v2i32:
835 ; GFX7-HSA:       ; %bb.0:
836 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
837 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
838 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
839 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
840 ; GFX7-HSA-NEXT:    flat_load_ushort v2, v[0:1]
841 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
842 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
843 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
844 ; GFX7-HSA-NEXT:    v_lshrrev_b32_e32 v3, 8, v2
845 ; GFX7-HSA-NEXT:    v_and_b32_e32 v2, 0xff, v2
846 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
847 ; GFX7-HSA-NEXT:    s_endpgm
849 ; GFX8-NOHSA-LABEL: constant_zextload_v2i8_to_v2i32:
850 ; GFX8-NOHSA:       ; %bb.0:
851 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
852 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, 8
853 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
854 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
855 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
856 ; GFX8-NOHSA-NEXT:    flat_load_ushort v2, v[0:1]
857 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
858 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
859 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
860 ; GFX8-NOHSA-NEXT:    v_lshrrev_b32_sdwa v3, v3, v2 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:DWORD src1_sel:WORD_0
861 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v2, 0xff, v2
862 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
863 ; GFX8-NOHSA-NEXT:    s_endpgm
865 ; EG-LABEL: constant_zextload_v2i8_to_v2i32:
866 ; EG:       ; %bb.0:
867 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
868 ; EG-NEXT:    TEX 0 @6
869 ; EG-NEXT:    ALU 12, @10, KC0[CB0:0-32], KC1[]
870 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XY, T5.X, 1
871 ; EG-NEXT:    CF_END
872 ; EG-NEXT:    PAD
873 ; EG-NEXT:    Fetch clause starting at 6:
874 ; EG-NEXT:     VTX_READ_16 T4.X, T4.X, 0, #1
875 ; EG-NEXT:    ALU clause starting at 8:
876 ; EG-NEXT:     MOV * T0.Y, T2.X,
877 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
878 ; EG-NEXT:    ALU clause starting at 10:
879 ; EG-NEXT:     AND_INT T0.W, T4.X, literal.x,
880 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
881 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
882 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
883 ; EG-NEXT:     MOV * T2.X, PV.W,
884 ; EG-NEXT:     MOV T0.Y, PV.X,
885 ; EG-NEXT:     MOV * T1.W, literal.x,
886 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
887 ; EG-NEXT:     BFE_UINT * T4.Y, PV.Y, literal.x, PV.W,
888 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
889 ; EG-NEXT:     AND_INT T4.X, T0.W, literal.x,
890 ; EG-NEXT:     LSHR * T5.X, KC0[2].Y, literal.y,
891 ; EG-NEXT:    255(3.573311e-43), 2(2.802597e-45)
893 ; GFX12-LABEL: constant_zextload_v2i8_to_v2i32:
894 ; GFX12:       ; %bb.0:
895 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
896 ; GFX12-NEXT:    v_mov_b32_e32 v2, 0
897 ; GFX12-NEXT:    s_wait_kmcnt 0x0
898 ; GFX12-NEXT:    global_load_u16 v0, v2, s[2:3]
899 ; GFX12-NEXT:    s_wait_loadcnt 0x0
900 ; GFX12-NEXT:    v_and_b32_e32 v1, 0xffff, v0
901 ; GFX12-NEXT:    v_and_b32_e32 v0, 0xff, v0
902 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2)
903 ; GFX12-NEXT:    v_lshrrev_b32_e32 v1, 8, v1
904 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
905 ; GFX12-NEXT:    s_endpgm
906   %load = load <2 x i8>, ptr addrspace(4) %in
907   %ext = zext <2 x i8> %load to <2 x i32>
908   store <2 x i32> %ext, ptr addrspace(1) %out
909   ret void
912 ; TODO: These should use DST, but for some there are redundant MOVs
913 define amdgpu_kernel void @constant_sextload_v2i8_to_v2i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
914 ; GFX6-NOHSA-LABEL: constant_sextload_v2i8_to_v2i32:
915 ; GFX6-NOHSA:       ; %bb.0:
916 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
917 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
918 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
919 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
920 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
921 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
922 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
923 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
924 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
925 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
926 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
927 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
928 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v1, v0, 8, 8
929 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v0, v0, 0, 8
930 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
931 ; GFX6-NOHSA-NEXT:    s_endpgm
933 ; GFX7-HSA-LABEL: constant_sextload_v2i8_to_v2i32:
934 ; GFX7-HSA:       ; %bb.0:
935 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
936 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
937 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
938 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
939 ; GFX7-HSA-NEXT:    flat_load_ushort v2, v[0:1]
940 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
941 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
942 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
943 ; GFX7-HSA-NEXT:    v_bfe_i32 v3, v2, 8, 8
944 ; GFX7-HSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
945 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
946 ; GFX7-HSA-NEXT:    s_endpgm
948 ; GFX8-NOHSA-LABEL: constant_sextload_v2i8_to_v2i32:
949 ; GFX8-NOHSA:       ; %bb.0:
950 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
951 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
952 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
953 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
954 ; GFX8-NOHSA-NEXT:    flat_load_ushort v2, v[0:1]
955 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
956 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
957 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
958 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v3, v2, 8, 8
959 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
960 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
961 ; GFX8-NOHSA-NEXT:    s_endpgm
963 ; EG-LABEL: constant_sextload_v2i8_to_v2i32:
964 ; EG:       ; %bb.0:
965 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
966 ; EG-NEXT:    TEX 0 @6
967 ; EG-NEXT:    ALU 11, @10, KC0[CB0:0-32], KC1[]
968 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XY, T5.X, 1
969 ; EG-NEXT:    CF_END
970 ; EG-NEXT:    PAD
971 ; EG-NEXT:    Fetch clause starting at 6:
972 ; EG-NEXT:     VTX_READ_16 T4.X, T4.X, 0, #1
973 ; EG-NEXT:    ALU clause starting at 8:
974 ; EG-NEXT:     MOV * T0.Y, T2.X,
975 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
976 ; EG-NEXT:    ALU clause starting at 10:
977 ; EG-NEXT:     AND_INT T0.W, T4.X, literal.x,
978 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
979 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
980 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
981 ; EG-NEXT:     MOV * T2.X, PV.W,
982 ; EG-NEXT:     MOV * T0.Y, PV.X,
983 ; EG-NEXT:     BFE_INT T4.X, T0.W, 0.0, literal.x,
984 ; EG-NEXT:     LSHR T0.W, PV.Y, literal.x,
985 ; EG-NEXT:     LSHR * T5.X, KC0[2].Y, literal.y,
986 ; EG-NEXT:    8(1.121039e-44), 2(2.802597e-45)
987 ; EG-NEXT:     BFE_INT * T4.Y, PV.W, 0.0, literal.x,
988 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
990 ; GFX12-LABEL: constant_sextload_v2i8_to_v2i32:
991 ; GFX12:       ; %bb.0:
992 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
993 ; GFX12-NEXT:    s_wait_kmcnt 0x0
994 ; GFX12-NEXT:    s_load_u16 s2, s[2:3], 0x0
995 ; GFX12-NEXT:    s_wait_kmcnt 0x0
996 ; GFX12-NEXT:    s_sext_i32_i8 s3, s2
997 ; GFX12-NEXT:    s_bfe_i32 s2, s2, 0x80008
998 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
999 ; GFX12-NEXT:    v_dual_mov_b32 v2, 0 :: v_dual_mov_b32 v1, s2
1000 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
1001 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
1002 ; GFX12-NEXT:    s_endpgm
1003   %load = load <2 x i8>, ptr addrspace(4) %in
1004   %ext = sext <2 x i8> %load to <2 x i32>
1005   store <2 x i32> %ext, ptr addrspace(1) %out
1006   ret void
1009 ; TODO: These should use DST, but for some there are redundant MOVs
1010 define amdgpu_kernel void @constant_zextload_v3i8_to_v3i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1011 ; GFX6-NOHSA-LABEL: constant_zextload_v3i8_to_v3i32:
1012 ; GFX6-NOHSA:       ; %bb.0: ; %entry
1013 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1014 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1015 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
1016 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1017 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1018 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1019 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s4, 0x80008
1020 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s4, 0x80010
1021 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
1022 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
1023 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[0:3], 0 offset:8
1024 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1025 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
1026 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
1027 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[0:3], 0
1028 ; GFX6-NOHSA-NEXT:    s_endpgm
1030 ; GFX7-HSA-LABEL: constant_zextload_v3i8_to_v3i32:
1031 ; GFX7-HSA:       ; %bb.0: ; %entry
1032 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1033 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1034 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1035 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
1036 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s1
1037 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1038 ; GFX7-HSA-NEXT:    s_bfe_u32 s0, s2, 0x80008
1039 ; GFX7-HSA-NEXT:    s_and_b32 s1, s2, 0xff
1040 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
1041 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s1
1042 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s0
1043 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
1044 ; GFX7-HSA-NEXT:    flat_store_dwordx3 v[3:4], v[0:2]
1045 ; GFX7-HSA-NEXT:    s_endpgm
1047 ; GFX8-NOHSA-LABEL: constant_zextload_v3i8_to_v3i32:
1048 ; GFX8-NOHSA:       ; %bb.0: ; %entry
1049 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1050 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1051 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1052 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
1053 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s1
1054 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1055 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s0, s2, 0x80008
1056 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s2, 0xff
1057 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
1058 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s1
1059 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s0
1060 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
1061 ; GFX8-NOHSA-NEXT:    flat_store_dwordx3 v[3:4], v[0:2]
1062 ; GFX8-NOHSA-NEXT:    s_endpgm
1064 ; EG-LABEL: constant_zextload_v3i8_to_v3i32:
1065 ; EG:       ; %bb.0: ; %entry
1066 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1067 ; EG-NEXT:    TEX 0 @6
1068 ; EG-NEXT:    ALU 11, @9, KC0[CB0:0-32], KC1[]
1069 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.X, T7.X, 0
1070 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XY, T6.X, 1
1071 ; EG-NEXT:    CF_END
1072 ; EG-NEXT:    Fetch clause starting at 6:
1073 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
1074 ; EG-NEXT:    ALU clause starting at 8:
1075 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
1076 ; EG-NEXT:    ALU clause starting at 9:
1077 ; EG-NEXT:     MOV * T0.W, literal.x,
1078 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1079 ; EG-NEXT:     BFE_UINT * T5.Y, T4.X, literal.x, PV.W,
1080 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1081 ; EG-NEXT:     AND_INT T5.X, T4.X, literal.x,
1082 ; EG-NEXT:     LSHR * T6.X, KC0[2].Y, literal.y,
1083 ; EG-NEXT:    255(3.573311e-43), 2(2.802597e-45)
1084 ; EG-NEXT:     BFE_UINT T4.X, T4.X, literal.x, T0.W,
1085 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
1086 ; EG-NEXT:    16(2.242078e-44), 8(1.121039e-44)
1087 ; EG-NEXT:     LSHR * T7.X, PV.W, literal.x,
1088 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
1090 ; GFX12-LABEL: constant_zextload_v3i8_to_v3i32:
1091 ; GFX12:       ; %bb.0: ; %entry
1092 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1093 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1094 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
1095 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1096 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80008
1097 ; GFX12-NEXT:    s_and_b32 s4, s2, 0xff
1098 ; GFX12-NEXT:    s_bfe_u32 s2, s2, 0x80010
1099 ; GFX12-NEXT:    v_dual_mov_b32 v3, 0 :: v_dual_mov_b32 v0, s4
1100 ; GFX12-NEXT:    v_dual_mov_b32 v1, s3 :: v_dual_mov_b32 v2, s2
1101 ; GFX12-NEXT:    global_store_b96 v3, v[0:2], s[0:1]
1102 ; GFX12-NEXT:    s_endpgm
1103 entry:
1104   %ld = load <3 x i8>, ptr addrspace(4) %in
1105   %ext = zext <3 x i8> %ld to <3 x i32>
1106   store <3 x i32> %ext, ptr addrspace(1) %out
1107   ret void
1110 ; TODO: These should use DST, but for some there are redundant MOVs
1111 define amdgpu_kernel void @constant_sextload_v3i8_to_v3i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1112 ; GFX6-NOHSA-LABEL: constant_sextload_v3i8_to_v3i32:
1113 ; GFX6-NOHSA:       ; %bb.0: ; %entry
1114 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1115 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1116 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
1117 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1118 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1119 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1120 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s5, s4, 0x80008
1121 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s6, s4, 0x80010
1122 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
1123 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
1124 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[0:3], 0 offset:8
1125 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1126 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
1127 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
1128 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[0:3], 0
1129 ; GFX6-NOHSA-NEXT:    s_endpgm
1131 ; GFX7-HSA-LABEL: constant_sextload_v3i8_to_v3i32:
1132 ; GFX7-HSA:       ; %bb.0: ; %entry
1133 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1134 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1135 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1136 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
1137 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s1
1138 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1139 ; GFX7-HSA-NEXT:    s_bfe_i32 s0, s2, 0x80010
1140 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s2, 0x80008
1141 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s2, s2
1142 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
1143 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
1144 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
1145 ; GFX7-HSA-NEXT:    flat_store_dwordx3 v[3:4], v[0:2]
1146 ; GFX7-HSA-NEXT:    s_endpgm
1148 ; GFX8-NOHSA-LABEL: constant_sextload_v3i8_to_v3i32:
1149 ; GFX8-NOHSA:       ; %bb.0: ; %entry
1150 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1151 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1152 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1153 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
1154 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s1
1155 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1156 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s0, s2, 0x80010
1157 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s2, 0x80008
1158 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s2, s2
1159 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
1160 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
1161 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
1162 ; GFX8-NOHSA-NEXT:    flat_store_dwordx3 v[3:4], v[0:2]
1163 ; GFX8-NOHSA-NEXT:    s_endpgm
1165 ; EG-LABEL: constant_sextload_v3i8_to_v3i32:
1166 ; EG:       ; %bb.0: ; %entry
1167 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1168 ; EG-NEXT:    TEX 0 @6
1169 ; EG-NEXT:    ALU 11, @9, KC0[CB0:0-32], KC1[]
1170 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T6.X, T4.X, 0
1171 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XY, T5.X, 1
1172 ; EG-NEXT:    CF_END
1173 ; EG-NEXT:    Fetch clause starting at 6:
1174 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
1175 ; EG-NEXT:    ALU clause starting at 8:
1176 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
1177 ; EG-NEXT:    ALU clause starting at 9:
1178 ; EG-NEXT:     LSHR T5.X, KC0[2].Y, literal.x,
1179 ; EG-NEXT:     LSHR * T0.W, T4.X, literal.y,
1180 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
1181 ; EG-NEXT:     BFE_INT * T6.X, PV.W, 0.0, literal.x,
1182 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1183 ; EG-NEXT:     BFE_INT T7.X, T4.X, 0.0, literal.x,
1184 ; EG-NEXT:     LSHR T0.W, T4.X, literal.x,
1185 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.x,
1186 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1187 ; EG-NEXT:     LSHR T4.X, PS, literal.x,
1188 ; EG-NEXT:     BFE_INT * T7.Y, PV.W, 0.0, literal.y,
1189 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
1191 ; GFX12-LABEL: constant_sextload_v3i8_to_v3i32:
1192 ; GFX12:       ; %bb.0: ; %entry
1193 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1194 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1195 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
1196 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1197 ; GFX12-NEXT:    s_bfe_i32 s3, s2, 0x80010
1198 ; GFX12-NEXT:    s_sext_i32_i8 s4, s2
1199 ; GFX12-NEXT:    s_bfe_i32 s2, s2, 0x80008
1200 ; GFX12-NEXT:    v_dual_mov_b32 v3, 0 :: v_dual_mov_b32 v0, s4
1201 ; GFX12-NEXT:    v_dual_mov_b32 v1, s2 :: v_dual_mov_b32 v2, s3
1202 ; GFX12-NEXT:    global_store_b96 v3, v[0:2], s[0:1]
1203 ; GFX12-NEXT:    s_endpgm
1204 entry:
1205   %ld = load <3 x i8>, ptr addrspace(4) %in
1206   %ext = sext <3 x i8> %ld to <3 x i32>
1207   store <3 x i32> %ext, ptr addrspace(1) %out
1208   ret void
1211 ; TODO: These should use DST, but for some there are redundant MOVs
1212 define amdgpu_kernel void @constant_zextload_v4i8_to_v4i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1213 ; GFX6-NOHSA-LABEL: constant_zextload_v4i8_to_v4i32:
1214 ; GFX6-NOHSA:       ; %bb.0:
1215 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1216 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1217 ; GFX6-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1218 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1219 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1220 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s4, s2, 24
1221 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s2, 0x80008
1222 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s2, 0xff
1223 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s2, 0x80010
1224 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1225 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
1226 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
1227 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
1228 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s4
1229 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
1230 ; GFX6-NOHSA-NEXT:    s_endpgm
1232 ; GFX7-HSA-LABEL: constant_zextload_v4i8_to_v4i32:
1233 ; GFX7-HSA:       ; %bb.0:
1234 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1235 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1236 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1237 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
1238 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
1239 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1240 ; GFX7-HSA-NEXT:    s_lshr_b32 s0, s2, 24
1241 ; GFX7-HSA-NEXT:    s_bfe_u32 s1, s2, 0x80008
1242 ; GFX7-HSA-NEXT:    s_and_b32 s3, s2, 0xff
1243 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
1244 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
1245 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
1246 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
1247 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
1248 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1249 ; GFX7-HSA-NEXT:    s_endpgm
1251 ; GFX8-NOHSA-LABEL: constant_zextload_v4i8_to_v4i32:
1252 ; GFX8-NOHSA:       ; %bb.0:
1253 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1254 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1255 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1256 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
1257 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
1258 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1259 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s2, 24
1260 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s1, s2, 0x80008
1261 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, s2, 0xff
1262 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
1263 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
1264 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
1265 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
1266 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
1267 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1268 ; GFX8-NOHSA-NEXT:    s_endpgm
1270 ; EG-LABEL: constant_zextload_v4i8_to_v4i32:
1271 ; EG:       ; %bb.0:
1272 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1273 ; EG-NEXT:    TEX 0 @6
1274 ; EG-NEXT:    ALU 9, @9, KC0[CB0:0-32], KC1[]
1275 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XYZW, T5.X, 1
1276 ; EG-NEXT:    CF_END
1277 ; EG-NEXT:    PAD
1278 ; EG-NEXT:    Fetch clause starting at 6:
1279 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
1280 ; EG-NEXT:    ALU clause starting at 8:
1281 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
1282 ; EG-NEXT:    ALU clause starting at 9:
1283 ; EG-NEXT:     MOV * T0.W, literal.x,
1284 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1285 ; EG-NEXT:     BFE_UINT * T4.Z, T4.X, literal.x, PV.W,
1286 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1287 ; EG-NEXT:     BFE_UINT T4.Y, T4.X, literal.x, T0.W,
1288 ; EG-NEXT:     LSHR * T4.W, T4.X, literal.y,
1289 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
1290 ; EG-NEXT:     AND_INT T4.X, T4.X, literal.x,
1291 ; EG-NEXT:     LSHR * T5.X, KC0[2].Y, literal.y,
1292 ; EG-NEXT:    255(3.573311e-43), 2(2.802597e-45)
1294 ; GFX12-LABEL: constant_zextload_v4i8_to_v4i32:
1295 ; GFX12:       ; %bb.0:
1296 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1297 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1298 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
1299 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1300 ; GFX12-NEXT:    s_lshr_b32 s3, s2, 24
1301 ; GFX12-NEXT:    s_bfe_u32 s4, s2, 0x80008
1302 ; GFX12-NEXT:    s_and_b32 s5, s2, 0xff
1303 ; GFX12-NEXT:    s_bfe_u32 s2, s2, 0x80010
1304 ; GFX12-NEXT:    v_dual_mov_b32 v4, 0 :: v_dual_mov_b32 v1, s4
1305 ; GFX12-NEXT:    v_dual_mov_b32 v0, s5 :: v_dual_mov_b32 v3, s3
1306 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
1307 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
1308 ; GFX12-NEXT:    s_endpgm
1309   %load = load <4 x i8>, ptr addrspace(4) %in
1310   %ext = zext <4 x i8> %load to <4 x i32>
1311   store <4 x i32> %ext, ptr addrspace(1) %out
1312   ret void
1315 ; TODO: These should use DST, but for some there are redundant MOVs
1316 define amdgpu_kernel void @constant_sextload_v4i8_to_v4i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1317 ; GFX6-NOHSA-LABEL: constant_sextload_v4i8_to_v4i32:
1318 ; GFX6-NOHSA:       ; %bb.0:
1319 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1320 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1321 ; GFX6-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1322 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1323 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1324 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s4, s2, 24
1325 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s5, s2, 0x80010
1326 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s6, s2, 0x80008
1327 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s2
1328 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1329 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
1330 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s6
1331 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
1332 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s4
1333 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
1334 ; GFX6-NOHSA-NEXT:    s_endpgm
1336 ; GFX7-HSA-LABEL: constant_sextload_v4i8_to_v4i32:
1337 ; GFX7-HSA:       ; %bb.0:
1338 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1339 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1340 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1341 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
1342 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
1343 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1344 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s2, 24
1345 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s2, 0x80010
1346 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s2, 0x80008
1347 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s2, s2
1348 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
1349 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
1350 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s1
1351 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
1352 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1353 ; GFX7-HSA-NEXT:    s_endpgm
1355 ; GFX8-NOHSA-LABEL: constant_sextload_v4i8_to_v4i32:
1356 ; GFX8-NOHSA:       ; %bb.0:
1357 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1358 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1359 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
1360 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
1361 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
1362 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1363 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s0, s2, 24
1364 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s2, 0x80010
1365 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s2, 0x80008
1366 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s2, s2
1367 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
1368 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
1369 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s1
1370 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
1371 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1372 ; GFX8-NOHSA-NEXT:    s_endpgm
1374 ; EG-LABEL: constant_sextload_v4i8_to_v4i32:
1375 ; EG:       ; %bb.0:
1376 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1377 ; EG-NEXT:    TEX 0 @6
1378 ; EG-NEXT:    ALU 11, @9, KC0[CB0:0-32], KC1[]
1379 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XYZW, T4.X, 1
1380 ; EG-NEXT:    CF_END
1381 ; EG-NEXT:    PAD
1382 ; EG-NEXT:    Fetch clause starting at 6:
1383 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
1384 ; EG-NEXT:    ALU clause starting at 8:
1385 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
1386 ; EG-NEXT:    ALU clause starting at 9:
1387 ; EG-NEXT:     BFE_INT T5.X, T4.X, 0.0, literal.x,
1388 ; EG-NEXT:     LSHR * T0.W, T4.X, literal.y,
1389 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
1390 ; EG-NEXT:     BFE_INT T5.W, PV.W, 0.0, literal.x,
1391 ; EG-NEXT:     LSHR * T0.W, T4.X, literal.y,
1392 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
1393 ; EG-NEXT:     BFE_INT T5.Z, PS, 0.0, literal.x,
1394 ; EG-NEXT:     LSHR * T0.W, T4.X, literal.x,
1395 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1396 ; EG-NEXT:     LSHR T4.X, KC0[2].Y, literal.x,
1397 ; EG-NEXT:     BFE_INT * T5.Y, PV.W, 0.0, literal.y,
1398 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
1400 ; GFX12-LABEL: constant_sextload_v4i8_to_v4i32:
1401 ; GFX12:       ; %bb.0:
1402 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1403 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1404 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
1405 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1406 ; GFX12-NEXT:    s_ashr_i32 s3, s2, 24
1407 ; GFX12-NEXT:    s_bfe_i32 s4, s2, 0x80010
1408 ; GFX12-NEXT:    s_sext_i32_i8 s5, s2
1409 ; GFX12-NEXT:    s_bfe_i32 s2, s2, 0x80008
1410 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
1411 ; GFX12-NEXT:    v_dual_mov_b32 v4, 0 :: v_dual_mov_b32 v1, s2
1412 ; GFX12-NEXT:    v_dual_mov_b32 v0, s5 :: v_dual_mov_b32 v3, s3
1413 ; GFX12-NEXT:    v_mov_b32_e32 v2, s4
1414 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
1415 ; GFX12-NEXT:    s_endpgm
1416   %load = load <4 x i8>, ptr addrspace(4) %in
1417   %ext = sext <4 x i8> %load to <4 x i32>
1418   store <4 x i32> %ext, ptr addrspace(1) %out
1419   ret void
1422 ; TODO: These should use DST, but for some there are redundant MOVs
1423 define amdgpu_kernel void @constant_zextload_v8i8_to_v8i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1424 ; GFX6-NOHSA-LABEL: constant_zextload_v8i8_to_v8i32:
1425 ; GFX6-NOHSA:       ; %bb.0:
1426 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1427 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1428 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
1429 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1430 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1431 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1432 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s4, 24
1433 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s4, 0x80008
1434 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s5, 24
1435 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s9, s5, 0x80008
1436 ; GFX6-NOHSA-NEXT:    s_and_b32 s10, s4, 0xff
1437 ; GFX6-NOHSA-NEXT:    s_and_b32 s11, s5, 0xff
1438 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
1439 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
1440 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
1441 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
1442 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
1443 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
1444 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
1445 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1446 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
1447 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s7
1448 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
1449 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
1450 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
1451 ; GFX6-NOHSA-NEXT:    s_endpgm
1453 ; GFX7-HSA-LABEL: constant_zextload_v8i8_to_v8i32:
1454 ; GFX7-HSA:       ; %bb.0:
1455 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1456 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1457 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
1458 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1459 ; GFX7-HSA-NEXT:    s_lshr_b32 s4, s2, 24
1460 ; GFX7-HSA-NEXT:    s_bfe_u32 s5, s2, 0x80008
1461 ; GFX7-HSA-NEXT:    s_lshr_b32 s6, s3, 24
1462 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s3, 0x80008
1463 ; GFX7-HSA-NEXT:    s_and_b32 s8, s2, 0xff
1464 ; GFX7-HSA-NEXT:    s_bfe_u32 s9, s2, 0x80010
1465 ; GFX7-HSA-NEXT:    s_and_b32 s2, s3, 0xff
1466 ; GFX7-HSA-NEXT:    s_bfe_u32 s3, s3, 0x80010
1467 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
1468 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
1469 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
1470 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
1471 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
1472 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s7
1473 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s6
1474 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
1475 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1476 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
1477 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
1478 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s5
1479 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s9
1480 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s4
1481 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
1482 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1483 ; GFX7-HSA-NEXT:    s_endpgm
1485 ; GFX8-NOHSA-LABEL: constant_zextload_v8i8_to_v8i32:
1486 ; GFX8-NOHSA:       ; %bb.0:
1487 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1488 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1489 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
1490 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1491 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s2, 24
1492 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s2, 0x80008
1493 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s6, s3, 24
1494 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s3, 0x80008
1495 ; GFX8-NOHSA-NEXT:    s_and_b32 s8, s2, 0xff
1496 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s2, 0x80010
1497 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, s3, 0xff
1498 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s3, s3, 0x80010
1499 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
1500 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
1501 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
1502 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
1503 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
1504 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s7
1505 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
1506 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
1507 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1508 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
1509 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
1510 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
1511 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
1512 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s4
1513 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
1514 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1515 ; GFX8-NOHSA-NEXT:    s_endpgm
1517 ; EG-LABEL: constant_zextload_v8i8_to_v8i32:
1518 ; EG:       ; %bb.0:
1519 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1520 ; EG-NEXT:    TEX 0 @6
1521 ; EG-NEXT:    ALU 20, @9, KC0[CB0:0-32], KC1[]
1522 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T8.X, 0
1523 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T6.XYZW, T5.X, 1
1524 ; EG-NEXT:    CF_END
1525 ; EG-NEXT:    Fetch clause starting at 6:
1526 ; EG-NEXT:     VTX_READ_64 T5.XY, T5.X, 0, #1
1527 ; EG-NEXT:    ALU clause starting at 8:
1528 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
1529 ; EG-NEXT:    ALU clause starting at 9:
1530 ; EG-NEXT:     MOV * T0.W, literal.x,
1531 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1532 ; EG-NEXT:     BFE_UINT * T6.Z, T5.X, literal.x, PV.W,
1533 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1534 ; EG-NEXT:     BFE_UINT T6.Y, T5.X, literal.x, T0.W,
1535 ; EG-NEXT:     BFE_UINT T7.Z, T5.Y, literal.y, T0.W,
1536 ; EG-NEXT:     LSHR * T6.W, T5.X, literal.z,
1537 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
1538 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
1539 ; EG-NEXT:     AND_INT T6.X, T5.X, literal.x,
1540 ; EG-NEXT:     BFE_UINT T7.Y, T5.Y, literal.y, T0.W,
1541 ; EG-NEXT:     LSHR * T5.X, KC0[2].Y, literal.z,
1542 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
1543 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
1544 ; EG-NEXT:     LSHR * T7.W, T5.Y, literal.x,
1545 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
1546 ; EG-NEXT:     AND_INT T7.X, T5.Y, literal.x,
1547 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
1548 ; EG-NEXT:    255(3.573311e-43), 16(2.242078e-44)
1549 ; EG-NEXT:     LSHR * T8.X, PV.W, literal.x,
1550 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
1552 ; GFX12-LABEL: constant_zextload_v8i8_to_v8i32:
1553 ; GFX12:       ; %bb.0:
1554 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1555 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1556 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
1557 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1558 ; GFX12-NEXT:    s_lshr_b32 s6, s3, 24
1559 ; GFX12-NEXT:    s_bfe_u32 s7, s3, 0x80008
1560 ; GFX12-NEXT:    s_and_b32 s9, s3, 0xff
1561 ; GFX12-NEXT:    s_bfe_u32 s3, s3, 0x80010
1562 ; GFX12-NEXT:    s_lshr_b32 s4, s2, 24
1563 ; GFX12-NEXT:    s_bfe_u32 s5, s2, 0x80008
1564 ; GFX12-NEXT:    s_and_b32 s8, s2, 0xff
1565 ; GFX12-NEXT:    s_bfe_u32 s2, s2, 0x80010
1566 ; GFX12-NEXT:    v_dual_mov_b32 v8, 0 :: v_dual_mov_b32 v1, s7
1567 ; GFX12-NEXT:    v_dual_mov_b32 v0, s9 :: v_dual_mov_b32 v3, s6
1568 ; GFX12-NEXT:    v_dual_mov_b32 v2, s3 :: v_dual_mov_b32 v5, s5
1569 ; GFX12-NEXT:    v_dual_mov_b32 v4, s8 :: v_dual_mov_b32 v7, s4
1570 ; GFX12-NEXT:    v_mov_b32_e32 v6, s2
1571 ; GFX12-NEXT:    s_clause 0x1
1572 ; GFX12-NEXT:    global_store_b128 v8, v[0:3], s[0:1] offset:16
1573 ; GFX12-NEXT:    global_store_b128 v8, v[4:7], s[0:1]
1574 ; GFX12-NEXT:    s_endpgm
1575   %load = load <8 x i8>, ptr addrspace(4) %in
1576   %ext = zext <8 x i8> %load to <8 x i32>
1577   store <8 x i32> %ext, ptr addrspace(1) %out
1578   ret void
1581 ; TODO: These should use DST, but for some there are redundant MOVs
1582 define amdgpu_kernel void @constant_sextload_v8i8_to_v8i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1583 ; GFX6-NOHSA-LABEL: constant_sextload_v8i8_to_v8i32:
1584 ; GFX6-NOHSA:       ; %bb.0:
1585 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1586 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1587 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
1588 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1589 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1590 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1591 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s6, s4, 24
1592 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s7, s4, 0x80010
1593 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s8, s4, 0x80008
1594 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s9, s5, 24
1595 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s10, s5, 0x80010
1596 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s11, s5, 0x80008
1597 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
1598 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
1599 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
1600 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
1601 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
1602 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s9
1603 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
1604 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1605 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
1606 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s8
1607 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
1608 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
1609 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
1610 ; GFX6-NOHSA-NEXT:    s_endpgm
1612 ; GFX7-HSA-LABEL: constant_sextload_v8i8_to_v8i32:
1613 ; GFX7-HSA:       ; %bb.0:
1614 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1615 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1616 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
1617 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1618 ; GFX7-HSA-NEXT:    s_ashr_i32 s4, s2, 24
1619 ; GFX7-HSA-NEXT:    s_bfe_i32 s5, s2, 0x80010
1620 ; GFX7-HSA-NEXT:    s_bfe_i32 s6, s2, 0x80008
1621 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s2
1622 ; GFX7-HSA-NEXT:    s_ashr_i32 s2, s3, 24
1623 ; GFX7-HSA-NEXT:    s_bfe_i32 s8, s3, 0x80010
1624 ; GFX7-HSA-NEXT:    s_bfe_i32 s9, s3, 0x80008
1625 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s3, s3
1626 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
1627 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
1628 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
1629 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
1630 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
1631 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s9
1632 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s8
1633 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
1634 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1635 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
1636 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
1637 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s6
1638 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
1639 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s4
1640 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
1641 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1642 ; GFX7-HSA-NEXT:    s_endpgm
1644 ; GFX8-NOHSA-LABEL: constant_sextload_v8i8_to_v8i32:
1645 ; GFX8-NOHSA:       ; %bb.0:
1646 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1647 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1648 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
1649 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1650 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s4, s2, 24
1651 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s5, s2, 0x80010
1652 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s6, s2, 0x80008
1653 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s7, s2
1654 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s2, s3, 24
1655 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s8, s3, 0x80010
1656 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s9, s3, 0x80008
1657 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s3, s3
1658 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
1659 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
1660 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
1661 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
1662 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
1663 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
1664 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
1665 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
1666 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1667 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
1668 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
1669 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s6
1670 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
1671 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s4
1672 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
1673 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1674 ; GFX8-NOHSA-NEXT:    s_endpgm
1676 ; EG-LABEL: constant_sextload_v8i8_to_v8i32:
1677 ; EG:       ; %bb.0:
1678 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
1679 ; EG-NEXT:    TEX 0 @6
1680 ; EG-NEXT:    ALU 23, @9, KC0[CB0:0-32], KC1[]
1681 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T8.X, 0
1682 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T6.XYZW, T5.X, 1
1683 ; EG-NEXT:    CF_END
1684 ; EG-NEXT:    Fetch clause starting at 6:
1685 ; EG-NEXT:     VTX_READ_64 T5.XY, T5.X, 0, #1
1686 ; EG-NEXT:    ALU clause starting at 8:
1687 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
1688 ; EG-NEXT:    ALU clause starting at 9:
1689 ; EG-NEXT:     BFE_INT T6.X, T5.X, 0.0, literal.x,
1690 ; EG-NEXT:     LSHR * T0.W, T5.X, literal.y,
1691 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
1692 ; EG-NEXT:     BFE_INT T7.X, T5.Y, 0.0, literal.x,
1693 ; EG-NEXT:     LSHR T0.Z, T5.Y, literal.y,
1694 ; EG-NEXT:     BFE_INT T6.W, PV.W, 0.0, literal.x,
1695 ; EG-NEXT:     LSHR * T0.W, T5.X, literal.z,
1696 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
1697 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1698 ; EG-NEXT:     LSHR T0.Y, T5.Y, literal.x,
1699 ; EG-NEXT:     BFE_INT T6.Z, PS, 0.0, literal.y,
1700 ; EG-NEXT:     BFE_INT T7.W, PV.Z, 0.0, literal.y,
1701 ; EG-NEXT:     LSHR * T0.W, T5.X, literal.y,
1702 ; EG-NEXT:    16(2.242078e-44), 8(1.121039e-44)
1703 ; EG-NEXT:     LSHR T5.X, KC0[2].Y, literal.x,
1704 ; EG-NEXT:     BFE_INT T6.Y, PS, 0.0, literal.y,
1705 ; EG-NEXT:     BFE_INT T7.Z, PV.Y, 0.0, literal.y,
1706 ; EG-NEXT:     LSHR T0.W, T5.Y, literal.y,
1707 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
1708 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
1709 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1710 ; EG-NEXT:     LSHR T8.X, PS, literal.x,
1711 ; EG-NEXT:     BFE_INT * T7.Y, PV.W, 0.0, literal.y,
1712 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
1714 ; GFX12-LABEL: constant_sextload_v8i8_to_v8i32:
1715 ; GFX12:       ; %bb.0:
1716 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1717 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1718 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
1719 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1720 ; GFX12-NEXT:    s_ashr_i32 s7, s3, 24
1721 ; GFX12-NEXT:    s_bfe_i32 s8, s3, 0x80010
1722 ; GFX12-NEXT:    s_sext_i32_i8 s9, s3
1723 ; GFX12-NEXT:    s_bfe_i32 s3, s3, 0x80008
1724 ; GFX12-NEXT:    s_ashr_i32 s4, s2, 24
1725 ; GFX12-NEXT:    s_bfe_i32 s5, s2, 0x80010
1726 ; GFX12-NEXT:    s_bfe_i32 s6, s2, 0x80008
1727 ; GFX12-NEXT:    s_sext_i32_i8 s2, s2
1728 ; GFX12-NEXT:    v_dual_mov_b32 v8, 0 :: v_dual_mov_b32 v1, s3
1729 ; GFX12-NEXT:    v_dual_mov_b32 v0, s9 :: v_dual_mov_b32 v3, s7
1730 ; GFX12-NEXT:    v_dual_mov_b32 v2, s8 :: v_dual_mov_b32 v5, s6
1731 ; GFX12-NEXT:    v_dual_mov_b32 v4, s2 :: v_dual_mov_b32 v7, s4
1732 ; GFX12-NEXT:    v_mov_b32_e32 v6, s5
1733 ; GFX12-NEXT:    s_clause 0x1
1734 ; GFX12-NEXT:    global_store_b128 v8, v[0:3], s[0:1] offset:16
1735 ; GFX12-NEXT:    global_store_b128 v8, v[4:7], s[0:1]
1736 ; GFX12-NEXT:    s_endpgm
1737   %load = load <8 x i8>, ptr addrspace(4) %in
1738   %ext = sext <8 x i8> %load to <8 x i32>
1739   store <8 x i32> %ext, ptr addrspace(1) %out
1740   ret void
1743 ; TODO: These should use DST, but for some there are redundant MOVs
1744 define amdgpu_kernel void @constant_zextload_v16i8_to_v16i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
1745 ; GFX6-NOHSA-LABEL: constant_zextload_v16i8_to_v16i32:
1746 ; GFX6-NOHSA:       ; %bb.0:
1747 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
1748 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1749 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
1750 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
1751 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
1752 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1753 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s4, 24
1754 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s9, s4, 0x80008
1755 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s10, s5, 24
1756 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s11, s5, 0x80008
1757 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s12, s6, 24
1758 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s13, s6, 0x80008
1759 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s7, 24
1760 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s15, s7, 0x80008
1761 ; GFX6-NOHSA-NEXT:    s_and_b32 s16, s4, 0xff
1762 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
1763 ; GFX6-NOHSA-NEXT:    s_and_b32 s17, s5, 0xff
1764 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
1765 ; GFX6-NOHSA-NEXT:    s_and_b32 s18, s6, 0xff
1766 ; GFX6-NOHSA-NEXT:    s_and_b32 s19, s7, 0xff
1767 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
1768 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
1769 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s19
1770 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
1771 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
1772 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
1773 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
1774 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1775 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s18
1776 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
1777 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
1778 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
1779 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
1780 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1781 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s17
1782 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
1783 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
1784 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s10
1785 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
1786 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
1787 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
1788 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
1789 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
1790 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
1791 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
1792 ; GFX6-NOHSA-NEXT:    s_endpgm
1794 ; GFX7-HSA-LABEL: constant_zextload_v16i8_to_v16i32:
1795 ; GFX7-HSA:       ; %bb.0:
1796 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
1797 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1798 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
1799 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
1800 ; GFX7-HSA-NEXT:    s_lshr_b32 s8, s4, 24
1801 ; GFX7-HSA-NEXT:    s_bfe_u32 s9, s4, 0x80008
1802 ; GFX7-HSA-NEXT:    s_lshr_b32 s10, s5, 24
1803 ; GFX7-HSA-NEXT:    s_bfe_u32 s11, s5, 0x80008
1804 ; GFX7-HSA-NEXT:    s_lshr_b32 s12, s6, 24
1805 ; GFX7-HSA-NEXT:    s_bfe_u32 s13, s6, 0x80008
1806 ; GFX7-HSA-NEXT:    s_lshr_b32 s2, s7, 24
1807 ; GFX7-HSA-NEXT:    s_bfe_u32 s3, s7, 0x80008
1808 ; GFX7-HSA-NEXT:    s_and_b32 s14, s4, 0xff
1809 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
1810 ; GFX7-HSA-NEXT:    s_and_b32 s15, s5, 0xff
1811 ; GFX7-HSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
1812 ; GFX7-HSA-NEXT:    s_and_b32 s16, s6, 0xff
1813 ; GFX7-HSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
1814 ; GFX7-HSA-NEXT:    s_and_b32 s17, s7, 0xff
1815 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
1816 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
1817 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
1818 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
1819 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
1820 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
1821 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
1822 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
1823 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s17
1824 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s7
1825 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
1826 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1827 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
1828 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
1829 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
1830 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s16
1831 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s13
1832 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
1833 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s12
1834 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
1835 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1836 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
1837 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s15
1838 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s11
1839 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
1840 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s10
1841 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
1842 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1843 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
1844 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s14
1845 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s9
1846 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
1847 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s8
1848 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
1849 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1850 ; GFX7-HSA-NEXT:    s_endpgm
1852 ; GFX8-NOHSA-LABEL: constant_zextload_v16i8_to_v16i32:
1853 ; GFX8-NOHSA:       ; %bb.0:
1854 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
1855 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1856 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
1857 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
1858 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s4, 24
1859 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s4, 0x80008
1860 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s10, s5, 24
1861 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s11, s5, 0x80008
1862 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s6, 24
1863 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s13, s6, 0x80008
1864 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s2, s7, 24
1865 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s3, s7, 0x80008
1866 ; GFX8-NOHSA-NEXT:    s_and_b32 s14, s4, 0xff
1867 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
1868 ; GFX8-NOHSA-NEXT:    s_and_b32 s15, s5, 0xff
1869 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
1870 ; GFX8-NOHSA-NEXT:    s_and_b32 s16, s6, 0xff
1871 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
1872 ; GFX8-NOHSA-NEXT:    s_and_b32 s17, s7, 0xff
1873 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
1874 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
1875 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
1876 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
1877 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
1878 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
1879 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
1880 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
1881 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s17
1882 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
1883 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
1884 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1885 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
1886 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
1887 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
1888 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
1889 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
1890 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
1891 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
1892 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
1893 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1894 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
1895 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s15
1896 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
1897 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
1898 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s10
1899 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
1900 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1901 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
1902 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s14
1903 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
1904 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
1905 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
1906 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
1907 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
1908 ; GFX8-NOHSA-NEXT:    s_endpgm
1910 ; EG-LABEL: constant_zextload_v16i8_to_v16i32:
1911 ; EG:       ; %bb.0:
1912 ; EG-NEXT:    ALU 0, @10, KC0[CB0:0-32], KC1[]
1913 ; EG-NEXT:    TEX 0 @8
1914 ; EG-NEXT:    ALU 39, @11, KC0[CB0:0-32], KC1[]
1915 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T14.X, 0
1916 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T10.XYZW, T13.X, 0
1917 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T9.XYZW, T11.X, 0
1918 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T8.XYZW, T7.X, 1
1919 ; EG-NEXT:    CF_END
1920 ; EG-NEXT:    Fetch clause starting at 8:
1921 ; EG-NEXT:     VTX_READ_128 T7.XYZW, T7.X, 0, #1
1922 ; EG-NEXT:    ALU clause starting at 10:
1923 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
1924 ; EG-NEXT:    ALU clause starting at 11:
1925 ; EG-NEXT:     MOV * T0.W, literal.x,
1926 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
1927 ; EG-NEXT:     BFE_UINT * T8.Z, T7.X, literal.x, PV.W,
1928 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1929 ; EG-NEXT:     BFE_UINT T8.Y, T7.X, literal.x, T0.W,
1930 ; EG-NEXT:     BFE_UINT T9.Z, T7.Y, literal.y, T0.W,
1931 ; EG-NEXT:     LSHR * T8.W, T7.X, literal.z,
1932 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
1933 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
1934 ; EG-NEXT:     AND_INT T8.X, T7.X, literal.x,
1935 ; EG-NEXT:     BFE_UINT T9.Y, T7.Y, literal.y, T0.W,
1936 ; EG-NEXT:     LSHR * T7.X, KC0[2].Y, literal.z,
1937 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
1938 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
1939 ; EG-NEXT:     BFE_UINT T10.Z, T7.Z, literal.x, T0.W,
1940 ; EG-NEXT:     LSHR * T9.W, T7.Y, literal.y,
1941 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
1942 ; EG-NEXT:     AND_INT T9.X, T7.Y, literal.x,
1943 ; EG-NEXT:     BFE_UINT T10.Y, T7.Z, literal.y, T0.W,
1944 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
1945 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
1946 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
1947 ; EG-NEXT:     LSHR T11.X, PV.W, literal.x,
1948 ; EG-NEXT:     BFE_UINT T12.Z, T7.W, literal.y, T0.W,
1949 ; EG-NEXT:     LSHR T10.W, T7.Z, literal.z,
1950 ; EG-NEXT:     AND_INT * T10.X, T7.Z, literal.w,
1951 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
1952 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
1953 ; EG-NEXT:     BFE_UINT T12.Y, T7.W, literal.x, T0.W,
1954 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
1955 ; EG-NEXT:    8(1.121039e-44), 32(4.484155e-44)
1956 ; EG-NEXT:     LSHR T13.X, PV.W, literal.x,
1957 ; EG-NEXT:     LSHR T12.W, T7.W, literal.y,
1958 ; EG-NEXT:     AND_INT * T12.X, T7.W, literal.z,
1959 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
1960 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
1961 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
1962 ; EG-NEXT:    48(6.726233e-44), 0(0.000000e+00)
1963 ; EG-NEXT:     LSHR * T14.X, PV.W, literal.x,
1964 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
1966 ; GFX12-LABEL: constant_zextload_v16i8_to_v16i32:
1967 ; GFX12:       ; %bb.0:
1968 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
1969 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1970 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
1971 ; GFX12-NEXT:    s_wait_kmcnt 0x0
1972 ; GFX12-NEXT:    s_lshr_b32 s12, s7, 24
1973 ; GFX12-NEXT:    s_bfe_u32 s13, s7, 0x80008
1974 ; GFX12-NEXT:    s_and_b32 s17, s7, 0xff
1975 ; GFX12-NEXT:    s_bfe_u32 s7, s7, 0x80010
1976 ; GFX12-NEXT:    s_lshr_b32 s10, s6, 24
1977 ; GFX12-NEXT:    s_bfe_u32 s11, s6, 0x80008
1978 ; GFX12-NEXT:    s_and_b32 s16, s6, 0xff
1979 ; GFX12-NEXT:    s_bfe_u32 s6, s6, 0x80010
1980 ; GFX12-NEXT:    v_dual_mov_b32 v16, 0 :: v_dual_mov_b32 v1, s13
1981 ; GFX12-NEXT:    s_lshr_b32 s8, s5, 24
1982 ; GFX12-NEXT:    s_bfe_u32 s9, s5, 0x80008
1983 ; GFX12-NEXT:    s_and_b32 s15, s5, 0xff
1984 ; GFX12-NEXT:    s_bfe_u32 s5, s5, 0x80010
1985 ; GFX12-NEXT:    v_dual_mov_b32 v0, s17 :: v_dual_mov_b32 v3, s12
1986 ; GFX12-NEXT:    v_dual_mov_b32 v2, s7 :: v_dual_mov_b32 v5, s11
1987 ; GFX12-NEXT:    s_lshr_b32 s2, s4, 24
1988 ; GFX12-NEXT:    s_bfe_u32 s3, s4, 0x80008
1989 ; GFX12-NEXT:    s_and_b32 s14, s4, 0xff
1990 ; GFX12-NEXT:    s_bfe_u32 s4, s4, 0x80010
1991 ; GFX12-NEXT:    v_dual_mov_b32 v4, s16 :: v_dual_mov_b32 v7, s10
1992 ; GFX12-NEXT:    v_dual_mov_b32 v6, s6 :: v_dual_mov_b32 v9, s9
1993 ; GFX12-NEXT:    v_dual_mov_b32 v8, s15 :: v_dual_mov_b32 v11, s8
1994 ; GFX12-NEXT:    v_dual_mov_b32 v10, s5 :: v_dual_mov_b32 v13, s3
1995 ; GFX12-NEXT:    v_dual_mov_b32 v12, s14 :: v_dual_mov_b32 v15, s2
1996 ; GFX12-NEXT:    v_mov_b32_e32 v14, s4
1997 ; GFX12-NEXT:    s_clause 0x3
1998 ; GFX12-NEXT:    global_store_b128 v16, v[0:3], s[0:1] offset:48
1999 ; GFX12-NEXT:    global_store_b128 v16, v[4:7], s[0:1] offset:32
2000 ; GFX12-NEXT:    global_store_b128 v16, v[8:11], s[0:1] offset:16
2001 ; GFX12-NEXT:    global_store_b128 v16, v[12:15], s[0:1]
2002 ; GFX12-NEXT:    s_endpgm
2003   %load = load <16 x i8>, ptr addrspace(4) %in
2004   %ext = zext <16 x i8> %load to <16 x i32>
2005   store <16 x i32> %ext, ptr addrspace(1) %out
2006   ret void
2009 ; TODO: These should use DST, but for some there are redundant MOVs
2010 define amdgpu_kernel void @constant_sextload_v16i8_to_v16i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
2011 ; GFX6-NOHSA-LABEL: constant_sextload_v16i8_to_v16i32:
2012 ; GFX6-NOHSA:       ; %bb.0:
2013 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
2014 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2015 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
2016 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
2017 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
2018 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2019 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s8, s4, 24
2020 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s9, s4, 0x80010
2021 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s10, s4, 0x80008
2022 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
2023 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s11, s5, 24
2024 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s12, s5, 0x80010
2025 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s13, s5, 0x80008
2026 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
2027 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s14, s6, 24
2028 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s15, s6, 0x80010
2029 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s16, s6, 0x80008
2030 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s17, s7, 24
2031 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s18, s7, 0x80010
2032 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s19, s7, 0x80008
2033 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
2034 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
2035 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
2036 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
2037 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s18
2038 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s17
2039 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
2040 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2041 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
2042 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s16
2043 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
2044 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
2045 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
2046 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2047 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
2048 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
2049 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
2050 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s11
2051 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
2052 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2053 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
2054 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s10
2055 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
2056 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
2057 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
2058 ; GFX6-NOHSA-NEXT:    s_endpgm
2060 ; GFX7-HSA-LABEL: constant_sextload_v16i8_to_v16i32:
2061 ; GFX7-HSA:       ; %bb.0:
2062 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
2063 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2064 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
2065 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2066 ; GFX7-HSA-NEXT:    s_ashr_i32 s8, s4, 24
2067 ; GFX7-HSA-NEXT:    s_bfe_i32 s9, s4, 0x80010
2068 ; GFX7-HSA-NEXT:    s_bfe_i32 s10, s4, 0x80008
2069 ; GFX7-HSA-NEXT:    s_ashr_i32 s11, s5, 24
2070 ; GFX7-HSA-NEXT:    s_bfe_i32 s12, s5, 0x80010
2071 ; GFX7-HSA-NEXT:    s_bfe_i32 s13, s5, 0x80008
2072 ; GFX7-HSA-NEXT:    s_ashr_i32 s14, s6, 24
2073 ; GFX7-HSA-NEXT:    s_bfe_i32 s15, s6, 0x80010
2074 ; GFX7-HSA-NEXT:    s_bfe_i32 s16, s6, 0x80008
2075 ; GFX7-HSA-NEXT:    s_ashr_i32 s2, s7, 24
2076 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s7, 0x80010
2077 ; GFX7-HSA-NEXT:    s_bfe_i32 s17, s7, 0x80008
2078 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
2079 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
2080 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
2081 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2082 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2083 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s7
2084 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2085 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
2086 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
2087 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
2088 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2089 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2090 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2091 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s6, s6
2092 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2093 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
2094 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
2095 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s16
2096 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s15
2097 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s14
2098 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2099 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s5, s5
2100 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2101 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2102 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
2103 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s13
2104 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s12
2105 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s11
2106 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2107 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s4, s4
2108 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2109 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
2110 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
2111 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s10
2112 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s9
2113 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s8
2114 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
2115 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2116 ; GFX7-HSA-NEXT:    s_endpgm
2118 ; GFX8-NOHSA-LABEL: constant_sextload_v16i8_to_v16i32:
2119 ; GFX8-NOHSA:       ; %bb.0:
2120 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
2121 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2122 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
2123 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2124 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s8, s4, 24
2125 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s9, s4, 0x80010
2126 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s10, s4, 0x80008
2127 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s11, s5, 24
2128 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s12, s5, 0x80010
2129 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s13, s5, 0x80008
2130 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s14, s6, 24
2131 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s15, s6, 0x80010
2132 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s16, s6, 0x80008
2133 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s2, s7, 24
2134 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s7, 0x80010
2135 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s17, s7, 0x80008
2136 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
2137 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
2138 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
2139 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2140 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2141 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
2142 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2143 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
2144 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
2145 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
2146 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2147 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2148 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2149 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
2150 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2151 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
2152 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
2153 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s16
2154 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
2155 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
2156 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2157 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
2158 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2159 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2160 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
2161 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
2162 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
2163 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s11
2164 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2165 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
2166 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2167 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
2168 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
2169 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s10
2170 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
2171 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
2172 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
2173 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2174 ; GFX8-NOHSA-NEXT:    s_endpgm
2176 ; EG-LABEL: constant_sextload_v16i8_to_v16i32:
2177 ; EG:       ; %bb.0:
2178 ; EG-NEXT:    ALU 0, @10, KC0[CB0:0-32], KC1[]
2179 ; EG-NEXT:    TEX 0 @8
2180 ; EG-NEXT:    ALU 47, @11, KC0[CB0:0-32], KC1[]
2181 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T14.X, 0
2182 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T13.X, 0
2183 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T10.XYZW, T7.X, 0
2184 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T9.XYZW, T8.X, 1
2185 ; EG-NEXT:    CF_END
2186 ; EG-NEXT:    Fetch clause starting at 8:
2187 ; EG-NEXT:     VTX_READ_128 T7.XYZW, T7.X, 0, #1
2188 ; EG-NEXT:    ALU clause starting at 10:
2189 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
2190 ; EG-NEXT:    ALU clause starting at 11:
2191 ; EG-NEXT:     LSHR T8.X, KC0[2].Y, literal.x,
2192 ; EG-NEXT:     LSHR T0.W, T7.W, literal.y,
2193 ; EG-NEXT:     LSHR * T1.W, T7.Z, literal.z,
2194 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2195 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
2196 ; EG-NEXT:     BFE_INT T9.X, T7.X, 0.0, literal.x,
2197 ; EG-NEXT:     LSHR T0.Y, T7.W, literal.y,
2198 ; EG-NEXT:     LSHR T0.Z, T7.Z, literal.z,
2199 ; EG-NEXT:     LSHR T2.W, T7.Y, literal.x,
2200 ; EG-NEXT:     LSHR * T3.W, T7.X, literal.y,
2201 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
2202 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
2203 ; EG-NEXT:     BFE_INT T10.X, T7.Y, 0.0, literal.x,
2204 ; EG-NEXT:     LSHR T1.Y, T7.Z, literal.y,
2205 ; EG-NEXT:     LSHR T1.Z, T7.Y, literal.y,
2206 ; EG-NEXT:     BFE_INT T9.W, PS, 0.0, literal.x,
2207 ; EG-NEXT:     LSHR * T3.W, T7.X, literal.z,
2208 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
2209 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
2210 ; EG-NEXT:     BFE_INT T11.X, T7.Z, 0.0, literal.x,
2211 ; EG-NEXT:     LSHR T2.Y, T7.Y, literal.y,
2212 ; EG-NEXT:     BFE_INT T9.Z, PS, 0.0, literal.x,
2213 ; EG-NEXT:     BFE_INT T10.W, PV.Z, 0.0, literal.x,
2214 ; EG-NEXT:     LSHR * T3.W, T7.X, literal.x,
2215 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
2216 ; EG-NEXT:     BFE_INT T12.X, T7.W, 0.0, literal.x,
2217 ; EG-NEXT:     BFE_INT T9.Y, PS, 0.0, literal.x,
2218 ; EG-NEXT:     BFE_INT T10.Z, PV.Y, 0.0, literal.x,
2219 ; EG-NEXT:     BFE_INT T11.W, T1.Y, 0.0, literal.x,
2220 ; EG-NEXT:     ADD_INT * T3.W, KC0[2].Y, literal.y,
2221 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
2222 ; EG-NEXT:     LSHR T7.X, PS, literal.x,
2223 ; EG-NEXT:     BFE_INT T10.Y, T2.W, 0.0, literal.y,
2224 ; EG-NEXT:     BFE_INT T11.Z, T0.Z, 0.0, literal.y,
2225 ; EG-NEXT:     BFE_INT T12.W, T0.Y, 0.0, literal.y,
2226 ; EG-NEXT:     ADD_INT * T2.W, KC0[2].Y, literal.z,
2227 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
2228 ; EG-NEXT:    32(4.484155e-44), 0(0.000000e+00)
2229 ; EG-NEXT:     LSHR T13.X, PS, literal.x,
2230 ; EG-NEXT:     BFE_INT T11.Y, T1.W, 0.0, literal.y,
2231 ; EG-NEXT:     BFE_INT T12.Z, T0.W, 0.0, literal.y, BS:VEC_120/SCL_212
2232 ; EG-NEXT:     LSHR T0.W, T7.W, literal.y, BS:VEC_201
2233 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
2234 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
2235 ; EG-NEXT:    48(6.726233e-44), 0(0.000000e+00)
2236 ; EG-NEXT:     LSHR T14.X, PS, literal.x,
2237 ; EG-NEXT:     BFE_INT * T12.Y, PV.W, 0.0, literal.y,
2238 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
2240 ; GFX12-LABEL: constant_sextload_v16i8_to_v16i32:
2241 ; GFX12:       ; %bb.0:
2242 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
2243 ; GFX12-NEXT:    s_wait_kmcnt 0x0
2244 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
2245 ; GFX12-NEXT:    s_wait_kmcnt 0x0
2246 ; GFX12-NEXT:    s_ashr_i32 s15, s7, 24
2247 ; GFX12-NEXT:    s_bfe_i32 s16, s7, 0x80010
2248 ; GFX12-NEXT:    s_sext_i32_i8 s17, s7
2249 ; GFX12-NEXT:    s_bfe_i32 s7, s7, 0x80008
2250 ; GFX12-NEXT:    s_ashr_i32 s12, s6, 24
2251 ; GFX12-NEXT:    s_bfe_i32 s13, s6, 0x80010
2252 ; GFX12-NEXT:    s_bfe_i32 s14, s6, 0x80008
2253 ; GFX12-NEXT:    s_sext_i32_i8 s6, s6
2254 ; GFX12-NEXT:    v_dual_mov_b32 v16, 0 :: v_dual_mov_b32 v1, s7
2255 ; GFX12-NEXT:    s_ashr_i32 s9, s5, 24
2256 ; GFX12-NEXT:    s_bfe_i32 s10, s5, 0x80010
2257 ; GFX12-NEXT:    s_bfe_i32 s11, s5, 0x80008
2258 ; GFX12-NEXT:    s_sext_i32_i8 s5, s5
2259 ; GFX12-NEXT:    v_dual_mov_b32 v0, s17 :: v_dual_mov_b32 v3, s15
2260 ; GFX12-NEXT:    v_dual_mov_b32 v2, s16 :: v_dual_mov_b32 v5, s14
2261 ; GFX12-NEXT:    s_ashr_i32 s2, s4, 24
2262 ; GFX12-NEXT:    s_bfe_i32 s3, s4, 0x80010
2263 ; GFX12-NEXT:    s_bfe_i32 s8, s4, 0x80008
2264 ; GFX12-NEXT:    s_sext_i32_i8 s4, s4
2265 ; GFX12-NEXT:    v_dual_mov_b32 v4, s6 :: v_dual_mov_b32 v7, s12
2266 ; GFX12-NEXT:    v_dual_mov_b32 v6, s13 :: v_dual_mov_b32 v9, s11
2267 ; GFX12-NEXT:    v_dual_mov_b32 v8, s5 :: v_dual_mov_b32 v11, s9
2268 ; GFX12-NEXT:    v_dual_mov_b32 v10, s10 :: v_dual_mov_b32 v13, s8
2269 ; GFX12-NEXT:    v_dual_mov_b32 v12, s4 :: v_dual_mov_b32 v15, s2
2270 ; GFX12-NEXT:    v_mov_b32_e32 v14, s3
2271 ; GFX12-NEXT:    s_clause 0x3
2272 ; GFX12-NEXT:    global_store_b128 v16, v[0:3], s[0:1] offset:48
2273 ; GFX12-NEXT:    global_store_b128 v16, v[4:7], s[0:1] offset:32
2274 ; GFX12-NEXT:    global_store_b128 v16, v[8:11], s[0:1] offset:16
2275 ; GFX12-NEXT:    global_store_b128 v16, v[12:15], s[0:1]
2276 ; GFX12-NEXT:    s_endpgm
2277   %load = load <16 x i8>, ptr addrspace(4) %in
2278   %ext = sext <16 x i8> %load to <16 x i32>
2279   store <16 x i32> %ext, ptr addrspace(1) %out
2280   ret void
2283 ; TODO: These should use DST, but for some there are redundant MOVs
2284 define amdgpu_kernel void @constant_zextload_v32i8_to_v32i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
2285 ; GFX6-NOHSA-LABEL: constant_zextload_v32i8_to_v32i32:
2286 ; GFX6-NOHSA:       ; %bb.0:
2287 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
2288 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2289 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2290 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
2291 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
2292 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2293 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s12, s4, 24
2294 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s13, s4, 0x80008
2295 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s5, 24
2296 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s15, s5, 0x80008
2297 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s16, s6, 24
2298 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s17, s6, 0x80008
2299 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s18, s7, 24
2300 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s19, s7, 0x80008
2301 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s20, s8, 24
2302 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s21, s8, 0x80008
2303 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s22, s9, 24
2304 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s23, s9, 0x80008
2305 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s24, s10, 24
2306 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s25, s10, 0x80008
2307 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s26, s11, 24
2308 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s27, s11, 0x80008
2309 ; GFX6-NOHSA-NEXT:    s_and_b32 s28, s4, 0xff
2310 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
2311 ; GFX6-NOHSA-NEXT:    s_and_b32 s29, s5, 0xff
2312 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
2313 ; GFX6-NOHSA-NEXT:    s_and_b32 s30, s6, 0xff
2314 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
2315 ; GFX6-NOHSA-NEXT:    s_and_b32 s31, s7, 0xff
2316 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
2317 ; GFX6-NOHSA-NEXT:    s_and_b32 s33, s8, 0xff
2318 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
2319 ; GFX6-NOHSA-NEXT:    s_and_b32 s34, s9, 0xff
2320 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
2321 ; GFX6-NOHSA-NEXT:    s_and_b32 s35, s10, 0xff
2322 ; GFX6-NOHSA-NEXT:    s_and_b32 s36, s11, 0xff
2323 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
2324 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
2325 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s36
2326 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s27
2327 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
2328 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s26
2329 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
2330 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2331 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s35
2332 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s25
2333 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
2334 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
2335 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:96
2336 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2337 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
2338 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
2339 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
2340 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s22
2341 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
2342 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2343 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s33
2344 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s21
2345 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
2346 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s20
2347 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
2348 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2349 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s31
2350 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
2351 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
2352 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
2353 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
2354 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2355 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s30
2356 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
2357 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
2358 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s16
2359 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
2360 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2361 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s29
2362 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
2363 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
2364 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
2365 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
2366 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2367 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s28
2368 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
2369 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
2370 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
2371 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
2372 ; GFX6-NOHSA-NEXT:    s_endpgm
2374 ; GFX7-HSA-LABEL: constant_zextload_v32i8_to_v32i32:
2375 ; GFX7-HSA:       ; %bb.0:
2376 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
2377 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2378 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2379 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2380 ; GFX7-HSA-NEXT:    s_lshr_b32 s12, s4, 24
2381 ; GFX7-HSA-NEXT:    s_bfe_u32 s13, s4, 0x80008
2382 ; GFX7-HSA-NEXT:    s_lshr_b32 s14, s5, 24
2383 ; GFX7-HSA-NEXT:    s_bfe_u32 s15, s5, 0x80008
2384 ; GFX7-HSA-NEXT:    s_lshr_b32 s16, s6, 24
2385 ; GFX7-HSA-NEXT:    s_bfe_u32 s17, s6, 0x80008
2386 ; GFX7-HSA-NEXT:    s_lshr_b32 s18, s7, 24
2387 ; GFX7-HSA-NEXT:    s_bfe_u32 s19, s7, 0x80008
2388 ; GFX7-HSA-NEXT:    s_lshr_b32 s20, s8, 24
2389 ; GFX7-HSA-NEXT:    s_bfe_u32 s21, s8, 0x80008
2390 ; GFX7-HSA-NEXT:    s_lshr_b32 s22, s9, 24
2391 ; GFX7-HSA-NEXT:    s_bfe_u32 s23, s9, 0x80008
2392 ; GFX7-HSA-NEXT:    s_lshr_b32 s24, s10, 24
2393 ; GFX7-HSA-NEXT:    s_bfe_u32 s25, s10, 0x80008
2394 ; GFX7-HSA-NEXT:    s_lshr_b32 s2, s11, 24
2395 ; GFX7-HSA-NEXT:    s_bfe_u32 s3, s11, 0x80008
2396 ; GFX7-HSA-NEXT:    s_and_b32 s26, s4, 0xff
2397 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
2398 ; GFX7-HSA-NEXT:    s_and_b32 s27, s5, 0xff
2399 ; GFX7-HSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
2400 ; GFX7-HSA-NEXT:    s_and_b32 s28, s6, 0xff
2401 ; GFX7-HSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
2402 ; GFX7-HSA-NEXT:    s_and_b32 s29, s7, 0xff
2403 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
2404 ; GFX7-HSA-NEXT:    s_and_b32 s30, s8, 0xff
2405 ; GFX7-HSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
2406 ; GFX7-HSA-NEXT:    s_and_b32 s31, s9, 0xff
2407 ; GFX7-HSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
2408 ; GFX7-HSA-NEXT:    s_and_b32 s33, s10, 0xff
2409 ; GFX7-HSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
2410 ; GFX7-HSA-NEXT:    s_and_b32 s34, s11, 0xff
2411 ; GFX7-HSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
2412 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
2413 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x70
2414 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
2415 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2416 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2417 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2418 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x60
2419 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s34
2420 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s11
2421 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2422 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2423 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2424 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2425 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x50
2426 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s33
2427 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s25
2428 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s10
2429 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s24
2430 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2431 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2432 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2433 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2434 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 64
2435 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s31
2436 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s23
2437 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s9
2438 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s22
2439 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2440 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2441 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2442 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2443 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
2444 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s30
2445 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s21
2446 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s8
2447 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s20
2448 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2449 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2450 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2451 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2452 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
2453 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s29
2454 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s19
2455 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s7
2456 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s18
2457 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2458 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2459 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2460 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2461 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
2462 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s28
2463 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
2464 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
2465 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s16
2466 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2467 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2468 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2469 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s27
2470 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s15
2471 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
2472 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s14
2473 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2474 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2475 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
2476 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s26
2477 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s13
2478 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
2479 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s12
2480 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
2481 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2482 ; GFX7-HSA-NEXT:    s_endpgm
2484 ; GFX8-NOHSA-LABEL: constant_zextload_v32i8_to_v32i32:
2485 ; GFX8-NOHSA:       ; %bb.0:
2486 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
2487 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2488 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2489 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2490 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s4, 24
2491 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s13, s4, 0x80008
2492 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s14, s5, 24
2493 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s15, s5, 0x80008
2494 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s16, s6, 24
2495 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s17, s6, 0x80008
2496 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s18, s7, 24
2497 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s19, s7, 0x80008
2498 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s20, s8, 24
2499 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s21, s8, 0x80008
2500 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s22, s9, 24
2501 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s23, s9, 0x80008
2502 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s24, s10, 24
2503 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s25, s10, 0x80008
2504 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s2, s11, 24
2505 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s3, s11, 0x80008
2506 ; GFX8-NOHSA-NEXT:    s_and_b32 s26, s4, 0xff
2507 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
2508 ; GFX8-NOHSA-NEXT:    s_and_b32 s27, s5, 0xff
2509 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
2510 ; GFX8-NOHSA-NEXT:    s_and_b32 s28, s6, 0xff
2511 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
2512 ; GFX8-NOHSA-NEXT:    s_and_b32 s29, s7, 0xff
2513 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
2514 ; GFX8-NOHSA-NEXT:    s_and_b32 s30, s8, 0xff
2515 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
2516 ; GFX8-NOHSA-NEXT:    s_and_b32 s31, s9, 0xff
2517 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
2518 ; GFX8-NOHSA-NEXT:    s_and_b32 s33, s10, 0xff
2519 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
2520 ; GFX8-NOHSA-NEXT:    s_and_b32 s34, s11, 0xff
2521 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
2522 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
2523 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x70
2524 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
2525 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2526 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2527 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2528 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x60
2529 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
2530 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
2531 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2532 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2533 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2534 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2535 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x50
2536 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s33
2537 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s25
2538 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
2539 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
2540 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2541 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2542 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2543 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2544 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 64
2545 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s31
2546 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
2547 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
2548 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s22
2549 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2550 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2551 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2552 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2553 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
2554 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s30
2555 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s21
2556 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
2557 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s20
2558 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2559 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2560 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2561 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2562 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
2563 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s29
2564 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
2565 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
2566 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
2567 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2568 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2569 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2570 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2571 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
2572 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s28
2573 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
2574 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
2575 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s16
2576 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
2577 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2578 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
2579 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s27
2580 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
2581 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
2582 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
2583 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
2584 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2585 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
2586 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s26
2587 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
2588 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
2589 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
2590 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
2591 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2592 ; GFX8-NOHSA-NEXT:    s_endpgm
2594 ; EG-LABEL: constant_zextload_v32i8_to_v32i32:
2595 ; EG:       ; %bb.0:
2596 ; EG-NEXT:    ALU 0, @16, KC0[CB0:0-32], KC1[]
2597 ; EG-NEXT:    TEX 1 @12
2598 ; EG-NEXT:    ALU 75, @17, KC0[CB0:0-32], KC1[]
2599 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T24.XYZW, T26.X, 0
2600 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T22.XYZW, T25.X, 0
2601 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T23.X, 0
2602 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T12.X, 0
2603 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T17.XYZW, T20.X, 0
2604 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T15.XYZW, T18.X, 0
2605 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T14.XYZW, T16.X, 0
2606 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T13.XYZW, T11.X, 1
2607 ; EG-NEXT:    CF_END
2608 ; EG-NEXT:    Fetch clause starting at 12:
2609 ; EG-NEXT:     VTX_READ_128 T12.XYZW, T11.X, 16, #1
2610 ; EG-NEXT:     VTX_READ_128 T11.XYZW, T11.X, 0, #1
2611 ; EG-NEXT:    ALU clause starting at 16:
2612 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
2613 ; EG-NEXT:    ALU clause starting at 17:
2614 ; EG-NEXT:     MOV * T0.W, literal.x,
2615 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
2616 ; EG-NEXT:     BFE_UINT * T13.Z, T11.X, literal.x, PV.W,
2617 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
2618 ; EG-NEXT:     BFE_UINT T13.Y, T11.X, literal.x, T0.W,
2619 ; EG-NEXT:     BFE_UINT T14.Z, T11.Y, literal.y, T0.W,
2620 ; EG-NEXT:     LSHR * T13.W, T11.X, literal.z,
2621 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
2622 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
2623 ; EG-NEXT:     AND_INT T13.X, T11.X, literal.x,
2624 ; EG-NEXT:     BFE_UINT T14.Y, T11.Y, literal.y, T0.W,
2625 ; EG-NEXT:     LSHR * T11.X, KC0[2].Y, literal.z,
2626 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
2627 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
2628 ; EG-NEXT:     BFE_UINT T15.Z, T11.Z, literal.x, T0.W,
2629 ; EG-NEXT:     LSHR * T14.W, T11.Y, literal.y,
2630 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
2631 ; EG-NEXT:     AND_INT T14.X, T11.Y, literal.x,
2632 ; EG-NEXT:     BFE_UINT T15.Y, T11.Z, literal.y, T0.W,
2633 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
2634 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
2635 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
2636 ; EG-NEXT:     LSHR T16.X, PV.W, literal.x,
2637 ; EG-NEXT:     BFE_UINT T17.Z, T11.W, literal.y, T0.W,
2638 ; EG-NEXT:     LSHR T15.W, T11.Z, literal.z,
2639 ; EG-NEXT:     AND_INT * T15.X, T11.Z, literal.w,
2640 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2641 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
2642 ; EG-NEXT:     BFE_UINT T17.Y, T11.W, literal.x, T0.W,
2643 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
2644 ; EG-NEXT:    8(1.121039e-44), 32(4.484155e-44)
2645 ; EG-NEXT:     LSHR T18.X, PV.W, literal.x,
2646 ; EG-NEXT:     BFE_UINT T19.Z, T12.X, literal.y, T0.W, BS:VEC_021/SCL_122
2647 ; EG-NEXT:     LSHR T17.W, T11.W, literal.z,
2648 ; EG-NEXT:     AND_INT * T17.X, T11.W, literal.w,
2649 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2650 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
2651 ; EG-NEXT:     BFE_UINT T19.Y, T12.X, literal.x, T0.W,
2652 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
2653 ; EG-NEXT:    8(1.121039e-44), 48(6.726233e-44)
2654 ; EG-NEXT:     LSHR T20.X, PV.W, literal.x,
2655 ; EG-NEXT:     BFE_UINT T21.Z, T12.Y, literal.y, T0.W,
2656 ; EG-NEXT:     LSHR T19.W, T12.X, literal.z,
2657 ; EG-NEXT:     AND_INT * T19.X, T12.X, literal.w,
2658 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2659 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
2660 ; EG-NEXT:     BFE_UINT T21.Y, T12.Y, literal.x, T0.W,
2661 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
2662 ; EG-NEXT:    8(1.121039e-44), 64(8.968310e-44)
2663 ; EG-NEXT:     LSHR T12.X, PV.W, literal.x,
2664 ; EG-NEXT:     BFE_UINT T22.Z, T12.Z, literal.y, T0.W,
2665 ; EG-NEXT:     LSHR T21.W, T12.Y, literal.z,
2666 ; EG-NEXT:     AND_INT * T21.X, T12.Y, literal.w,
2667 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2668 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
2669 ; EG-NEXT:     BFE_UINT T22.Y, T12.Z, literal.x, T0.W,
2670 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
2671 ; EG-NEXT:    8(1.121039e-44), 80(1.121039e-43)
2672 ; EG-NEXT:     LSHR T23.X, PV.W, literal.x,
2673 ; EG-NEXT:     BFE_UINT T24.Z, T12.W, literal.y, T0.W,
2674 ; EG-NEXT:     LSHR T22.W, T12.Z, literal.z,
2675 ; EG-NEXT:     AND_INT * T22.X, T12.Z, literal.w,
2676 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
2677 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
2678 ; EG-NEXT:     BFE_UINT T24.Y, T12.W, literal.x, T0.W,
2679 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
2680 ; EG-NEXT:    8(1.121039e-44), 96(1.345247e-43)
2681 ; EG-NEXT:     LSHR T25.X, PV.W, literal.x,
2682 ; EG-NEXT:     LSHR T24.W, T12.W, literal.y,
2683 ; EG-NEXT:     AND_INT * T24.X, T12.W, literal.z,
2684 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
2685 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
2686 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
2687 ; EG-NEXT:    112(1.569454e-43), 0(0.000000e+00)
2688 ; EG-NEXT:     LSHR * T26.X, PV.W, literal.x,
2689 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
2691 ; GFX12-LABEL: constant_zextload_v32i8_to_v32i32:
2692 ; GFX12:       ; %bb.0:
2693 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
2694 ; GFX12-NEXT:    s_wait_kmcnt 0x0
2695 ; GFX12-NEXT:    s_load_b256 s[4:11], s[2:3], 0x0
2696 ; GFX12-NEXT:    s_wait_kmcnt 0x0
2697 ; GFX12-NEXT:    s_lshr_b32 s24, s11, 24
2698 ; GFX12-NEXT:    s_bfe_u32 s25, s11, 0x80008
2699 ; GFX12-NEXT:    s_and_b32 s34, s11, 0xff
2700 ; GFX12-NEXT:    s_bfe_u32 s11, s11, 0x80010
2701 ; GFX12-NEXT:    s_lshr_b32 s22, s10, 24
2702 ; GFX12-NEXT:    s_bfe_u32 s23, s10, 0x80008
2703 ; GFX12-NEXT:    s_and_b32 s33, s10, 0xff
2704 ; GFX12-NEXT:    s_bfe_u32 s10, s10, 0x80010
2705 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v1, s25
2706 ; GFX12-NEXT:    v_dual_mov_b32 v0, s34 :: v_dual_mov_b32 v3, s24
2707 ; GFX12-NEXT:    v_dual_mov_b32 v2, s11 :: v_dual_mov_b32 v5, s23
2708 ; GFX12-NEXT:    s_bfe_u32 s21, s9, 0x80008
2709 ; GFX12-NEXT:    v_dual_mov_b32 v4, s33 :: v_dual_mov_b32 v7, s22
2710 ; GFX12-NEXT:    v_dual_mov_b32 v6, s10 :: v_dual_mov_b32 v9, s21
2711 ; GFX12-NEXT:    s_lshr_b32 s20, s9, 24
2712 ; GFX12-NEXT:    s_and_b32 s31, s9, 0xff
2713 ; GFX12-NEXT:    s_bfe_u32 s9, s9, 0x80010
2714 ; GFX12-NEXT:    s_lshr_b32 s18, s8, 24
2715 ; GFX12-NEXT:    s_bfe_u32 s19, s8, 0x80008
2716 ; GFX12-NEXT:    s_and_b32 s30, s8, 0xff
2717 ; GFX12-NEXT:    s_bfe_u32 s8, s8, 0x80010
2718 ; GFX12-NEXT:    s_lshr_b32 s16, s7, 24
2719 ; GFX12-NEXT:    s_bfe_u32 s17, s7, 0x80008
2720 ; GFX12-NEXT:    s_and_b32 s29, s7, 0xff
2721 ; GFX12-NEXT:    s_bfe_u32 s7, s7, 0x80010
2722 ; GFX12-NEXT:    s_wait_alu 0xfffe
2723 ; GFX12-NEXT:    v_dual_mov_b32 v8, s31 :: v_dual_mov_b32 v11, s20
2724 ; GFX12-NEXT:    v_mov_b32_e32 v10, s9
2725 ; GFX12-NEXT:    s_lshr_b32 s14, s6, 24
2726 ; GFX12-NEXT:    s_bfe_u32 s15, s6, 0x80008
2727 ; GFX12-NEXT:    s_and_b32 s28, s6, 0xff
2728 ; GFX12-NEXT:    s_bfe_u32 s6, s6, 0x80010
2729 ; GFX12-NEXT:    s_clause 0x1
2730 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:112
2731 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[0:1] offset:96
2732 ; GFX12-NEXT:    v_dual_mov_b32 v1, s19 :: v_dual_mov_b32 v0, s30
2733 ; GFX12-NEXT:    v_dual_mov_b32 v3, s18 :: v_dual_mov_b32 v2, s8
2734 ; GFX12-NEXT:    v_mov_b32_e32 v5, s17
2735 ; GFX12-NEXT:    s_lshr_b32 s12, s5, 24
2736 ; GFX12-NEXT:    s_bfe_u32 s13, s5, 0x80008
2737 ; GFX12-NEXT:    s_and_b32 s27, s5, 0xff
2738 ; GFX12-NEXT:    s_bfe_u32 s5, s5, 0x80010
2739 ; GFX12-NEXT:    v_dual_mov_b32 v4, s29 :: v_dual_mov_b32 v7, s16
2740 ; GFX12-NEXT:    v_dual_mov_b32 v6, s7 :: v_dual_mov_b32 v13, s15
2741 ; GFX12-NEXT:    s_lshr_b32 s2, s4, 24
2742 ; GFX12-NEXT:    s_bfe_u32 s3, s4, 0x80008
2743 ; GFX12-NEXT:    s_and_b32 s26, s4, 0xff
2744 ; GFX12-NEXT:    s_bfe_u32 s4, s4, 0x80010
2745 ; GFX12-NEXT:    v_dual_mov_b32 v12, s28 :: v_dual_mov_b32 v15, s14
2746 ; GFX12-NEXT:    v_dual_mov_b32 v14, s6 :: v_dual_mov_b32 v17, s13
2747 ; GFX12-NEXT:    v_dual_mov_b32 v16, s27 :: v_dual_mov_b32 v19, s12
2748 ; GFX12-NEXT:    v_dual_mov_b32 v18, s5 :: v_dual_mov_b32 v21, s3
2749 ; GFX12-NEXT:    v_dual_mov_b32 v20, s26 :: v_dual_mov_b32 v23, s2
2750 ; GFX12-NEXT:    v_mov_b32_e32 v22, s4
2751 ; GFX12-NEXT:    s_clause 0x5
2752 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[0:1] offset:80
2753 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:64
2754 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[0:1] offset:48
2755 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[0:1] offset:32
2756 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[0:1] offset:16
2757 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[0:1]
2758 ; GFX12-NEXT:    s_endpgm
2759   %load = load <32 x i8>, ptr addrspace(4) %in
2760   %ext = zext <32 x i8> %load to <32 x i32>
2761   store <32 x i32> %ext, ptr addrspace(1) %out
2762   ret void
2765 ; TODO: These should use DST, but for some there are redundant MOVs
2766 define amdgpu_kernel void @constant_sextload_v32i8_to_v32i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
2767 ; GFX6-NOHSA-LABEL: constant_sextload_v32i8_to_v32i32:
2768 ; GFX6-NOHSA:       ; %bb.0:
2769 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
2770 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2771 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2772 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
2773 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
2774 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2775 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s12, s4, 24
2776 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s13, s4, 0x80010
2777 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s14, s4, 0x80008
2778 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
2779 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s15, s5, 24
2780 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s16, s5, 0x80010
2781 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s17, s5, 0x80008
2782 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
2783 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s18, s6, 24
2784 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s19, s6, 0x80010
2785 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s20, s6, 0x80008
2786 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
2787 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s21, s7, 24
2788 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s22, s7, 0x80010
2789 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s23, s7, 0x80008
2790 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
2791 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s24, s8, 24
2792 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s25, s8, 0x80010
2793 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s26, s8, 0x80008
2794 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s8, s8
2795 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s27, s9, 24
2796 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s28, s9, 0x80010
2797 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s29, s9, 0x80008
2798 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s9, s9
2799 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s30, s10, 24
2800 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s31, s10, 0x80010
2801 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s33, s10, 0x80008
2802 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s34, s11, 24
2803 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s35, s11, 0x80010
2804 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s36, s11, 0x80008
2805 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s11, s11
2806 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s10, s10
2807 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
2808 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s36
2809 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s35
2810 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s34
2811 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
2812 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2813 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
2814 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
2815 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s31
2816 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s30
2817 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:96
2818 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2819 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
2820 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s29
2821 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s28
2822 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s27
2823 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
2824 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2825 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
2826 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s26
2827 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
2828 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
2829 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
2830 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2831 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
2832 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
2833 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
2834 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s21
2835 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
2836 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2837 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
2838 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s20
2839 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
2840 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
2841 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
2842 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2843 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
2844 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
2845 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s16
2846 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s15
2847 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
2848 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
2849 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
2850 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s14
2851 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
2852 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
2853 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
2854 ; GFX6-NOHSA-NEXT:    s_endpgm
2856 ; GFX7-HSA-LABEL: constant_sextload_v32i8_to_v32i32:
2857 ; GFX7-HSA:       ; %bb.0:
2858 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
2859 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2860 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2861 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
2862 ; GFX7-HSA-NEXT:    s_ashr_i32 s12, s4, 24
2863 ; GFX7-HSA-NEXT:    s_bfe_i32 s13, s4, 0x80010
2864 ; GFX7-HSA-NEXT:    s_bfe_i32 s14, s4, 0x80008
2865 ; GFX7-HSA-NEXT:    s_ashr_i32 s15, s5, 24
2866 ; GFX7-HSA-NEXT:    s_bfe_i32 s16, s5, 0x80010
2867 ; GFX7-HSA-NEXT:    s_bfe_i32 s17, s5, 0x80008
2868 ; GFX7-HSA-NEXT:    s_ashr_i32 s18, s6, 24
2869 ; GFX7-HSA-NEXT:    s_bfe_i32 s19, s6, 0x80010
2870 ; GFX7-HSA-NEXT:    s_bfe_i32 s20, s6, 0x80008
2871 ; GFX7-HSA-NEXT:    s_ashr_i32 s21, s7, 24
2872 ; GFX7-HSA-NEXT:    s_bfe_i32 s22, s7, 0x80010
2873 ; GFX7-HSA-NEXT:    s_bfe_i32 s23, s7, 0x80008
2874 ; GFX7-HSA-NEXT:    s_ashr_i32 s24, s8, 24
2875 ; GFX7-HSA-NEXT:    s_bfe_i32 s25, s8, 0x80010
2876 ; GFX7-HSA-NEXT:    s_bfe_i32 s26, s8, 0x80008
2877 ; GFX7-HSA-NEXT:    s_ashr_i32 s27, s9, 24
2878 ; GFX7-HSA-NEXT:    s_bfe_i32 s28, s9, 0x80010
2879 ; GFX7-HSA-NEXT:    s_bfe_i32 s29, s9, 0x80008
2880 ; GFX7-HSA-NEXT:    s_ashr_i32 s30, s10, 24
2881 ; GFX7-HSA-NEXT:    s_bfe_i32 s31, s10, 0x80010
2882 ; GFX7-HSA-NEXT:    s_bfe_i32 s33, s10, 0x80008
2883 ; GFX7-HSA-NEXT:    s_ashr_i32 s2, s11, 24
2884 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s11, 0x80010
2885 ; GFX7-HSA-NEXT:    s_bfe_i32 s34, s11, 0x80008
2886 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
2887 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x70
2888 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
2889 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2890 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2891 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s11, s11
2892 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2893 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x60
2894 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s11
2895 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s34
2896 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2897 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2898 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2899 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s10, s10
2900 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2901 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x50
2902 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
2903 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s33
2904 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s31
2905 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s30
2906 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2907 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2908 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2909 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s9, s9
2910 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2911 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 64
2912 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s9
2913 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s29
2914 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s28
2915 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s27
2916 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2917 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2918 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2919 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s8, s8
2920 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2921 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
2922 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
2923 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s26
2924 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s25
2925 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s24
2926 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2927 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2928 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2929 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s7
2930 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2931 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
2932 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
2933 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s23
2934 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s22
2935 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s21
2936 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2937 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2938 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2939 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s6, s6
2940 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2941 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
2942 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
2943 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s20
2944 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s19
2945 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s18
2946 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
2947 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s5, s5
2948 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2949 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
2950 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
2951 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
2952 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s16
2953 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s15
2954 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
2955 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s4, s4
2956 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2957 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
2958 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
2959 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s14
2960 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s13
2961 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s12
2962 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
2963 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
2964 ; GFX7-HSA-NEXT:    s_endpgm
2966 ; GFX8-NOHSA-LABEL: constant_sextload_v32i8_to_v32i32:
2967 ; GFX8-NOHSA:       ; %bb.0:
2968 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
2969 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2970 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
2971 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
2972 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s12, s4, 24
2973 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s13, s4, 0x80010
2974 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s14, s4, 0x80008
2975 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s15, s5, 24
2976 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s16, s5, 0x80010
2977 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s17, s5, 0x80008
2978 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s18, s6, 24
2979 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s19, s6, 0x80010
2980 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s20, s6, 0x80008
2981 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s21, s7, 24
2982 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s22, s7, 0x80010
2983 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s23, s7, 0x80008
2984 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s24, s8, 24
2985 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s25, s8, 0x80010
2986 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s26, s8, 0x80008
2987 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s27, s9, 24
2988 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s28, s9, 0x80010
2989 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s29, s9, 0x80008
2990 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s30, s10, 24
2991 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s31, s10, 0x80010
2992 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s33, s10, 0x80008
2993 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s2, s11, 24
2994 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s11, 0x80010
2995 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s34, s11, 0x80008
2996 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
2997 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x70
2998 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
2999 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3000 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3001 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s11, s11
3002 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3003 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x60
3004 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
3005 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s34
3006 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3007 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3008 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3009 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s10, s10
3010 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3011 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x50
3012 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
3013 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
3014 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s31
3015 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s30
3016 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3017 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3018 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3019 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s9, s9
3020 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3021 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 64
3022 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
3023 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s29
3024 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s28
3025 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s27
3026 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3027 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3028 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3029 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s8, s8
3030 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3031 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
3032 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
3033 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s26
3034 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
3035 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
3036 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3037 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3038 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3039 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
3040 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3041 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
3042 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
3043 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
3044 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
3045 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s21
3046 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3047 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3048 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3049 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
3050 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3051 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
3052 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
3053 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s20
3054 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
3055 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
3056 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
3057 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
3058 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3059 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3060 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
3061 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
3062 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s16
3063 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s15
3064 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3065 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
3066 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3067 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
3068 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
3069 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s14
3070 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
3071 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
3072 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
3073 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3074 ; GFX8-NOHSA-NEXT:    s_endpgm
3076 ; EG-LABEL: constant_sextload_v32i8_to_v32i32:
3077 ; EG:       ; %bb.0:
3078 ; EG-NEXT:    ALU 0, @18, KC0[CB0:0-32], KC1[]
3079 ; EG-NEXT:    TEX 0 @14
3080 ; EG-NEXT:    ALU 18, @19, KC0[CB0:0-32], KC1[]
3081 ; EG-NEXT:    TEX 0 @16
3082 ; EG-NEXT:    ALU 75, @38, KC0[CB0:0-32], KC1[]
3083 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T24.XYZW, T26.X, 0
3084 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T23.XYZW, T25.X, 0
3085 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T12.X, 0
3086 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T22.XYZW, T17.X, 0
3087 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T16.X, 0
3088 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T15.X, 0
3089 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T14.X, 0
3090 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T18.XYZW, T13.X, 1
3091 ; EG-NEXT:    CF_END
3092 ; EG-NEXT:    Fetch clause starting at 14:
3093 ; EG-NEXT:     VTX_READ_128 T12.XYZW, T11.X, 16, #1
3094 ; EG-NEXT:    Fetch clause starting at 16:
3095 ; EG-NEXT:     VTX_READ_128 T11.XYZW, T11.X, 0, #1
3096 ; EG-NEXT:    ALU clause starting at 18:
3097 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
3098 ; EG-NEXT:    ALU clause starting at 19:
3099 ; EG-NEXT:     LSHR T13.X, KC0[2].Y, literal.x,
3100 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
3101 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3102 ; EG-NEXT:     LSHR T14.X, PV.W, literal.x,
3103 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
3104 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
3105 ; EG-NEXT:     LSHR T15.X, PV.W, literal.x,
3106 ; EG-NEXT:     LSHR T0.Z, T12.W, literal.y,
3107 ; EG-NEXT:     LSHR T0.W, T12.Z, literal.z,
3108 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
3109 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3110 ; EG-NEXT:    8(1.121039e-44), 48(6.726233e-44)
3111 ; EG-NEXT:     LSHR T16.X, PS, literal.x,
3112 ; EG-NEXT:     LSHR T0.Y, T12.W, literal.y,
3113 ; EG-NEXT:     LSHR T1.Z, T12.Z, literal.z,
3114 ; EG-NEXT:     LSHR T1.W, T12.Y, literal.w,
3115 ; EG-NEXT:     LSHR * T2.W, T12.Z, literal.y,
3116 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
3117 ; EG-NEXT:    16(2.242078e-44), 8(1.121039e-44)
3118 ; EG-NEXT:    ALU clause starting at 38:
3119 ; EG-NEXT:     ADD_INT * T3.W, KC0[2].Y, literal.x,
3120 ; EG-NEXT:    64(8.968310e-44), 0(0.000000e+00)
3121 ; EG-NEXT:     LSHR T17.X, PV.W, literal.x,
3122 ; EG-NEXT:     LSHR T1.Y, T12.Y, literal.y,
3123 ; EG-NEXT:     LSHR T2.Z, T12.Y, literal.z,
3124 ; EG-NEXT:     LSHR T3.W, T12.X, literal.y,
3125 ; EG-NEXT:     LSHR * T4.W, T12.X, literal.z,
3126 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3127 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
3128 ; EG-NEXT:     BFE_INT T18.X, T11.X, 0.0, literal.x,
3129 ; EG-NEXT:     LSHR T2.Y, T11.W, literal.y,
3130 ; EG-NEXT:     LSHR T3.Z, T11.W, literal.z,
3131 ; EG-NEXT:     LSHR T5.W, T11.Z, literal.y,
3132 ; EG-NEXT:     LSHR * T6.W, T11.X, literal.z,
3133 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
3134 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
3135 ; EG-NEXT:     BFE_INT T19.X, T11.Y, 0.0, literal.x,
3136 ; EG-NEXT:     LSHR T3.Y, T11.Z, literal.y,
3137 ; EG-NEXT:     LSHR T4.Z, T11.Y, literal.y,
3138 ; EG-NEXT:     BFE_INT T18.W, PS, 0.0, literal.x,
3139 ; EG-NEXT:     LSHR * T6.W, T11.X, literal.z,
3140 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
3141 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
3142 ; EG-NEXT:     BFE_INT T20.X, T11.Z, 0.0, literal.x,
3143 ; EG-NEXT:     LSHR T4.Y, T11.Y, literal.y,
3144 ; EG-NEXT:     BFE_INT T18.Z, PS, 0.0, literal.x,
3145 ; EG-NEXT:     BFE_INT T19.W, PV.Z, 0.0, literal.x,
3146 ; EG-NEXT:     LSHR * T6.W, T11.X, literal.x,
3147 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
3148 ; EG-NEXT:     BFE_INT T21.X, T11.W, 0.0, literal.x,
3149 ; EG-NEXT:     BFE_INT T18.Y, PS, 0.0, literal.x,
3150 ; EG-NEXT:     BFE_INT T19.Z, PV.Y, 0.0, literal.x,
3151 ; EG-NEXT:     BFE_INT T20.W, T3.Y, 0.0, literal.x,
3152 ; EG-NEXT:     LSHR * T6.W, T11.Y, literal.x,
3153 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
3154 ; EG-NEXT:     BFE_INT T22.X, T12.X, 0.0, literal.x,
3155 ; EG-NEXT:     BFE_INT T19.Y, PS, 0.0, literal.x,
3156 ; EG-NEXT:     BFE_INT T20.Z, T5.W, 0.0, literal.x,
3157 ; EG-NEXT:     BFE_INT T21.W, T3.Z, 0.0, literal.x,
3158 ; EG-NEXT:     LSHR * T5.W, T11.Z, literal.x,
3159 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
3160 ; EG-NEXT:     BFE_INT T11.X, T12.Y, 0.0, literal.x,
3161 ; EG-NEXT:     BFE_INT T20.Y, PS, 0.0, literal.x,
3162 ; EG-NEXT:     BFE_INT T21.Z, T2.Y, 0.0, literal.x, BS:VEC_120/SCL_212
3163 ; EG-NEXT:     BFE_INT T22.W, T4.W, 0.0, literal.x,
3164 ; EG-NEXT:     LSHR * T4.W, T11.W, literal.x,
3165 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
3166 ; EG-NEXT:     BFE_INT T23.X, T12.Z, 0.0, literal.x,
3167 ; EG-NEXT:     BFE_INT T21.Y, PS, 0.0, literal.x,
3168 ; EG-NEXT:     BFE_INT T22.Z, T3.W, 0.0, literal.x,
3169 ; EG-NEXT:     BFE_INT T11.W, T2.Z, 0.0, literal.x, BS:VEC_120/SCL_212
3170 ; EG-NEXT:     LSHR * T3.W, T12.X, literal.x,
3171 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
3172 ; EG-NEXT:     BFE_INT T24.X, T12.W, 0.0, literal.x,
3173 ; EG-NEXT:     BFE_INT T22.Y, PS, 0.0, literal.x,
3174 ; EG-NEXT:     BFE_INT T11.Z, T1.Y, 0.0, literal.x,
3175 ; EG-NEXT:     BFE_INT T23.W, T2.W, 0.0, literal.x, BS:VEC_120/SCL_212
3176 ; EG-NEXT:     ADD_INT * T2.W, KC0[2].Y, literal.y,
3177 ; EG-NEXT:    8(1.121039e-44), 80(1.121039e-43)
3178 ; EG-NEXT:     LSHR T12.X, PS, literal.x,
3179 ; EG-NEXT:     BFE_INT T11.Y, T1.W, 0.0, literal.y,
3180 ; EG-NEXT:     BFE_INT T23.Z, T1.Z, 0.0, literal.y,
3181 ; EG-NEXT:     BFE_INT T24.W, T0.Y, 0.0, literal.y,
3182 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
3183 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
3184 ; EG-NEXT:    96(1.345247e-43), 0(0.000000e+00)
3185 ; EG-NEXT:     LSHR T25.X, PS, literal.x,
3186 ; EG-NEXT:     BFE_INT T23.Y, T0.W, 0.0, literal.y,
3187 ; EG-NEXT:     BFE_INT T24.Z, T0.Z, 0.0, literal.y,
3188 ; EG-NEXT:     LSHR T0.W, T12.W, literal.y, BS:VEC_120/SCL_212
3189 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
3190 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
3191 ; EG-NEXT:    112(1.569454e-43), 0(0.000000e+00)
3192 ; EG-NEXT:     LSHR T26.X, PS, literal.x,
3193 ; EG-NEXT:     BFE_INT * T24.Y, PV.W, 0.0, literal.y,
3194 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
3196 ; GFX12-LABEL: constant_sextload_v32i8_to_v32i32:
3197 ; GFX12:       ; %bb.0:
3198 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
3199 ; GFX12-NEXT:    s_wait_kmcnt 0x0
3200 ; GFX12-NEXT:    s_load_b256 s[4:11], s[2:3], 0x0
3201 ; GFX12-NEXT:    s_wait_kmcnt 0x0
3202 ; GFX12-NEXT:    s_ashr_i32 s31, s11, 24
3203 ; GFX12-NEXT:    s_bfe_i32 s33, s11, 0x80010
3204 ; GFX12-NEXT:    s_sext_i32_i8 s34, s11
3205 ; GFX12-NEXT:    s_bfe_i32 s11, s11, 0x80008
3206 ; GFX12-NEXT:    s_ashr_i32 s28, s10, 24
3207 ; GFX12-NEXT:    s_bfe_i32 s29, s10, 0x80010
3208 ; GFX12-NEXT:    s_bfe_i32 s30, s10, 0x80008
3209 ; GFX12-NEXT:    s_sext_i32_i8 s10, s10
3210 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v1, s11
3211 ; GFX12-NEXT:    v_dual_mov_b32 v0, s34 :: v_dual_mov_b32 v3, s31
3212 ; GFX12-NEXT:    v_dual_mov_b32 v2, s33 :: v_dual_mov_b32 v5, s30
3213 ; GFX12-NEXT:    s_bfe_i32 s27, s9, 0x80008
3214 ; GFX12-NEXT:    v_dual_mov_b32 v4, s10 :: v_dual_mov_b32 v7, s28
3215 ; GFX12-NEXT:    v_dual_mov_b32 v6, s29 :: v_dual_mov_b32 v9, s27
3216 ; GFX12-NEXT:    s_ashr_i32 s25, s9, 24
3217 ; GFX12-NEXT:    s_bfe_i32 s26, s9, 0x80010
3218 ; GFX12-NEXT:    s_sext_i32_i8 s9, s9
3219 ; GFX12-NEXT:    s_ashr_i32 s22, s8, 24
3220 ; GFX12-NEXT:    s_bfe_i32 s23, s8, 0x80010
3221 ; GFX12-NEXT:    s_bfe_i32 s24, s8, 0x80008
3222 ; GFX12-NEXT:    s_sext_i32_i8 s8, s8
3223 ; GFX12-NEXT:    s_ashr_i32 s19, s7, 24
3224 ; GFX12-NEXT:    s_bfe_i32 s20, s7, 0x80010
3225 ; GFX12-NEXT:    s_bfe_i32 s21, s7, 0x80008
3226 ; GFX12-NEXT:    s_sext_i32_i8 s7, s7
3227 ; GFX12-NEXT:    v_dual_mov_b32 v8, s9 :: v_dual_mov_b32 v11, s25
3228 ; GFX12-NEXT:    s_wait_alu 0xfffe
3229 ; GFX12-NEXT:    v_mov_b32_e32 v10, s26
3230 ; GFX12-NEXT:    s_ashr_i32 s16, s6, 24
3231 ; GFX12-NEXT:    s_bfe_i32 s17, s6, 0x80010
3232 ; GFX12-NEXT:    s_bfe_i32 s18, s6, 0x80008
3233 ; GFX12-NEXT:    s_sext_i32_i8 s6, s6
3234 ; GFX12-NEXT:    s_clause 0x1
3235 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:112
3236 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[0:1] offset:96
3237 ; GFX12-NEXT:    v_dual_mov_b32 v1, s24 :: v_dual_mov_b32 v0, s8
3238 ; GFX12-NEXT:    v_dual_mov_b32 v3, s22 :: v_dual_mov_b32 v2, s23
3239 ; GFX12-NEXT:    v_mov_b32_e32 v5, s21
3240 ; GFX12-NEXT:    s_ashr_i32 s13, s5, 24
3241 ; GFX12-NEXT:    s_bfe_i32 s14, s5, 0x80010
3242 ; GFX12-NEXT:    s_bfe_i32 s15, s5, 0x80008
3243 ; GFX12-NEXT:    s_sext_i32_i8 s5, s5
3244 ; GFX12-NEXT:    v_dual_mov_b32 v4, s7 :: v_dual_mov_b32 v7, s19
3245 ; GFX12-NEXT:    v_dual_mov_b32 v6, s20 :: v_dual_mov_b32 v13, s18
3246 ; GFX12-NEXT:    s_ashr_i32 s2, s4, 24
3247 ; GFX12-NEXT:    s_bfe_i32 s3, s4, 0x80010
3248 ; GFX12-NEXT:    s_bfe_i32 s12, s4, 0x80008
3249 ; GFX12-NEXT:    s_sext_i32_i8 s4, s4
3250 ; GFX12-NEXT:    v_dual_mov_b32 v12, s6 :: v_dual_mov_b32 v15, s16
3251 ; GFX12-NEXT:    v_dual_mov_b32 v14, s17 :: v_dual_mov_b32 v17, s15
3252 ; GFX12-NEXT:    v_dual_mov_b32 v16, s5 :: v_dual_mov_b32 v19, s13
3253 ; GFX12-NEXT:    v_dual_mov_b32 v18, s14 :: v_dual_mov_b32 v21, s12
3254 ; GFX12-NEXT:    v_dual_mov_b32 v20, s4 :: v_dual_mov_b32 v23, s2
3255 ; GFX12-NEXT:    v_mov_b32_e32 v22, s3
3256 ; GFX12-NEXT:    s_clause 0x5
3257 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[0:1] offset:80
3258 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:64
3259 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[0:1] offset:48
3260 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[0:1] offset:32
3261 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[0:1] offset:16
3262 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[0:1]
3263 ; GFX12-NEXT:    s_endpgm
3264   %load = load <32 x i8>, ptr addrspace(4) %in
3265   %ext = sext <32 x i8> %load to <32 x i32>
3266   store <32 x i32> %ext, ptr addrspace(1) %out
3267   ret void
3270 define amdgpu_kernel void @constant_zextload_v64i8_to_v64i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
3271 ; GFX6-NOHSA-LABEL: constant_zextload_v64i8_to_v64i32:
3272 ; GFX6-NOHSA:       ; %bb.0:
3273 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[16:19], s[4:5], 0x9
3274 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
3275 ; GFX6-NOHSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
3276 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
3277 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s18, s0, 24
3278 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s19, s0, 0x80008
3279 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s20, s1, 24
3280 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s21, s1, 0x80008
3281 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s22, s2, 24
3282 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s23, s2, 0x80008
3283 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s24, s3, 24
3284 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s26, s3, 0x80008
3285 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s27, s4, 24
3286 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s28, s4, 0x80008
3287 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s29, s5, 24
3288 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s30, s5, 0x80008
3289 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s31, s6, 24
3290 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s33, s6, 0x80008
3291 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s34, s7, 24
3292 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s35, s7, 0x80008
3293 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s36, s8, 24
3294 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s37, s8, 0x80008
3295 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s38, s9, 24
3296 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s39, s9, 0x80008
3297 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s40, s10, 24
3298 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s41, s10, 0x80008
3299 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s42, s11, 24
3300 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s43, s11, 0x80008
3301 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s44, s12, 24
3302 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s45, s12, 0x80008
3303 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s46, s13, 24
3304 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s47, s13, 0x80008
3305 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s48, s14, 24
3306 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s49, s14, 0x80008
3307 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s50, s15, 24
3308 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s51, s15, 0x80008
3309 ; GFX6-NOHSA-NEXT:    s_and_b32 s52, s0, 0xff
3310 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s25, s0, 0x80010
3311 ; GFX6-NOHSA-NEXT:    s_and_b32 s53, s1, 0xff
3312 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s54, s1, 0x80010
3313 ; GFX6-NOHSA-NEXT:    s_and_b32 s55, s2, 0xff
3314 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s56, s2, 0x80010
3315 ; GFX6-NOHSA-NEXT:    s_and_b32 s57, s3, 0xff
3316 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s58, s3, 0x80010
3317 ; GFX6-NOHSA-NEXT:    s_and_b32 s59, s4, 0xff
3318 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
3319 ; GFX6-NOHSA-NEXT:    s_and_b32 s60, s5, 0xff
3320 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
3321 ; GFX6-NOHSA-NEXT:    s_and_b32 s61, s6, 0xff
3322 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
3323 ; GFX6-NOHSA-NEXT:    s_and_b32 s62, s7, 0xff
3324 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
3325 ; GFX6-NOHSA-NEXT:    s_and_b32 s63, s8, 0xff
3326 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
3327 ; GFX6-NOHSA-NEXT:    s_and_b32 s64, s9, 0xff
3328 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
3329 ; GFX6-NOHSA-NEXT:    s_and_b32 s65, s10, 0xff
3330 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
3331 ; GFX6-NOHSA-NEXT:    s_and_b32 s66, s11, 0xff
3332 ; GFX6-NOHSA-NEXT:    s_and_b32 s67, s12, 0xff
3333 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s12, s12, 0x80010
3334 ; GFX6-NOHSA-NEXT:    s_and_b32 s68, s13, 0xff
3335 ; GFX6-NOHSA-NEXT:    s_and_b32 s69, s14, 0xff
3336 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s14, s14, 0x80010
3337 ; GFX6-NOHSA-NEXT:    s_and_b32 s70, s15, 0xff
3338 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s15, s15, 0x80010
3339 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s13, s13, 0x80010
3340 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
3341 ; GFX6-NOHSA-NEXT:    s_mov_b32 s0, s16
3342 ; GFX6-NOHSA-NEXT:    s_mov_b32 s1, s17
3343 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
3344 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
3345 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s70
3346 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s51
3347 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
3348 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s50
3349 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s69
3350 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s49
3351 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s14
3352 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s48
3353 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s68
3354 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s47
3355 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s13
3356 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s46
3357 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s67
3358 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s45
3359 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s12
3360 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:240
3361 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:224
3362 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[0:3], 0 offset:208
3363 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s44
3364 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0 offset:192
3365 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(3)
3366 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s66
3367 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s43
3368 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
3369 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s42
3370 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:176
3371 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3372 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s65
3373 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s41
3374 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
3375 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s40
3376 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:160
3377 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3378 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s64
3379 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s39
3380 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
3381 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s38
3382 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:144
3383 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3384 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s63
3385 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s37
3386 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
3387 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s36
3388 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:128
3389 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3390 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s62
3391 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s35
3392 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
3393 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s34
3394 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
3395 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3396 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s61
3397 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
3398 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
3399 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s31
3400 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:96
3401 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3402 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s60
3403 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s30
3404 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
3405 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s29
3406 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
3407 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3408 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s59
3409 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s28
3410 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
3411 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s27
3412 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
3413 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3414 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s57
3415 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s26
3416 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s58
3417 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
3418 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
3419 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3420 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s55
3421 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
3422 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s56
3423 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s22
3424 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
3425 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3426 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s53
3427 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s21
3428 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s54
3429 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s20
3430 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
3431 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
3432 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s52
3433 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
3434 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
3435 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
3436 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
3437 ; GFX6-NOHSA-NEXT:    s_endpgm
3439 ; GFX7-HSA-LABEL: constant_zextload_v64i8_to_v64i32:
3440 ; GFX7-HSA:       ; %bb.0:
3441 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[16:19], s[8:9], 0x0
3442 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
3443 ; GFX7-HSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
3444 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
3445 ; GFX7-HSA-NEXT:    s_lshr_b32 s18, s0, 24
3446 ; GFX7-HSA-NEXT:    s_bfe_u32 s19, s0, 0x80008
3447 ; GFX7-HSA-NEXT:    s_lshr_b32 s20, s1, 24
3448 ; GFX7-HSA-NEXT:    s_bfe_u32 s21, s1, 0x80008
3449 ; GFX7-HSA-NEXT:    s_lshr_b32 s22, s2, 24
3450 ; GFX7-HSA-NEXT:    s_bfe_u32 s23, s2, 0x80008
3451 ; GFX7-HSA-NEXT:    s_lshr_b32 s25, s3, 24
3452 ; GFX7-HSA-NEXT:    s_bfe_u32 s26, s3, 0x80008
3453 ; GFX7-HSA-NEXT:    s_lshr_b32 s28, s4, 24
3454 ; GFX7-HSA-NEXT:    s_bfe_u32 s29, s4, 0x80008
3455 ; GFX7-HSA-NEXT:    s_lshr_b32 s31, s5, 24
3456 ; GFX7-HSA-NEXT:    s_bfe_u32 s33, s5, 0x80008
3457 ; GFX7-HSA-NEXT:    s_lshr_b32 s35, s6, 24
3458 ; GFX7-HSA-NEXT:    s_bfe_u32 s36, s6, 0x80008
3459 ; GFX7-HSA-NEXT:    s_lshr_b32 s38, s7, 24
3460 ; GFX7-HSA-NEXT:    s_bfe_u32 s39, s7, 0x80008
3461 ; GFX7-HSA-NEXT:    s_lshr_b32 s41, s8, 24
3462 ; GFX7-HSA-NEXT:    s_bfe_u32 s42, s8, 0x80008
3463 ; GFX7-HSA-NEXT:    s_lshr_b32 s43, s9, 24
3464 ; GFX7-HSA-NEXT:    s_bfe_u32 s44, s9, 0x80008
3465 ; GFX7-HSA-NEXT:    s_lshr_b32 s45, s10, 24
3466 ; GFX7-HSA-NEXT:    s_bfe_u32 s46, s10, 0x80008
3467 ; GFX7-HSA-NEXT:    s_lshr_b32 s47, s11, 24
3468 ; GFX7-HSA-NEXT:    s_bfe_u32 s48, s11, 0x80008
3469 ; GFX7-HSA-NEXT:    s_lshr_b32 s49, s12, 24
3470 ; GFX7-HSA-NEXT:    s_bfe_u32 s50, s12, 0x80008
3471 ; GFX7-HSA-NEXT:    s_lshr_b32 s51, s13, 24
3472 ; GFX7-HSA-NEXT:    s_bfe_u32 s52, s13, 0x80008
3473 ; GFX7-HSA-NEXT:    s_lshr_b32 s53, s14, 24
3474 ; GFX7-HSA-NEXT:    s_bfe_u32 s54, s14, 0x80008
3475 ; GFX7-HSA-NEXT:    s_lshr_b32 s55, s15, 24
3476 ; GFX7-HSA-NEXT:    s_bfe_u32 s56, s15, 0x80008
3477 ; GFX7-HSA-NEXT:    s_and_b32 s24, s0, 0xff
3478 ; GFX7-HSA-NEXT:    s_bfe_u32 s0, s0, 0x80010
3479 ; GFX7-HSA-NEXT:    s_and_b32 s27, s1, 0xff
3480 ; GFX7-HSA-NEXT:    s_bfe_u32 s1, s1, 0x80010
3481 ; GFX7-HSA-NEXT:    s_and_b32 s30, s2, 0xff
3482 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
3483 ; GFX7-HSA-NEXT:    s_and_b32 s34, s3, 0xff
3484 ; GFX7-HSA-NEXT:    s_bfe_u32 s3, s3, 0x80010
3485 ; GFX7-HSA-NEXT:    s_and_b32 s37, s4, 0xff
3486 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
3487 ; GFX7-HSA-NEXT:    s_and_b32 s40, s5, 0xff
3488 ; GFX7-HSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
3489 ; GFX7-HSA-NEXT:    s_and_b32 s57, s6, 0xff
3490 ; GFX7-HSA-NEXT:    s_bfe_u32 s58, s6, 0x80010
3491 ; GFX7-HSA-NEXT:    s_and_b32 s59, s7, 0xff
3492 ; GFX7-HSA-NEXT:    s_bfe_u32 s60, s7, 0x80010
3493 ; GFX7-HSA-NEXT:    s_and_b32 s61, s8, 0xff
3494 ; GFX7-HSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
3495 ; GFX7-HSA-NEXT:    s_and_b32 s62, s9, 0xff
3496 ; GFX7-HSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
3497 ; GFX7-HSA-NEXT:    s_and_b32 s63, s10, 0xff
3498 ; GFX7-HSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
3499 ; GFX7-HSA-NEXT:    s_and_b32 s64, s11, 0xff
3500 ; GFX7-HSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
3501 ; GFX7-HSA-NEXT:    s_and_b32 s65, s12, 0xff
3502 ; GFX7-HSA-NEXT:    s_bfe_u32 s12, s12, 0x80010
3503 ; GFX7-HSA-NEXT:    s_and_b32 s66, s13, 0xff
3504 ; GFX7-HSA-NEXT:    s_bfe_u32 s13, s13, 0x80010
3505 ; GFX7-HSA-NEXT:    s_and_b32 s67, s14, 0xff
3506 ; GFX7-HSA-NEXT:    s_bfe_u32 s14, s14, 0x80010
3507 ; GFX7-HSA-NEXT:    s_and_b32 s68, s15, 0xff
3508 ; GFX7-HSA-NEXT:    s_bfe_u32 s15, s15, 0x80010
3509 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xf0
3510 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3511 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s7
3512 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s6
3513 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xe0
3514 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3515 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v25, s7
3516 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v24, s6
3517 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xd0
3518 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3519 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v27, s7
3520 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v26, s6
3521 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xc0
3522 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3523 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v29, s7
3524 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v28, s6
3525 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xb0
3526 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3527 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v31, s7
3528 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v30, s6
3529 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0xa0
3530 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3531 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v33, s7
3532 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v32, s6
3533 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x90
3534 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s67
3535 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s54
3536 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s14
3537 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s53
3538 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3539 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[24:25], v[4:7]
3540 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v25, s7
3541 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v24, s6
3542 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x80
3543 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3544 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v35, s7
3545 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s68
3546 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s56
3547 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s15
3548 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s55
3549 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s66
3550 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s52
3551 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v10, s13
3552 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v11, s51
3553 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v12, s65
3554 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v13, s50
3555 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v14, s12
3556 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v15, s49
3557 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v16, s64
3558 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v17, s48
3559 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v18, s11
3560 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v19, s47
3561 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v34, s6
3562 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s61
3563 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s42
3564 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s8
3565 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s41
3566 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x70
3567 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v20, s63
3568 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v21, s46
3569 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[22:23], v[0:3]
3570 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s10
3571 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s62
3572 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s45
3573 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s44
3574 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[26:27], v[8:11]
3575 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s9
3576 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[28:29], v[12:15]
3577 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s43
3578 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[30:31], v[16:19]
3579 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[32:33], v[20:23]
3580 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[24:25], v[0:3]
3581 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[34:35], v[4:7]
3582 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3583 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
3584 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s59
3585 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s39
3586 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s60
3587 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s38
3588 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
3589 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x60
3590 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3591 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3592 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
3593 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s57
3594 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s36
3595 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s58
3596 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s35
3597 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
3598 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x50
3599 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3600 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
3601 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
3602 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s40
3603 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s33
3604 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
3605 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s31
3606 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
3607 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3608 ; GFX7-HSA-NEXT:    s_nop 0
3609 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
3610 ; GFX7-HSA-NEXT:    s_add_u32 s4, s16, 64
3611 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s17, 0
3612 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
3613 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s37
3614 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s29
3615 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s28
3616 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
3617 ; GFX7-HSA-NEXT:    s_add_u32 s4, s16, 48
3618 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3619 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s17, 0
3620 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
3621 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s34
3622 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s26
3623 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
3624 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s25
3625 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
3626 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3627 ; GFX7-HSA-NEXT:    s_nop 0
3628 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
3629 ; GFX7-HSA-NEXT:    s_add_u32 s2, s16, 32
3630 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s17, 0
3631 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
3632 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
3633 ; GFX7-HSA-NEXT:    s_add_u32 s2, s16, 16
3634 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s30
3635 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s23
3636 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s22
3637 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s17, 0
3638 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3639 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
3640 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s27
3641 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s21
3642 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s1
3643 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s20
3644 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
3645 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3646 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s16
3647 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s24
3648 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s19
3649 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
3650 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s18
3651 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s17
3652 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3653 ; GFX7-HSA-NEXT:    s_endpgm
3655 ; GFX8-NOHSA-LABEL: constant_zextload_v64i8_to_v64i32:
3656 ; GFX8-NOHSA:       ; %bb.0:
3657 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[16:19], s[4:5], 0x24
3658 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
3659 ; GFX8-NOHSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
3660 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
3661 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s18, s0, 24
3662 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s19, s0, 0x80008
3663 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s20, s1, 24
3664 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s21, s1, 0x80008
3665 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s22, s2, 24
3666 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s23, s2, 0x80008
3667 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s25, s3, 24
3668 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s26, s3, 0x80008
3669 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s28, s4, 24
3670 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s29, s4, 0x80008
3671 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s31, s5, 24
3672 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s33, s5, 0x80008
3673 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s35, s6, 24
3674 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s36, s6, 0x80008
3675 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s37, s7, 24
3676 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s38, s7, 0x80008
3677 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s39, s8, 24
3678 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s40, s8, 0x80008
3679 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s41, s9, 24
3680 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s42, s9, 0x80008
3681 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s43, s10, 24
3682 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s44, s10, 0x80008
3683 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s45, s11, 24
3684 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s46, s11, 0x80008
3685 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s47, s12, 24
3686 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s48, s12, 0x80008
3687 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s49, s13, 24
3688 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s50, s13, 0x80008
3689 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s51, s14, 24
3690 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s52, s14, 0x80008
3691 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s53, s15, 24
3692 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s54, s15, 0x80008
3693 ; GFX8-NOHSA-NEXT:    s_and_b32 s24, s0, 0xff
3694 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s0, s0, 0x80010
3695 ; GFX8-NOHSA-NEXT:    s_and_b32 s27, s1, 0xff
3696 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s1, s1, 0x80010
3697 ; GFX8-NOHSA-NEXT:    s_and_b32 s30, s2, 0xff
3698 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
3699 ; GFX8-NOHSA-NEXT:    s_and_b32 s34, s3, 0xff
3700 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s3, s3, 0x80010
3701 ; GFX8-NOHSA-NEXT:    s_and_b32 s55, s4, 0xff
3702 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
3703 ; GFX8-NOHSA-NEXT:    s_and_b32 s56, s5, 0xff
3704 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
3705 ; GFX8-NOHSA-NEXT:    s_and_b32 s57, s6, 0xff
3706 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s58, s6, 0x80010
3707 ; GFX8-NOHSA-NEXT:    s_and_b32 s59, s7, 0xff
3708 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s60, s7, 0x80010
3709 ; GFX8-NOHSA-NEXT:    s_and_b32 s61, s8, 0xff
3710 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
3711 ; GFX8-NOHSA-NEXT:    s_and_b32 s62, s9, 0xff
3712 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
3713 ; GFX8-NOHSA-NEXT:    s_and_b32 s63, s10, 0xff
3714 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
3715 ; GFX8-NOHSA-NEXT:    s_and_b32 s64, s11, 0xff
3716 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
3717 ; GFX8-NOHSA-NEXT:    s_and_b32 s65, s12, 0xff
3718 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s12, s12, 0x80010
3719 ; GFX8-NOHSA-NEXT:    s_and_b32 s66, s13, 0xff
3720 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s13, s13, 0x80010
3721 ; GFX8-NOHSA-NEXT:    s_and_b32 s67, s14, 0xff
3722 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s14, s14, 0x80010
3723 ; GFX8-NOHSA-NEXT:    s_and_b32 s6, s15, 0xff
3724 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s15, 0x80010
3725 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
3726 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xf0
3727 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
3728 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3729 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3730 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s54
3731 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s53
3732 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3733 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xe0
3734 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3735 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3736 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3737 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s67
3738 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s52
3739 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
3740 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s51
3741 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3742 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xd0
3743 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3744 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3745 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3746 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s66
3747 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s50
3748 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
3749 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s49
3750 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3751 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xc0
3752 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3753 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3754 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3755 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s65
3756 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s48
3757 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
3758 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s47
3759 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3760 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xb0
3761 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3762 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3763 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3764 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s64
3765 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s46
3766 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
3767 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s45
3768 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3769 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xa0
3770 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3771 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3772 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3773 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s63
3774 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s44
3775 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
3776 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s43
3777 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3778 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x90
3779 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3780 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3781 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3782 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s62
3783 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s42
3784 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
3785 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s41
3786 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3787 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x80
3788 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3789 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3790 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3791 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s61
3792 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s40
3793 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
3794 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s39
3795 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3796 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x70
3797 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3798 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3799 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3800 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s59
3801 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s38
3802 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s60
3803 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s37
3804 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3805 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x60
3806 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3807 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3808 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3809 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s57
3810 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s36
3811 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s58
3812 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s35
3813 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3814 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x50
3815 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3816 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
3817 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
3818 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s56
3819 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
3820 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
3821 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s31
3822 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
3823 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3824 ; GFX8-NOHSA-NEXT:    s_nop 0
3825 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
3826 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s16, 64
3827 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s17, 0
3828 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
3829 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s55
3830 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s29
3831 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s28
3832 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
3833 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s16, 48
3834 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3835 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s17, 0
3836 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
3837 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
3838 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s26
3839 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
3840 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s25
3841 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
3842 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3843 ; GFX8-NOHSA-NEXT:    s_nop 0
3844 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
3845 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s16, 32
3846 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s17, 0
3847 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3848 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3849 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s16, 16
3850 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s30
3851 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
3852 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s22
3853 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s17, 0
3854 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3855 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
3856 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s27
3857 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s21
3858 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s1
3859 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s20
3860 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
3861 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3862 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s16
3863 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s24
3864 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
3865 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
3866 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
3867 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s17
3868 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
3869 ; GFX8-NOHSA-NEXT:    s_endpgm
3871 ; EG-LABEL: constant_zextload_v64i8_to_v64i32:
3872 ; EG:       ; %bb.0:
3873 ; EG-NEXT:    ALU 0, @30, KC0[CB0:0-32], KC1[]
3874 ; EG-NEXT:    TEX 1 @22
3875 ; EG-NEXT:    ALU 59, @31, KC0[CB0:0-32], KC1[]
3876 ; EG-NEXT:    TEX 1 @26
3877 ; EG-NEXT:    ALU 88, @91, KC0[CB0:0-32], KC1[]
3878 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T48.XYZW, T50.X, 0
3879 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T46.XYZW, T49.X, 0
3880 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T45.XYZW, T47.X, 0
3881 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T43.XYZW, T32.X, 0
3882 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T41.XYZW, T44.X, 0
3883 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T39.XYZW, T42.X, 0
3884 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T38.XYZW, T40.X, 0
3885 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T36.XYZW, T33.X, 0
3886 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T34.XYZW, T37.X, 0
3887 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T35.X, 0
3888 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T30.XYZW, T31.X, 0
3889 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T28.XYZW, T22.X, 0
3890 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T26.XYZW, T29.X, 0
3891 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T24.XYZW, T27.X, 0
3892 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T25.X, 0
3893 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T23.X, 1
3894 ; EG-NEXT:    CF_END
3895 ; EG-NEXT:    Fetch clause starting at 22:
3896 ; EG-NEXT:     VTX_READ_128 T22.XYZW, T21.X, 16, #1
3897 ; EG-NEXT:     VTX_READ_128 T23.XYZW, T21.X, 0, #1
3898 ; EG-NEXT:    Fetch clause starting at 26:
3899 ; EG-NEXT:     VTX_READ_128 T32.XYZW, T21.X, 48, #1
3900 ; EG-NEXT:     VTX_READ_128 T33.XYZW, T21.X, 32, #1
3901 ; EG-NEXT:    ALU clause starting at 30:
3902 ; EG-NEXT:     MOV * T21.X, KC0[2].Z,
3903 ; EG-NEXT:    ALU clause starting at 31:
3904 ; EG-NEXT:     MOV * T0.W, literal.x,
3905 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
3906 ; EG-NEXT:     BFE_UINT * T19.Z, T23.X, literal.x, PV.W,
3907 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
3908 ; EG-NEXT:     BFE_UINT T19.Y, T23.X, literal.x, T0.W,
3909 ; EG-NEXT:     BFE_UINT T20.Z, T23.Y, literal.y, T0.W,
3910 ; EG-NEXT:     LSHR * T19.W, T23.X, literal.z,
3911 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
3912 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
3913 ; EG-NEXT:     AND_INT T19.X, T23.X, literal.x,
3914 ; EG-NEXT:     BFE_UINT T20.Y, T23.Y, literal.y, T0.W,
3915 ; EG-NEXT:     LSHR * T23.X, KC0[2].Y, literal.z,
3916 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
3917 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
3918 ; EG-NEXT:     BFE_UINT T24.Z, T23.Z, literal.x, T0.W,
3919 ; EG-NEXT:     LSHR * T20.W, T23.Y, literal.y,
3920 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
3921 ; EG-NEXT:     AND_INT T20.X, T23.Y, literal.x,
3922 ; EG-NEXT:     BFE_UINT T24.Y, T23.Z, literal.y, T0.W,
3923 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
3924 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
3925 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
3926 ; EG-NEXT:     LSHR T25.X, PV.W, literal.x,
3927 ; EG-NEXT:     BFE_UINT T26.Z, T23.W, literal.y, T0.W,
3928 ; EG-NEXT:     LSHR T24.W, T23.Z, literal.z,
3929 ; EG-NEXT:     AND_INT * T24.X, T23.Z, literal.w,
3930 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3931 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3932 ; EG-NEXT:     BFE_UINT T26.Y, T23.W, literal.x, T0.W,
3933 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3934 ; EG-NEXT:    8(1.121039e-44), 32(4.484155e-44)
3935 ; EG-NEXT:     LSHR T27.X, PV.W, literal.x,
3936 ; EG-NEXT:     BFE_UINT T28.Z, T22.X, literal.y, T0.W, BS:VEC_021/SCL_122
3937 ; EG-NEXT:     LSHR T26.W, T23.W, literal.z,
3938 ; EG-NEXT:     AND_INT * T26.X, T23.W, literal.w,
3939 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3940 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3941 ; EG-NEXT:     BFE_UINT T28.Y, T22.X, literal.x, T0.W,
3942 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3943 ; EG-NEXT:    8(1.121039e-44), 48(6.726233e-44)
3944 ; EG-NEXT:     LSHR T29.X, PV.W, literal.x,
3945 ; EG-NEXT:     BFE_UINT T30.Z, T22.Y, literal.y, T0.W,
3946 ; EG-NEXT:     LSHR T28.W, T22.X, literal.z,
3947 ; EG-NEXT:     AND_INT * T28.X, T22.X, literal.w,
3948 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3949 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3950 ; EG-NEXT:     BFE_UINT T30.Y, T22.Y, literal.x, T0.W,
3951 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3952 ; EG-NEXT:    8(1.121039e-44), 64(8.968310e-44)
3953 ; EG-NEXT:     LSHR T22.X, PV.W, literal.x,
3954 ; EG-NEXT:     LSHR T30.W, T22.Y, literal.y,
3955 ; EG-NEXT:     AND_INT * T30.X, T22.Y, literal.z,
3956 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
3957 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
3958 ; EG-NEXT:     BFE_UINT T21.Z, T22.Z, literal.x, T0.W,
3959 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3960 ; EG-NEXT:    16(2.242078e-44), 80(1.121039e-43)
3961 ; EG-NEXT:     LSHR T31.X, PV.W, literal.x,
3962 ; EG-NEXT:     BFE_UINT * T21.Y, T22.Z, literal.y, T0.W,
3963 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
3964 ; EG-NEXT:    ALU clause starting at 91:
3965 ; EG-NEXT:     BFE_UINT T34.Z, T22.W, literal.x, T0.W,
3966 ; EG-NEXT:     LSHR * T21.W, T22.Z, literal.y,
3967 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
3968 ; EG-NEXT:     AND_INT T21.X, T22.Z, literal.x,
3969 ; EG-NEXT:     BFE_UINT T34.Y, T22.W, literal.y, T0.W,
3970 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
3971 ; EG-NEXT:    255(3.573311e-43), 8(1.121039e-44)
3972 ; EG-NEXT:    96(1.345247e-43), 0(0.000000e+00)
3973 ; EG-NEXT:     LSHR T35.X, PV.W, literal.x,
3974 ; EG-NEXT:     BFE_UINT T36.Z, T33.X, literal.y, T0.W, BS:VEC_021/SCL_122
3975 ; EG-NEXT:     LSHR T34.W, T22.W, literal.z,
3976 ; EG-NEXT:     AND_INT * T34.X, T22.W, literal.w,
3977 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3978 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3979 ; EG-NEXT:     BFE_UINT T36.Y, T33.X, literal.x, T0.W,
3980 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3981 ; EG-NEXT:    8(1.121039e-44), 112(1.569454e-43)
3982 ; EG-NEXT:     LSHR T37.X, PV.W, literal.x,
3983 ; EG-NEXT:     BFE_UINT T38.Z, T33.Y, literal.y, T0.W,
3984 ; EG-NEXT:     LSHR T36.W, T33.X, literal.z,
3985 ; EG-NEXT:     AND_INT * T36.X, T33.X, literal.w,
3986 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3987 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3988 ; EG-NEXT:     BFE_UINT T38.Y, T33.Y, literal.x, T0.W,
3989 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3990 ; EG-NEXT:    8(1.121039e-44), 128(1.793662e-43)
3991 ; EG-NEXT:     LSHR T33.X, PV.W, literal.x,
3992 ; EG-NEXT:     BFE_UINT T39.Z, T33.Z, literal.y, T0.W,
3993 ; EG-NEXT:     LSHR T38.W, T33.Y, literal.z,
3994 ; EG-NEXT:     AND_INT * T38.X, T33.Y, literal.w,
3995 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
3996 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
3997 ; EG-NEXT:     BFE_UINT T39.Y, T33.Z, literal.x, T0.W,
3998 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
3999 ; EG-NEXT:    8(1.121039e-44), 144(2.017870e-43)
4000 ; EG-NEXT:     LSHR T40.X, PV.W, literal.x,
4001 ; EG-NEXT:     BFE_UINT T41.Z, T33.W, literal.y, T0.W,
4002 ; EG-NEXT:     LSHR T39.W, T33.Z, literal.z,
4003 ; EG-NEXT:     AND_INT * T39.X, T33.Z, literal.w,
4004 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4005 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
4006 ; EG-NEXT:     BFE_UINT T41.Y, T33.W, literal.x, T0.W,
4007 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
4008 ; EG-NEXT:    8(1.121039e-44), 160(2.242078e-43)
4009 ; EG-NEXT:     LSHR T42.X, PV.W, literal.x,
4010 ; EG-NEXT:     BFE_UINT T43.Z, T32.X, literal.y, T0.W, BS:VEC_021/SCL_122
4011 ; EG-NEXT:     LSHR T41.W, T33.W, literal.z,
4012 ; EG-NEXT:     AND_INT * T41.X, T33.W, literal.w,
4013 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4014 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
4015 ; EG-NEXT:     BFE_UINT T43.Y, T32.X, literal.x, T0.W,
4016 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
4017 ; EG-NEXT:    8(1.121039e-44), 176(2.466285e-43)
4018 ; EG-NEXT:     LSHR T44.X, PV.W, literal.x,
4019 ; EG-NEXT:     BFE_UINT T45.Z, T32.Y, literal.y, T0.W,
4020 ; EG-NEXT:     LSHR T43.W, T32.X, literal.z,
4021 ; EG-NEXT:     AND_INT * T43.X, T32.X, literal.w,
4022 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4023 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
4024 ; EG-NEXT:     BFE_UINT T45.Y, T32.Y, literal.x, T0.W,
4025 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
4026 ; EG-NEXT:    8(1.121039e-44), 192(2.690493e-43)
4027 ; EG-NEXT:     LSHR T32.X, PV.W, literal.x,
4028 ; EG-NEXT:     BFE_UINT T46.Z, T32.Z, literal.y, T0.W,
4029 ; EG-NEXT:     LSHR T45.W, T32.Y, literal.z,
4030 ; EG-NEXT:     AND_INT * T45.X, T32.Y, literal.w,
4031 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4032 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
4033 ; EG-NEXT:     BFE_UINT T46.Y, T32.Z, literal.x, T0.W,
4034 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
4035 ; EG-NEXT:    8(1.121039e-44), 208(2.914701e-43)
4036 ; EG-NEXT:     LSHR T47.X, PV.W, literal.x,
4037 ; EG-NEXT:     BFE_UINT T48.Z, T32.W, literal.y, T0.W,
4038 ; EG-NEXT:     LSHR T46.W, T32.Z, literal.z,
4039 ; EG-NEXT:     AND_INT * T46.X, T32.Z, literal.w,
4040 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4041 ; EG-NEXT:    24(3.363116e-44), 255(3.573311e-43)
4042 ; EG-NEXT:     BFE_UINT T48.Y, T32.W, literal.x, T0.W,
4043 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4044 ; EG-NEXT:    8(1.121039e-44), 224(3.138909e-43)
4045 ; EG-NEXT:     LSHR T49.X, PV.W, literal.x,
4046 ; EG-NEXT:     LSHR T48.W, T32.W, literal.y,
4047 ; EG-NEXT:     AND_INT * T48.X, T32.W, literal.z,
4048 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
4049 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
4050 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
4051 ; EG-NEXT:    240(3.363116e-43), 0(0.000000e+00)
4052 ; EG-NEXT:     LSHR * T50.X, PV.W, literal.x,
4053 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
4055 ; GFX12-LABEL: constant_zextload_v64i8_to_v64i32:
4056 ; GFX12:       ; %bb.0:
4057 ; GFX12-NEXT:    s_load_b128 s[16:19], s[4:5], 0x24
4058 ; GFX12-NEXT:    s_wait_kmcnt 0x0
4059 ; GFX12-NEXT:    s_load_b512 s[0:15], s[18:19], 0x0
4060 ; GFX12-NEXT:    s_wait_kmcnt 0x0
4061 ; GFX12-NEXT:    s_lshr_b32 s49, s15, 24
4062 ; GFX12-NEXT:    s_bfe_u32 s50, s15, 0x80008
4063 ; GFX12-NEXT:    s_and_b32 s66, s15, 0xff
4064 ; GFX12-NEXT:    s_bfe_u32 s15, s15, 0x80010
4065 ; GFX12-NEXT:    s_lshr_b32 s47, s14, 24
4066 ; GFX12-NEXT:    s_bfe_u32 s48, s14, 0x80008
4067 ; GFX12-NEXT:    s_and_b32 s65, s14, 0xff
4068 ; GFX12-NEXT:    s_bfe_u32 s14, s14, 0x80010
4069 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v1, s50
4070 ; GFX12-NEXT:    s_lshr_b32 s45, s13, 24
4071 ; GFX12-NEXT:    s_bfe_u32 s46, s13, 0x80008
4072 ; GFX12-NEXT:    s_and_b32 s64, s13, 0xff
4073 ; GFX12-NEXT:    s_bfe_u32 s13, s13, 0x80010
4074 ; GFX12-NEXT:    v_dual_mov_b32 v0, s66 :: v_dual_mov_b32 v3, s49
4075 ; GFX12-NEXT:    v_dual_mov_b32 v2, s15 :: v_dual_mov_b32 v5, s48
4076 ; GFX12-NEXT:    s_lshr_b32 s43, s12, 24
4077 ; GFX12-NEXT:    s_bfe_u32 s44, s12, 0x80008
4078 ; GFX12-NEXT:    s_and_b32 s63, s12, 0xff
4079 ; GFX12-NEXT:    s_bfe_u32 s12, s12, 0x80010
4080 ; GFX12-NEXT:    v_dual_mov_b32 v4, s65 :: v_dual_mov_b32 v7, s47
4081 ; GFX12-NEXT:    v_dual_mov_b32 v6, s14 :: v_dual_mov_b32 v9, s46
4082 ; GFX12-NEXT:    v_dual_mov_b32 v8, s64 :: v_dual_mov_b32 v11, s45
4083 ; GFX12-NEXT:    v_dual_mov_b32 v10, s13 :: v_dual_mov_b32 v13, s44
4084 ; GFX12-NEXT:    s_lshr_b32 s41, s11, 24
4085 ; GFX12-NEXT:    s_bfe_u32 s42, s11, 0x80008
4086 ; GFX12-NEXT:    s_and_b32 s62, s11, 0xff
4087 ; GFX12-NEXT:    v_dual_mov_b32 v12, s63 :: v_dual_mov_b32 v15, s43
4088 ; GFX12-NEXT:    v_mov_b32_e32 v14, s12
4089 ; GFX12-NEXT:    s_bfe_u32 s11, s11, 0x80010
4090 ; GFX12-NEXT:    s_lshr_b32 s39, s10, 24
4091 ; GFX12-NEXT:    s_bfe_u32 s40, s10, 0x80008
4092 ; GFX12-NEXT:    s_and_b32 s61, s10, 0xff
4093 ; GFX12-NEXT:    s_bfe_u32 s10, s10, 0x80010
4094 ; GFX12-NEXT:    s_lshr_b32 s37, s9, 24
4095 ; GFX12-NEXT:    s_bfe_u32 s38, s9, 0x80008
4096 ; GFX12-NEXT:    s_and_b32 s60, s9, 0xff
4097 ; GFX12-NEXT:    s_bfe_u32 s9, s9, 0x80010
4098 ; GFX12-NEXT:    s_clause 0x3
4099 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:240
4100 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:224
4101 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:208
4102 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:192
4103 ; GFX12-NEXT:    v_dual_mov_b32 v1, s42 :: v_dual_mov_b32 v0, s62
4104 ; GFX12-NEXT:    v_dual_mov_b32 v3, s41 :: v_dual_mov_b32 v2, s11
4105 ; GFX12-NEXT:    v_mov_b32_e32 v5, s40
4106 ; GFX12-NEXT:    s_lshr_b32 s35, s8, 24
4107 ; GFX12-NEXT:    s_bfe_u32 s36, s8, 0x80008
4108 ; GFX12-NEXT:    s_and_b32 s59, s8, 0xff
4109 ; GFX12-NEXT:    s_bfe_u32 s8, s8, 0x80010
4110 ; GFX12-NEXT:    v_dual_mov_b32 v4, s61 :: v_dual_mov_b32 v7, s39
4111 ; GFX12-NEXT:    v_dual_mov_b32 v6, s10 :: v_dual_mov_b32 v9, s38
4112 ; GFX12-NEXT:    s_lshr_b32 s33, s7, 24
4113 ; GFX12-NEXT:    s_bfe_u32 s34, s7, 0x80008
4114 ; GFX12-NEXT:    s_and_b32 s58, s7, 0xff
4115 ; GFX12-NEXT:    s_bfe_u32 s7, s7, 0x80010
4116 ; GFX12-NEXT:    v_dual_mov_b32 v8, s60 :: v_dual_mov_b32 v11, s37
4117 ; GFX12-NEXT:    v_dual_mov_b32 v10, s9 :: v_dual_mov_b32 v13, s36
4118 ; GFX12-NEXT:    s_lshr_b32 s28, s5, 24
4119 ; GFX12-NEXT:    s_bfe_u32 s29, s5, 0x80008
4120 ; GFX12-NEXT:    s_lshr_b32 s30, s6, 24
4121 ; GFX12-NEXT:    s_bfe_u32 s31, s6, 0x80008
4122 ; GFX12-NEXT:    s_and_b32 s56, s5, 0xff
4123 ; GFX12-NEXT:    s_bfe_u32 s5, s5, 0x80010
4124 ; GFX12-NEXT:    s_and_b32 s57, s6, 0xff
4125 ; GFX12-NEXT:    s_bfe_u32 s6, s6, 0x80010
4126 ; GFX12-NEXT:    v_dual_mov_b32 v12, s59 :: v_dual_mov_b32 v15, s35
4127 ; GFX12-NEXT:    v_dual_mov_b32 v14, s8 :: v_dual_mov_b32 v17, s34
4128 ; GFX12-NEXT:    s_lshr_b32 s26, s4, 24
4129 ; GFX12-NEXT:    s_bfe_u32 s27, s4, 0x80008
4130 ; GFX12-NEXT:    s_and_b32 s55, s4, 0xff
4131 ; GFX12-NEXT:    s_bfe_u32 s4, s4, 0x80010
4132 ; GFX12-NEXT:    v_dual_mov_b32 v16, s58 :: v_dual_mov_b32 v19, s33
4133 ; GFX12-NEXT:    v_dual_mov_b32 v18, s7 :: v_dual_mov_b32 v21, s31
4134 ; GFX12-NEXT:    s_lshr_b32 s24, s3, 24
4135 ; GFX12-NEXT:    s_bfe_u32 s25, s3, 0x80008
4136 ; GFX12-NEXT:    s_and_b32 s54, s3, 0xff
4137 ; GFX12-NEXT:    s_bfe_u32 s3, s3, 0x80010
4138 ; GFX12-NEXT:    v_dual_mov_b32 v20, s57 :: v_dual_mov_b32 v23, s30
4139 ; GFX12-NEXT:    v_mov_b32_e32 v22, s6
4140 ; GFX12-NEXT:    s_clause 0x5
4141 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:176
4142 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:160
4143 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:144
4144 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:128
4145 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[16:17] offset:112
4146 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[16:17] offset:96
4147 ; GFX12-NEXT:    v_dual_mov_b32 v1, s29 :: v_dual_mov_b32 v0, s56
4148 ; GFX12-NEXT:    v_dual_mov_b32 v3, s28 :: v_dual_mov_b32 v2, s5
4149 ; GFX12-NEXT:    v_mov_b32_e32 v5, s27
4150 ; GFX12-NEXT:    s_lshr_b32 s22, s2, 24
4151 ; GFX12-NEXT:    s_bfe_u32 s23, s2, 0x80008
4152 ; GFX12-NEXT:    s_and_b32 s53, s2, 0xff
4153 ; GFX12-NEXT:    s_bfe_u32 s2, s2, 0x80010
4154 ; GFX12-NEXT:    v_dual_mov_b32 v4, s55 :: v_dual_mov_b32 v7, s26
4155 ; GFX12-NEXT:    v_dual_mov_b32 v6, s4 :: v_dual_mov_b32 v9, s25
4156 ; GFX12-NEXT:    s_lshr_b32 s20, s1, 24
4157 ; GFX12-NEXT:    s_bfe_u32 s21, s1, 0x80008
4158 ; GFX12-NEXT:    s_and_b32 s52, s1, 0xff
4159 ; GFX12-NEXT:    s_bfe_u32 s1, s1, 0x80010
4160 ; GFX12-NEXT:    v_dual_mov_b32 v8, s54 :: v_dual_mov_b32 v11, s24
4161 ; GFX12-NEXT:    v_dual_mov_b32 v10, s3 :: v_dual_mov_b32 v13, s23
4162 ; GFX12-NEXT:    s_lshr_b32 s18, s0, 24
4163 ; GFX12-NEXT:    s_bfe_u32 s19, s0, 0x80008
4164 ; GFX12-NEXT:    s_and_b32 s51, s0, 0xff
4165 ; GFX12-NEXT:    s_bfe_u32 s0, s0, 0x80010
4166 ; GFX12-NEXT:    v_dual_mov_b32 v12, s53 :: v_dual_mov_b32 v15, s22
4167 ; GFX12-NEXT:    v_dual_mov_b32 v14, s2 :: v_dual_mov_b32 v17, s21
4168 ; GFX12-NEXT:    v_dual_mov_b32 v16, s52 :: v_dual_mov_b32 v19, s20
4169 ; GFX12-NEXT:    v_dual_mov_b32 v18, s1 :: v_dual_mov_b32 v21, s19
4170 ; GFX12-NEXT:    s_wait_alu 0xfffe
4171 ; GFX12-NEXT:    v_dual_mov_b32 v20, s51 :: v_dual_mov_b32 v23, s18
4172 ; GFX12-NEXT:    v_mov_b32_e32 v22, s0
4173 ; GFX12-NEXT:    s_clause 0x5
4174 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:80
4175 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:64
4176 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:48
4177 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:32
4178 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[16:17] offset:16
4179 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[16:17]
4180 ; GFX12-NEXT:    s_endpgm
4181   %load = load <64 x i8>, ptr addrspace(4) %in
4182   %ext = zext <64 x i8> %load to <64 x i32>
4183   store <64 x i32> %ext, ptr addrspace(1) %out
4184   ret void
4187 define amdgpu_kernel void @constant_sextload_v64i8_to_v64i32(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
4188 ; GFX6-NOHSA-LABEL: constant_sextload_v64i8_to_v64i32:
4189 ; GFX6-NOHSA:       ; %bb.0:
4190 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[16:19], s[4:5], 0x9
4191 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
4192 ; GFX6-NOHSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
4193 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
4194 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s18, s0, 24
4195 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s19, s0, 0x80010
4196 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s20, s0, 0x80008
4197 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s21, s0
4198 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s22, s1, 24
4199 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s23, s1, 0x80010
4200 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s24, s1, 0x80008
4201 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s25, s1
4202 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s26, s2, 24
4203 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s27, s2, 0x80010
4204 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s28, s2, 0x80008
4205 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s29, s2
4206 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s30, s3, 24
4207 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s31, s3, 0x80010
4208 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s33, s3, 0x80008
4209 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s34, s3
4210 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s35, s4, 24
4211 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s36, s4, 0x80010
4212 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s37, s4, 0x80008
4213 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
4214 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s38, s5, 24
4215 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s39, s5, 0x80010
4216 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s40, s5, 0x80008
4217 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
4218 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s41, s6, 24
4219 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s42, s6, 0x80010
4220 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s43, s6, 0x80008
4221 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
4222 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s44, s7, 24
4223 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s45, s7, 0x80010
4224 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s46, s7, 0x80008
4225 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
4226 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s47, s8, 24
4227 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s48, s8, 0x80010
4228 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s49, s8, 0x80008
4229 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s8, s8
4230 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s50, s9, 24
4231 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s51, s9, 0x80010
4232 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s52, s9, 0x80008
4233 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s9, s9
4234 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s53, s10, 24
4235 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s54, s10, 0x80010
4236 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s55, s10, 0x80008
4237 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s10, s10
4238 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s56, s11, 24
4239 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s57, s11, 0x80010
4240 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s58, s11, 0x80008
4241 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s11, s11
4242 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s59, s12, 0x80010
4243 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s60, s12, 0x80008
4244 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s61, s12
4245 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s62, s13, 24
4246 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s63, s13, 0x80010
4247 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s64, s13, 0x80008
4248 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s65, s14, 24
4249 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s66, s14, 0x80010
4250 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s67, s14, 0x80008
4251 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s14, s14
4252 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s68, s15, 24
4253 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s69, s15, 0x80010
4254 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s70, s15, 0x80008
4255 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s15, s15
4256 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s13, s13
4257 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s12, s12, 24
4258 ; GFX6-NOHSA-NEXT:    s_mov_b32 s0, s16
4259 ; GFX6-NOHSA-NEXT:    s_mov_b32 s1, s17
4260 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
4261 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
4262 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s15
4263 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s70
4264 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s69
4265 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s68
4266 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s14
4267 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s67
4268 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s66
4269 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s65
4270 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s13
4271 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s64
4272 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s63
4273 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s62
4274 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s61
4275 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s60
4276 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s59
4277 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:240
4278 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:224
4279 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[0:3], 0 offset:208
4280 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s12
4281 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0 offset:192
4282 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(3)
4283 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
4284 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s58
4285 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s57
4286 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s56
4287 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:176
4288 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4289 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
4290 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s55
4291 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s54
4292 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s53
4293 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:160
4294 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4295 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
4296 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s52
4297 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s51
4298 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s50
4299 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:144
4300 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4301 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
4302 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s49
4303 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s48
4304 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s47
4305 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:128
4306 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4307 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
4308 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s46
4309 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s45
4310 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s44
4311 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
4312 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4313 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
4314 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s43
4315 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s42
4316 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s41
4317 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:96
4318 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4319 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
4320 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s40
4321 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s39
4322 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s38
4323 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
4324 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4325 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
4326 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s37
4327 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s36
4328 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s35
4329 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
4330 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4331 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
4332 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
4333 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s31
4334 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s30
4335 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
4336 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4337 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s29
4338 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s28
4339 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s27
4340 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s26
4341 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
4342 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4343 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s25
4344 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s24
4345 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s23
4346 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s22
4347 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
4348 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
4349 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s21
4350 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s20
4351 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
4352 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
4353 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
4354 ; GFX6-NOHSA-NEXT:    s_endpgm
4356 ; GFX7-HSA-LABEL: constant_sextload_v64i8_to_v64i32:
4357 ; GFX7-HSA:       ; %bb.0:
4358 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[16:19], s[8:9], 0x0
4359 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
4360 ; GFX7-HSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
4361 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
4362 ; GFX7-HSA-NEXT:    s_ashr_i32 s18, s0, 24
4363 ; GFX7-HSA-NEXT:    s_bfe_i32 s19, s0, 0x80010
4364 ; GFX7-HSA-NEXT:    s_bfe_i32 s20, s0, 0x80008
4365 ; GFX7-HSA-NEXT:    s_ashr_i32 s21, s1, 24
4366 ; GFX7-HSA-NEXT:    s_bfe_i32 s22, s1, 0x80010
4367 ; GFX7-HSA-NEXT:    s_bfe_i32 s23, s1, 0x80008
4368 ; GFX7-HSA-NEXT:    s_ashr_i32 s24, s2, 24
4369 ; GFX7-HSA-NEXT:    s_bfe_i32 s25, s2, 0x80010
4370 ; GFX7-HSA-NEXT:    s_bfe_i32 s26, s2, 0x80008
4371 ; GFX7-HSA-NEXT:    s_ashr_i32 s27, s3, 24
4372 ; GFX7-HSA-NEXT:    s_bfe_i32 s28, s3, 0x80010
4373 ; GFX7-HSA-NEXT:    s_bfe_i32 s29, s3, 0x80008
4374 ; GFX7-HSA-NEXT:    s_ashr_i32 s30, s4, 24
4375 ; GFX7-HSA-NEXT:    s_bfe_i32 s31, s4, 0x80010
4376 ; GFX7-HSA-NEXT:    s_bfe_i32 s33, s4, 0x80008
4377 ; GFX7-HSA-NEXT:    s_ashr_i32 s34, s5, 24
4378 ; GFX7-HSA-NEXT:    s_bfe_i32 s35, s5, 0x80010
4379 ; GFX7-HSA-NEXT:    s_bfe_i32 s36, s5, 0x80008
4380 ; GFX7-HSA-NEXT:    s_ashr_i32 s37, s6, 24
4381 ; GFX7-HSA-NEXT:    s_bfe_i32 s38, s6, 0x80010
4382 ; GFX7-HSA-NEXT:    s_bfe_i32 s39, s6, 0x80008
4383 ; GFX7-HSA-NEXT:    s_ashr_i32 s40, s7, 24
4384 ; GFX7-HSA-NEXT:    s_bfe_i32 s41, s7, 0x80010
4385 ; GFX7-HSA-NEXT:    s_bfe_i32 s42, s7, 0x80008
4386 ; GFX7-HSA-NEXT:    s_ashr_i32 s43, s8, 24
4387 ; GFX7-HSA-NEXT:    s_bfe_i32 s44, s8, 0x80010
4388 ; GFX7-HSA-NEXT:    s_bfe_i32 s45, s8, 0x80008
4389 ; GFX7-HSA-NEXT:    s_ashr_i32 s47, s9, 24
4390 ; GFX7-HSA-NEXT:    s_bfe_i32 s48, s9, 0x80010
4391 ; GFX7-HSA-NEXT:    s_bfe_i32 s49, s9, 0x80008
4392 ; GFX7-HSA-NEXT:    s_ashr_i32 s51, s10, 24
4393 ; GFX7-HSA-NEXT:    s_bfe_i32 s52, s10, 0x80010
4394 ; GFX7-HSA-NEXT:    s_bfe_i32 s53, s10, 0x80008
4395 ; GFX7-HSA-NEXT:    s_ashr_i32 s54, s11, 24
4396 ; GFX7-HSA-NEXT:    s_bfe_i32 s55, s11, 0x80010
4397 ; GFX7-HSA-NEXT:    s_bfe_i32 s56, s11, 0x80008
4398 ; GFX7-HSA-NEXT:    s_ashr_i32 s57, s12, 24
4399 ; GFX7-HSA-NEXT:    s_bfe_i32 s58, s12, 0x80010
4400 ; GFX7-HSA-NEXT:    s_bfe_i32 s59, s12, 0x80008
4401 ; GFX7-HSA-NEXT:    s_ashr_i32 s60, s13, 24
4402 ; GFX7-HSA-NEXT:    s_bfe_i32 s61, s13, 0x80010
4403 ; GFX7-HSA-NEXT:    s_bfe_i32 s62, s13, 0x80008
4404 ; GFX7-HSA-NEXT:    s_ashr_i32 s63, s14, 24
4405 ; GFX7-HSA-NEXT:    s_bfe_i32 s64, s14, 0x80010
4406 ; GFX7-HSA-NEXT:    s_bfe_i32 s65, s14, 0x80008
4407 ; GFX7-HSA-NEXT:    s_ashr_i32 s66, s15, 24
4408 ; GFX7-HSA-NEXT:    s_bfe_i32 s67, s15, 0x80010
4409 ; GFX7-HSA-NEXT:    s_bfe_i32 s68, s15, 0x80008
4410 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s46, s8
4411 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xf0
4412 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s50, s9
4413 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4414 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s9
4415 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s8
4416 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xe0
4417 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4418 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v25, s9
4419 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v24, s8
4420 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xd0
4421 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4422 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v27, s9
4423 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v26, s8
4424 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xc0
4425 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4426 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v29, s9
4427 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v28, s8
4428 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xb0
4429 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4430 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v31, s9
4431 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v30, s8
4432 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0xa0
4433 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4434 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v33, s9
4435 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s14, s14
4436 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v32, s8
4437 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0x90
4438 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s14
4439 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s65
4440 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s64
4441 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s63
4442 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4443 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[24:25], v[4:7]
4444 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v25, s9
4445 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v24, s8
4446 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0x80
4447 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4448 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s11, s11
4449 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s12, s12
4450 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s13, s13
4451 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s15, s15
4452 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v35, s9
4453 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s10, s10
4454 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s15
4455 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s68
4456 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s67
4457 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s66
4458 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s13
4459 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s62
4460 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v10, s61
4461 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v11, s60
4462 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v12, s12
4463 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v13, s59
4464 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v14, s58
4465 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v15, s57
4466 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v16, s11
4467 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v17, s56
4468 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v18, s55
4469 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v19, s54
4470 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v34, s8
4471 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s46
4472 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s45
4473 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s44
4474 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s43
4475 ; GFX7-HSA-NEXT:    s_add_u32 s8, s16, 0x70
4476 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s7
4477 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v20, s10
4478 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v21, s53
4479 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[22:23], v[0:3]
4480 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s52
4481 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s50
4482 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s51
4483 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s49
4484 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[26:27], v[8:11]
4485 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s48
4486 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[28:29], v[12:15]
4487 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s47
4488 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[30:31], v[16:19]
4489 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[32:33], v[20:23]
4490 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[24:25], v[0:3]
4491 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[34:35], v[4:7]
4492 ; GFX7-HSA-NEXT:    s_addc_u32 s9, s17, 0
4493 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s8
4494 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s6, s6
4495 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
4496 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s42
4497 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s41
4498 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s40
4499 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s9
4500 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4501 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s5, s5
4502 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
4503 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x60
4504 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
4505 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
4506 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s39
4507 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s38
4508 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s37
4509 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
4510 ; GFX7-HSA-NEXT:    s_add_u32 s6, s16, 0x50
4511 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4512 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s17, 0
4513 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
4514 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s4, s4
4515 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
4516 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s36
4517 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s35
4518 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s34
4519 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
4520 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4521 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s3, s3
4522 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
4523 ; GFX7-HSA-NEXT:    s_add_u32 s4, s16, 64
4524 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s17, 0
4525 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
4526 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s33
4527 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s31
4528 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s30
4529 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
4530 ; GFX7-HSA-NEXT:    s_add_u32 s4, s16, 48
4531 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4532 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s17, 0
4533 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
4534 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s2, s2
4535 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
4536 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s29
4537 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s28
4538 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s27
4539 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
4540 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4541 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s1
4542 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
4543 ; GFX7-HSA-NEXT:    s_add_u32 s2, s16, 32
4544 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s17, 0
4545 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
4546 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
4547 ; GFX7-HSA-NEXT:    s_add_u32 s2, s16, 16
4548 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s26
4549 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s25
4550 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s24
4551 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s17, 0
4552 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4553 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
4554 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s1
4555 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s23
4556 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s22
4557 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s21
4558 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
4559 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s0, s0
4560 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4561 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s16
4562 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
4563 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s20
4564 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s19
4565 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s18
4566 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s17
4567 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4568 ; GFX7-HSA-NEXT:    s_endpgm
4570 ; GFX8-NOHSA-LABEL: constant_sextload_v64i8_to_v64i32:
4571 ; GFX8-NOHSA:       ; %bb.0:
4572 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[16:19], s[4:5], 0x24
4573 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
4574 ; GFX8-NOHSA-NEXT:    s_load_dwordx16 s[0:15], s[18:19], 0x0
4575 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
4576 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s18, s0, 24
4577 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s19, s0, 0x80010
4578 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s20, s0, 0x80008
4579 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s21, s1, 24
4580 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s22, s1, 0x80010
4581 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s23, s1, 0x80008
4582 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s24, s2, 24
4583 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s25, s2, 0x80010
4584 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s26, s2, 0x80008
4585 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s27, s3, 24
4586 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s28, s3, 0x80010
4587 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s29, s3, 0x80008
4588 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s30, s4, 24
4589 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s31, s4, 0x80010
4590 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s33, s4, 0x80008
4591 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s34, s5, 24
4592 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s35, s5, 0x80010
4593 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s36, s5, 0x80008
4594 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s37, s6, 24
4595 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s38, s6, 0x80010
4596 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s39, s6, 0x80008
4597 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s40, s6
4598 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s41, s7, 24
4599 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s42, s7, 0x80010
4600 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s43, s7, 0x80008
4601 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s44, s7
4602 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s45, s8, 24
4603 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s46, s8, 0x80010
4604 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s47, s8, 0x80008
4605 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s48, s9, 24
4606 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s49, s9, 0x80010
4607 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s50, s9, 0x80008
4608 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s51, s10, 24
4609 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s52, s10, 0x80010
4610 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s53, s10, 0x80008
4611 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s54, s11, 24
4612 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s55, s11, 0x80010
4613 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s56, s11, 0x80008
4614 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s57, s12, 24
4615 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s58, s12, 0x80010
4616 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s59, s12, 0x80008
4617 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s60, s13, 24
4618 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s61, s13, 0x80010
4619 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s62, s13, 0x80008
4620 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s63, s14, 24
4621 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s64, s14, 0x80010
4622 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s65, s14, 0x80008
4623 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s6, s15, 24
4624 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s7, s15, 0x80010
4625 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s66, s15, 0x80008
4626 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
4627 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xf0
4628 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s15, s15
4629 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
4630 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4631 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4632 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s15
4633 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s66
4634 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4635 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xe0
4636 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s14, s14
4637 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4638 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4639 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4640 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s14
4641 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s65
4642 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s64
4643 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s63
4644 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4645 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xd0
4646 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s13, s13
4647 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4648 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4649 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4650 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s13
4651 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s62
4652 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s61
4653 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s60
4654 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4655 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xc0
4656 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s12, s12
4657 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4658 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4659 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4660 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s12
4661 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s59
4662 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s58
4663 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s57
4664 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4665 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xb0
4666 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s11, s11
4667 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4668 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4669 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4670 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
4671 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s56
4672 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s55
4673 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s54
4674 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4675 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0xa0
4676 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s10, s10
4677 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4678 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4679 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4680 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
4681 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s53
4682 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s52
4683 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s51
4684 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4685 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x90
4686 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s9, s9
4687 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4688 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4689 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4690 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
4691 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s50
4692 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s49
4693 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s48
4694 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4695 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x80
4696 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s8, s8
4697 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4698 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4699 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4700 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
4701 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s47
4702 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s46
4703 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s45
4704 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4705 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x70
4706 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4707 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4708 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4709 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s44
4710 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s43
4711 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s42
4712 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s41
4713 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4714 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x60
4715 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4716 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4717 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4718 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s40
4719 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s39
4720 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s38
4721 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s37
4722 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4723 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s16, 0x50
4724 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
4725 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4726 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s17, 0
4727 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
4728 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
4729 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
4730 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s36
4731 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s35
4732 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s34
4733 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
4734 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4735 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s3, s3
4736 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
4737 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s16, 64
4738 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s17, 0
4739 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
4740 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s33
4741 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s31
4742 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s30
4743 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
4744 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s16, 48
4745 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4746 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s17, 0
4747 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
4748 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s2, s2
4749 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
4750 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s29
4751 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s28
4752 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s27
4753 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
4754 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4755 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s1, s1
4756 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
4757 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s16, 32
4758 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s17, 0
4759 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
4760 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
4761 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s16, 16
4762 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s26
4763 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
4764 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s24
4765 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s17, 0
4766 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4767 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
4768 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s1
4769 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
4770 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
4771 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s21
4772 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
4773 ; GFX8-NOHSA-NEXT:    s_sext_i32_i8 s0, s0
4774 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4775 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s16
4776 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
4777 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s20
4778 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
4779 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
4780 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s17
4781 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
4782 ; GFX8-NOHSA-NEXT:    s_endpgm
4784 ; EG-LABEL: constant_sextload_v64i8_to_v64i32:
4785 ; EG:       ; %bb.0:
4786 ; EG-NEXT:    ALU 0, @32, KC0[CB0:0-32], KC1[]
4787 ; EG-NEXT:    TEX 1 @24
4788 ; EG-NEXT:    ALU 40, @33, KC0[CB0:0-32], KC1[]
4789 ; EG-NEXT:    TEX 1 @28
4790 ; EG-NEXT:    ALU 76, @74, KC0[CB0:0-32], KC1[]
4791 ; EG-NEXT:    ALU 72, @151, KC0[CB0:0-32], KC1[]
4792 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T48.XYZW, T50.X, 0
4793 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T47.XYZW, T49.X, 0
4794 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T19.X, 0
4795 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T46.XYZW, T35.X, 0
4796 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T45.XYZW, T34.X, 0
4797 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T44.XYZW, T33.X, 0
4798 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T32.X, 0
4799 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T43.XYZW, T30.X, 0
4800 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T42.XYZW, T29.X, 0
4801 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T41.XYZW, T28.X, 0
4802 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T31.XYZW, T27.X, 0
4803 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T40.XYZW, T26.X, 0
4804 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T39.XYZW, T25.X, 0
4805 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T38.XYZW, T24.X, 0
4806 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T37.XYZW, T23.X, 0
4807 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T36.XYZW, T22.X, 1
4808 ; EG-NEXT:    CF_END
4809 ; EG-NEXT:    PAD
4810 ; EG-NEXT:    Fetch clause starting at 24:
4811 ; EG-NEXT:     VTX_READ_128 T20.XYZW, T21.X, 32, #1
4812 ; EG-NEXT:     VTX_READ_128 T19.XYZW, T21.X, 48, #1
4813 ; EG-NEXT:    Fetch clause starting at 28:
4814 ; EG-NEXT:     VTX_READ_128 T31.XYZW, T21.X, 0, #1
4815 ; EG-NEXT:     VTX_READ_128 T21.XYZW, T21.X, 16, #1
4816 ; EG-NEXT:    ALU clause starting at 32:
4817 ; EG-NEXT:     MOV * T21.X, KC0[2].Z,
4818 ; EG-NEXT:    ALU clause starting at 33:
4819 ; EG-NEXT:     LSHR T22.X, KC0[2].Y, literal.x,
4820 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4821 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4822 ; EG-NEXT:     LSHR T23.X, PV.W, literal.x,
4823 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4824 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
4825 ; EG-NEXT:     LSHR T24.X, PV.W, literal.x,
4826 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4827 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
4828 ; EG-NEXT:     LSHR T25.X, PV.W, literal.x,
4829 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4830 ; EG-NEXT:    2(2.802597e-45), 64(8.968310e-44)
4831 ; EG-NEXT:     LSHR T26.X, PV.W, literal.x,
4832 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4833 ; EG-NEXT:    2(2.802597e-45), 80(1.121039e-43)
4834 ; EG-NEXT:     LSHR T27.X, PV.W, literal.x,
4835 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
4836 ; EG-NEXT:    2(2.802597e-45), 96(1.345247e-43)
4837 ; EG-NEXT:     LSHR T28.X, PV.W, literal.x,
4838 ; EG-NEXT:     LSHR T0.Y, T19.W, literal.y,
4839 ; EG-NEXT:     LSHR T0.Z, T19.Z, literal.z,
4840 ; EG-NEXT:     LSHR * T0.W, T19.W, literal.w,
4841 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4842 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
4843 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.x,
4844 ; EG-NEXT:    112(1.569454e-43), 0(0.000000e+00)
4845 ; EG-NEXT:     LSHR T29.X, PV.W, literal.x,
4846 ; EG-NEXT:     LSHR T1.Y, T19.Z, literal.y,
4847 ; EG-NEXT:     LSHR T1.Z, T19.Y, literal.z,
4848 ; EG-NEXT:     LSHR * T1.W, T19.Z, literal.w,
4849 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4850 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
4851 ; EG-NEXT:     ADD_INT * T2.W, KC0[2].Y, literal.x,
4852 ; EG-NEXT:    128(1.793662e-43), 0(0.000000e+00)
4853 ; EG-NEXT:     LSHR T30.X, PV.W, literal.x,
4854 ; EG-NEXT:     LSHR T2.Y, T19.Y, literal.y,
4855 ; EG-NEXT:     LSHR T2.Z, T19.Y, literal.z,
4856 ; EG-NEXT:     LSHR T2.W, T19.X, literal.y,
4857 ; EG-NEXT:     LSHR * T3.W, T19.X, literal.z,
4858 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4859 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
4860 ; EG-NEXT:    ALU clause starting at 74:
4861 ; EG-NEXT:     LSHR T3.Y, T20.W, literal.x,
4862 ; EG-NEXT:     LSHR T3.Z, T20.W, literal.y,
4863 ; EG-NEXT:     LSHR T4.W, T20.Z, literal.x,
4864 ; EG-NEXT:     ADD_INT * T5.W, KC0[2].Y, literal.z,
4865 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
4866 ; EG-NEXT:    144(2.017870e-43), 0(0.000000e+00)
4867 ; EG-NEXT:     LSHR T32.X, PS, literal.x,
4868 ; EG-NEXT:     LSHR T4.Y, T20.Z, literal.y,
4869 ; EG-NEXT:     LSHR T4.Z, T20.Y, literal.z,
4870 ; EG-NEXT:     LSHR T5.W, T20.Y, literal.y,
4871 ; EG-NEXT:     ADD_INT * T6.W, KC0[2].Y, literal.w,
4872 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
4873 ; EG-NEXT:    16(2.242078e-44), 160(2.242078e-43)
4874 ; EG-NEXT:     LSHR T33.X, PS, literal.x,
4875 ; EG-NEXT:     LSHR T5.Y, T20.X, literal.y,
4876 ; EG-NEXT:     LSHR T5.Z, T20.X, literal.z,
4877 ; EG-NEXT:     LSHR T6.W, T21.W, literal.y,
4878 ; EG-NEXT:     ADD_INT * T7.W, KC0[2].Y, literal.w,
4879 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4880 ; EG-NEXT:    24(3.363116e-44), 176(2.466285e-43)
4881 ; EG-NEXT:     LSHR T34.X, PS, literal.x,
4882 ; EG-NEXT:     LSHR T6.Y, T21.W, literal.y,
4883 ; EG-NEXT:     LSHR T6.Z, T21.Z, literal.z,
4884 ; EG-NEXT:     LSHR T7.W, T21.Z, literal.y,
4885 ; EG-NEXT:     ADD_INT * T8.W, KC0[2].Y, literal.w,
4886 ; EG-NEXT:    2(2.802597e-45), 24(3.363116e-44)
4887 ; EG-NEXT:    16(2.242078e-44), 192(2.690493e-43)
4888 ; EG-NEXT:     LSHR T35.X, PS, literal.x,
4889 ; EG-NEXT:     LSHR T7.Y, T21.Y, literal.y,
4890 ; EG-NEXT:     LSHR T7.Z, T21.Y, literal.z,
4891 ; EG-NEXT:     LSHR T8.W, T21.X, literal.y,
4892 ; EG-NEXT:     LSHR * T9.W, T21.X, literal.z,
4893 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
4894 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
4895 ; EG-NEXT:     BFE_INT T36.X, T31.X, 0.0, literal.x,
4896 ; EG-NEXT:     LSHR T8.Y, T31.W, literal.y,
4897 ; EG-NEXT:     LSHR T8.Z, T31.W, literal.z,
4898 ; EG-NEXT:     LSHR T10.W, T31.Z, literal.y,
4899 ; EG-NEXT:     LSHR * T11.W, T31.X, literal.z,
4900 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
4901 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
4902 ; EG-NEXT:     BFE_INT T37.X, T31.Y, 0.0, literal.x,
4903 ; EG-NEXT:     LSHR T9.Y, T31.Z, literal.y,
4904 ; EG-NEXT:     LSHR T9.Z, T31.Y, literal.y,
4905 ; EG-NEXT:     BFE_INT T36.W, PS, 0.0, literal.x,
4906 ; EG-NEXT:     LSHR * T11.W, T31.X, literal.z,
4907 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
4908 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
4909 ; EG-NEXT:     BFE_INT T38.X, T31.Z, 0.0, literal.x,
4910 ; EG-NEXT:     LSHR T10.Y, T31.Y, literal.y,
4911 ; EG-NEXT:     BFE_INT T36.Z, PS, 0.0, literal.x,
4912 ; EG-NEXT:     BFE_INT T37.W, PV.Z, 0.0, literal.x,
4913 ; EG-NEXT:     LSHR * T11.W, T31.X, literal.x,
4914 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
4915 ; EG-NEXT:     BFE_INT T39.X, T31.W, 0.0, literal.x,
4916 ; EG-NEXT:     BFE_INT T36.Y, PS, 0.0, literal.x,
4917 ; EG-NEXT:     BFE_INT T37.Z, PV.Y, 0.0, literal.x,
4918 ; EG-NEXT:     BFE_INT T38.W, T9.Y, 0.0, literal.x,
4919 ; EG-NEXT:     LSHR * T11.W, T31.Y, literal.x,
4920 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4921 ; EG-NEXT:     BFE_INT T40.X, T21.X, 0.0, literal.x,
4922 ; EG-NEXT:     BFE_INT T37.Y, PS, 0.0, literal.x,
4923 ; EG-NEXT:     BFE_INT T38.Z, T10.W, 0.0, literal.x,
4924 ; EG-NEXT:     BFE_INT T39.W, T8.Z, 0.0, literal.x,
4925 ; EG-NEXT:     LSHR * T10.W, T31.Z, literal.x,
4926 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4927 ; EG-NEXT:     BFE_INT T31.X, T21.Y, 0.0, literal.x,
4928 ; EG-NEXT:     BFE_INT T38.Y, PS, 0.0, literal.x,
4929 ; EG-NEXT:     BFE_INT T39.Z, T8.Y, 0.0, literal.x, BS:VEC_120/SCL_212
4930 ; EG-NEXT:     BFE_INT T40.W, T9.W, 0.0, literal.x,
4931 ; EG-NEXT:     LSHR * T9.W, T31.W, literal.x,
4932 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4933 ; EG-NEXT:     BFE_INT T41.X, T21.Z, 0.0, literal.x,
4934 ; EG-NEXT:     BFE_INT T39.Y, PS, 0.0, literal.x,
4935 ; EG-NEXT:     BFE_INT T40.Z, T8.W, 0.0, literal.x,
4936 ; EG-NEXT:     BFE_INT * T31.W, T7.Z, 0.0, literal.x, BS:VEC_120/SCL_212
4937 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4938 ; EG-NEXT:    ALU clause starting at 151:
4939 ; EG-NEXT:     LSHR * T8.W, T21.X, literal.x,
4940 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4941 ; EG-NEXT:     BFE_INT T42.X, T21.W, 0.0, literal.x,
4942 ; EG-NEXT:     BFE_INT T40.Y, PV.W, 0.0, literal.x,
4943 ; EG-NEXT:     BFE_INT T31.Z, T7.Y, 0.0, literal.x,
4944 ; EG-NEXT:     BFE_INT T41.W, T7.W, 0.0, literal.x, BS:VEC_120/SCL_212
4945 ; EG-NEXT:     LSHR * T7.W, T21.Y, literal.x,
4946 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4947 ; EG-NEXT:     BFE_INT T43.X, T20.X, 0.0, literal.x,
4948 ; EG-NEXT:     BFE_INT T31.Y, PS, 0.0, literal.x,
4949 ; EG-NEXT:     BFE_INT T41.Z, T6.Z, 0.0, literal.x,
4950 ; EG-NEXT:     BFE_INT T42.W, T6.Y, 0.0, literal.x,
4951 ; EG-NEXT:     LSHR * T7.W, T21.Z, literal.x,
4952 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4953 ; EG-NEXT:     BFE_INT T21.X, T20.Y, 0.0, literal.x,
4954 ; EG-NEXT:     BFE_INT T41.Y, PS, 0.0, literal.x,
4955 ; EG-NEXT:     BFE_INT T42.Z, T6.W, 0.0, literal.x,
4956 ; EG-NEXT:     BFE_INT T43.W, T5.Z, 0.0, literal.x,
4957 ; EG-NEXT:     LSHR * T6.W, T21.W, literal.x,
4958 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4959 ; EG-NEXT:     BFE_INT T44.X, T20.Z, 0.0, literal.x,
4960 ; EG-NEXT:     BFE_INT T42.Y, PS, 0.0, literal.x,
4961 ; EG-NEXT:     BFE_INT T43.Z, T5.Y, 0.0, literal.x,
4962 ; EG-NEXT:     BFE_INT T21.W, T5.W, 0.0, literal.x,
4963 ; EG-NEXT:     LSHR * T5.W, T20.X, literal.x,
4964 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4965 ; EG-NEXT:     BFE_INT T45.X, T20.W, 0.0, literal.x,
4966 ; EG-NEXT:     BFE_INT T43.Y, PS, 0.0, literal.x,
4967 ; EG-NEXT:     BFE_INT T21.Z, T4.Z, 0.0, literal.x,
4968 ; EG-NEXT:     BFE_INT T44.W, T4.Y, 0.0, literal.x,
4969 ; EG-NEXT:     LSHR * T5.W, T20.Y, literal.x,
4970 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4971 ; EG-NEXT:     BFE_INT T46.X, T19.X, 0.0, literal.x,
4972 ; EG-NEXT:     BFE_INT T21.Y, PS, 0.0, literal.x,
4973 ; EG-NEXT:     BFE_INT T44.Z, T4.W, 0.0, literal.x,
4974 ; EG-NEXT:     BFE_INT T45.W, T3.Z, 0.0, literal.x,
4975 ; EG-NEXT:     LSHR * T4.W, T20.Z, literal.x,
4976 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4977 ; EG-NEXT:     BFE_INT T20.X, T19.Y, 0.0, literal.x,
4978 ; EG-NEXT:     BFE_INT T44.Y, PS, 0.0, literal.x,
4979 ; EG-NEXT:     BFE_INT T45.Z, T3.Y, 0.0, literal.x, BS:VEC_120/SCL_212
4980 ; EG-NEXT:     BFE_INT T46.W, T3.W, 0.0, literal.x,
4981 ; EG-NEXT:     LSHR * T3.W, T20.W, literal.x,
4982 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4983 ; EG-NEXT:     BFE_INT T47.X, T19.Z, 0.0, literal.x,
4984 ; EG-NEXT:     BFE_INT T45.Y, PS, 0.0, literal.x,
4985 ; EG-NEXT:     BFE_INT T46.Z, T2.W, 0.0, literal.x,
4986 ; EG-NEXT:     BFE_INT T20.W, T2.Z, 0.0, literal.x, BS:VEC_120/SCL_212
4987 ; EG-NEXT:     LSHR * T2.W, T19.X, literal.x,
4988 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
4989 ; EG-NEXT:     BFE_INT T48.X, T19.W, 0.0, literal.x,
4990 ; EG-NEXT:     BFE_INT T46.Y, PS, 0.0, literal.x,
4991 ; EG-NEXT:     BFE_INT T20.Z, T2.Y, 0.0, literal.x,
4992 ; EG-NEXT:     BFE_INT T47.W, T1.W, 0.0, literal.x, BS:VEC_120/SCL_212
4993 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
4994 ; EG-NEXT:    8(1.121039e-44), 208(2.914701e-43)
4995 ; EG-NEXT:     LSHR T19.X, PS, literal.x,
4996 ; EG-NEXT:     BFE_INT T20.Y, T1.Z, 0.0, literal.y,
4997 ; EG-NEXT:     BFE_INT T47.Z, T1.Y, 0.0, literal.y,
4998 ; EG-NEXT:     BFE_INT T48.W, T0.W, 0.0, literal.y,
4999 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.z,
5000 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
5001 ; EG-NEXT:    224(3.138909e-43), 0(0.000000e+00)
5002 ; EG-NEXT:     LSHR T49.X, PS, literal.x,
5003 ; EG-NEXT:     BFE_INT T47.Y, T0.Z, 0.0, literal.y,
5004 ; EG-NEXT:     BFE_INT T48.Z, T0.Y, 0.0, literal.y,
5005 ; EG-NEXT:     LSHR T0.W, T19.W, literal.y,
5006 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
5007 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
5008 ; EG-NEXT:    240(3.363116e-43), 0(0.000000e+00)
5009 ; EG-NEXT:     LSHR T50.X, PS, literal.x,
5010 ; EG-NEXT:     BFE_INT * T48.Y, PV.W, 0.0, literal.y,
5011 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
5013 ; GFX12-LABEL: constant_sextload_v64i8_to_v64i32:
5014 ; GFX12:       ; %bb.0:
5015 ; GFX12-NEXT:    s_load_b128 s[16:19], s[4:5], 0x24
5016 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5017 ; GFX12-NEXT:    s_load_b512 s[0:15], s[18:19], 0x0
5018 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5019 ; GFX12-NEXT:    s_ashr_i32 s64, s15, 24
5020 ; GFX12-NEXT:    s_bfe_i32 s65, s15, 0x80010
5021 ; GFX12-NEXT:    s_sext_i32_i8 s66, s15
5022 ; GFX12-NEXT:    s_bfe_i32 s15, s15, 0x80008
5023 ; GFX12-NEXT:    s_ashr_i32 s61, s14, 24
5024 ; GFX12-NEXT:    s_bfe_i32 s62, s14, 0x80010
5025 ; GFX12-NEXT:    s_bfe_i32 s63, s14, 0x80008
5026 ; GFX12-NEXT:    s_sext_i32_i8 s14, s14
5027 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v1, s15
5028 ; GFX12-NEXT:    s_ashr_i32 s58, s13, 24
5029 ; GFX12-NEXT:    s_bfe_i32 s59, s13, 0x80010
5030 ; GFX12-NEXT:    s_bfe_i32 s60, s13, 0x80008
5031 ; GFX12-NEXT:    s_sext_i32_i8 s13, s13
5032 ; GFX12-NEXT:    v_dual_mov_b32 v0, s66 :: v_dual_mov_b32 v3, s64
5033 ; GFX12-NEXT:    v_dual_mov_b32 v2, s65 :: v_dual_mov_b32 v5, s63
5034 ; GFX12-NEXT:    s_ashr_i32 s55, s12, 24
5035 ; GFX12-NEXT:    s_bfe_i32 s56, s12, 0x80010
5036 ; GFX12-NEXT:    s_bfe_i32 s57, s12, 0x80008
5037 ; GFX12-NEXT:    s_sext_i32_i8 s12, s12
5038 ; GFX12-NEXT:    v_dual_mov_b32 v4, s14 :: v_dual_mov_b32 v7, s61
5039 ; GFX12-NEXT:    v_dual_mov_b32 v6, s62 :: v_dual_mov_b32 v9, s60
5040 ; GFX12-NEXT:    v_dual_mov_b32 v8, s13 :: v_dual_mov_b32 v11, s58
5041 ; GFX12-NEXT:    v_dual_mov_b32 v10, s59 :: v_dual_mov_b32 v13, s57
5042 ; GFX12-NEXT:    s_ashr_i32 s52, s11, 24
5043 ; GFX12-NEXT:    s_bfe_i32 s53, s11, 0x80010
5044 ; GFX12-NEXT:    s_bfe_i32 s54, s11, 0x80008
5045 ; GFX12-NEXT:    v_dual_mov_b32 v12, s12 :: v_dual_mov_b32 v15, s55
5046 ; GFX12-NEXT:    v_mov_b32_e32 v14, s56
5047 ; GFX12-NEXT:    s_sext_i32_i8 s11, s11
5048 ; GFX12-NEXT:    s_ashr_i32 s49, s10, 24
5049 ; GFX12-NEXT:    s_bfe_i32 s50, s10, 0x80010
5050 ; GFX12-NEXT:    s_bfe_i32 s51, s10, 0x80008
5051 ; GFX12-NEXT:    s_sext_i32_i8 s10, s10
5052 ; GFX12-NEXT:    s_ashr_i32 s46, s9, 24
5053 ; GFX12-NEXT:    s_bfe_i32 s47, s9, 0x80010
5054 ; GFX12-NEXT:    s_bfe_i32 s48, s9, 0x80008
5055 ; GFX12-NEXT:    s_sext_i32_i8 s9, s9
5056 ; GFX12-NEXT:    s_clause 0x3
5057 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:240
5058 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:224
5059 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:208
5060 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:192
5061 ; GFX12-NEXT:    v_dual_mov_b32 v1, s54 :: v_dual_mov_b32 v0, s11
5062 ; GFX12-NEXT:    v_dual_mov_b32 v3, s52 :: v_dual_mov_b32 v2, s53
5063 ; GFX12-NEXT:    v_mov_b32_e32 v5, s51
5064 ; GFX12-NEXT:    s_ashr_i32 s43, s8, 24
5065 ; GFX12-NEXT:    s_bfe_i32 s44, s8, 0x80010
5066 ; GFX12-NEXT:    s_bfe_i32 s45, s8, 0x80008
5067 ; GFX12-NEXT:    s_sext_i32_i8 s8, s8
5068 ; GFX12-NEXT:    v_dual_mov_b32 v4, s10 :: v_dual_mov_b32 v7, s49
5069 ; GFX12-NEXT:    v_dual_mov_b32 v6, s50 :: v_dual_mov_b32 v9, s48
5070 ; GFX12-NEXT:    s_ashr_i32 s40, s7, 24
5071 ; GFX12-NEXT:    s_bfe_i32 s41, s7, 0x80010
5072 ; GFX12-NEXT:    s_bfe_i32 s42, s7, 0x80008
5073 ; GFX12-NEXT:    s_sext_i32_i8 s7, s7
5074 ; GFX12-NEXT:    v_dual_mov_b32 v8, s9 :: v_dual_mov_b32 v11, s46
5075 ; GFX12-NEXT:    v_dual_mov_b32 v10, s47 :: v_dual_mov_b32 v13, s45
5076 ; GFX12-NEXT:    s_ashr_i32 s34, s5, 24
5077 ; GFX12-NEXT:    s_bfe_i32 s35, s5, 0x80010
5078 ; GFX12-NEXT:    s_bfe_i32 s36, s5, 0x80008
5079 ; GFX12-NEXT:    s_sext_i32_i8 s5, s5
5080 ; GFX12-NEXT:    s_ashr_i32 s37, s6, 24
5081 ; GFX12-NEXT:    s_bfe_i32 s38, s6, 0x80010
5082 ; GFX12-NEXT:    s_bfe_i32 s39, s6, 0x80008
5083 ; GFX12-NEXT:    s_sext_i32_i8 s6, s6
5084 ; GFX12-NEXT:    v_dual_mov_b32 v12, s8 :: v_dual_mov_b32 v15, s43
5085 ; GFX12-NEXT:    v_dual_mov_b32 v14, s44 :: v_dual_mov_b32 v17, s42
5086 ; GFX12-NEXT:    s_ashr_i32 s30, s4, 24
5087 ; GFX12-NEXT:    s_bfe_i32 s31, s4, 0x80010
5088 ; GFX12-NEXT:    s_bfe_i32 s33, s4, 0x80008
5089 ; GFX12-NEXT:    s_sext_i32_i8 s4, s4
5090 ; GFX12-NEXT:    v_dual_mov_b32 v16, s7 :: v_dual_mov_b32 v19, s40
5091 ; GFX12-NEXT:    v_dual_mov_b32 v18, s41 :: v_dual_mov_b32 v21, s39
5092 ; GFX12-NEXT:    s_ashr_i32 s27, s3, 24
5093 ; GFX12-NEXT:    s_bfe_i32 s28, s3, 0x80010
5094 ; GFX12-NEXT:    s_bfe_i32 s29, s3, 0x80008
5095 ; GFX12-NEXT:    s_sext_i32_i8 s3, s3
5096 ; GFX12-NEXT:    v_dual_mov_b32 v20, s6 :: v_dual_mov_b32 v23, s37
5097 ; GFX12-NEXT:    v_mov_b32_e32 v22, s38
5098 ; GFX12-NEXT:    s_clause 0x5
5099 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:176
5100 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:160
5101 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:144
5102 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:128
5103 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[16:17] offset:112
5104 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[16:17] offset:96
5105 ; GFX12-NEXT:    v_dual_mov_b32 v1, s36 :: v_dual_mov_b32 v0, s5
5106 ; GFX12-NEXT:    v_dual_mov_b32 v3, s34 :: v_dual_mov_b32 v2, s35
5107 ; GFX12-NEXT:    v_mov_b32_e32 v5, s33
5108 ; GFX12-NEXT:    s_ashr_i32 s24, s2, 24
5109 ; GFX12-NEXT:    s_bfe_i32 s25, s2, 0x80010
5110 ; GFX12-NEXT:    s_bfe_i32 s26, s2, 0x80008
5111 ; GFX12-NEXT:    s_sext_i32_i8 s2, s2
5112 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s30
5113 ; GFX12-NEXT:    v_dual_mov_b32 v6, s31 :: v_dual_mov_b32 v9, s29
5114 ; GFX12-NEXT:    s_ashr_i32 s21, s1, 24
5115 ; GFX12-NEXT:    s_bfe_i32 s22, s1, 0x80010
5116 ; GFX12-NEXT:    s_bfe_i32 s23, s1, 0x80008
5117 ; GFX12-NEXT:    s_sext_i32_i8 s1, s1
5118 ; GFX12-NEXT:    v_dual_mov_b32 v8, s3 :: v_dual_mov_b32 v11, s27
5119 ; GFX12-NEXT:    v_dual_mov_b32 v10, s28 :: v_dual_mov_b32 v13, s26
5120 ; GFX12-NEXT:    s_ashr_i32 s18, s0, 24
5121 ; GFX12-NEXT:    s_bfe_i32 s19, s0, 0x80010
5122 ; GFX12-NEXT:    s_bfe_i32 s20, s0, 0x80008
5123 ; GFX12-NEXT:    s_sext_i32_i8 s0, s0
5124 ; GFX12-NEXT:    v_dual_mov_b32 v12, s2 :: v_dual_mov_b32 v15, s24
5125 ; GFX12-NEXT:    v_dual_mov_b32 v14, s25 :: v_dual_mov_b32 v17, s23
5126 ; GFX12-NEXT:    v_dual_mov_b32 v16, s1 :: v_dual_mov_b32 v19, s21
5127 ; GFX12-NEXT:    v_dual_mov_b32 v18, s22 :: v_dual_mov_b32 v21, s20
5128 ; GFX12-NEXT:    v_dual_mov_b32 v20, s0 :: v_dual_mov_b32 v23, s18
5129 ; GFX12-NEXT:    v_mov_b32_e32 v22, s19
5130 ; GFX12-NEXT:    s_clause 0x5
5131 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[16:17] offset:80
5132 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[16:17] offset:64
5133 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[16:17] offset:48
5134 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[16:17] offset:32
5135 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[16:17] offset:16
5136 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[16:17]
5137 ; GFX12-NEXT:    s_endpgm
5138   %load = load <64 x i8>, ptr addrspace(4) %in
5139   %ext = sext <64 x i8> %load to <64 x i32>
5140   store <64 x i32> %ext, ptr addrspace(1) %out
5141   ret void
5144 define amdgpu_kernel void @constant_zextload_i8_to_i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5145 ; GFX6-NOHSA-LABEL: constant_zextload_i8_to_i64:
5146 ; GFX6-NOHSA:       ; %bb.0:
5147 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5148 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5149 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5150 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5151 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5152 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5153 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5154 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5155 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
5156 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5157 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5158 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5159 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5160 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
5161 ; GFX6-NOHSA-NEXT:    s_endpgm
5163 ; GFX7-HSA-LABEL: constant_zextload_i8_to_i64:
5164 ; GFX7-HSA:       ; %bb.0:
5165 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5166 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5167 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5168 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5169 ; GFX7-HSA-NEXT:    flat_load_ubyte v0, v[0:1]
5170 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
5171 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
5172 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
5173 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5174 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[2:3], v[0:1]
5175 ; GFX7-HSA-NEXT:    s_endpgm
5177 ; GFX8-NOHSA-LABEL: constant_zextload_i8_to_i64:
5178 ; GFX8-NOHSA:       ; %bb.0:
5179 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5180 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, 0
5181 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5182 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5183 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5184 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
5185 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
5186 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
5187 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5188 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v2, 0xffff, v2
5189 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
5190 ; GFX8-NOHSA-NEXT:    s_endpgm
5192 ; EG-LABEL: constant_zextload_i8_to_i64:
5193 ; EG:       ; %bb.0:
5194 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5195 ; EG-NEXT:    TEX 0 @6
5196 ; EG-NEXT:    ALU 2, @9, KC0[CB0:0-32], KC1[]
5197 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XY, T1.X, 1
5198 ; EG-NEXT:    CF_END
5199 ; EG-NEXT:    PAD
5200 ; EG-NEXT:    Fetch clause starting at 6:
5201 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
5202 ; EG-NEXT:    ALU clause starting at 8:
5203 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
5204 ; EG-NEXT:    ALU clause starting at 9:
5205 ; EG-NEXT:     MOV * T0.Y, 0.0,
5206 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
5207 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
5209 ; GFX12-LABEL: constant_zextload_i8_to_i64:
5210 ; GFX12:       ; %bb.0:
5211 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5212 ; GFX12-NEXT:    v_mov_b32_e32 v1, 0
5213 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5214 ; GFX12-NEXT:    global_load_u8 v0, v1, s[2:3]
5215 ; GFX12-NEXT:    s_wait_loadcnt 0x0
5216 ; GFX12-NEXT:    v_and_b32_e32 v0, 0xffff, v0
5217 ; GFX12-NEXT:    global_store_b64 v1, v[0:1], s[0:1]
5218 ; GFX12-NEXT:    s_endpgm
5219   %a = load i8, ptr addrspace(4) %in
5220   %ext = zext i8 %a to i64
5221   store i64 %ext, ptr addrspace(1) %out
5222   ret void
5225 ; TODO: Why not 7 ?
5226 define amdgpu_kernel void @constant_sextload_i8_to_i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5227 ; GFX6-NOHSA-LABEL: constant_sextload_i8_to_i64:
5228 ; GFX6-NOHSA:       ; %bb.0:
5229 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5230 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5231 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5232 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5233 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5234 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5235 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5236 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5237 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
5238 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5239 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5240 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5241 ; GFX6-NOHSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5242 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
5243 ; GFX6-NOHSA-NEXT:    s_endpgm
5245 ; GFX7-HSA-LABEL: constant_sextload_i8_to_i64:
5246 ; GFX7-HSA:       ; %bb.0:
5247 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5248 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5249 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5250 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5251 ; GFX7-HSA-NEXT:    flat_load_sbyte v0, v[0:1]
5252 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
5253 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
5254 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5255 ; GFX7-HSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5256 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[2:3], v[0:1]
5257 ; GFX7-HSA-NEXT:    s_endpgm
5259 ; GFX8-NOHSA-LABEL: constant_sextload_i8_to_i64:
5260 ; GFX8-NOHSA:       ; %bb.0:
5261 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5262 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5263 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5264 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5265 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
5266 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
5267 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
5268 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5269 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v2, v2, 0, 16
5270 ; GFX8-NOHSA-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5271 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
5272 ; GFX8-NOHSA-NEXT:    s_endpgm
5274 ; EG-LABEL: constant_sextload_i8_to_i64:
5275 ; EG:       ; %bb.0:
5276 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5277 ; EG-NEXT:    TEX 0 @6
5278 ; EG-NEXT:    ALU 4, @9, KC0[CB0:0-32], KC1[]
5279 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XY, T1.X, 1
5280 ; EG-NEXT:    CF_END
5281 ; EG-NEXT:    PAD
5282 ; EG-NEXT:    Fetch clause starting at 6:
5283 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
5284 ; EG-NEXT:    ALU clause starting at 8:
5285 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
5286 ; EG-NEXT:    ALU clause starting at 9:
5287 ; EG-NEXT:     BFE_INT T0.X, T0.X, 0.0, literal.x,
5288 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.y,
5289 ; EG-NEXT:    8(1.121039e-44), 2(2.802597e-45)
5290 ; EG-NEXT:     ASHR * T0.Y, PV.X, literal.x,
5291 ; EG-NEXT:    31(4.344025e-44), 0(0.000000e+00)
5293 ; GFX12-LABEL: constant_sextload_i8_to_i64:
5294 ; GFX12:       ; %bb.0:
5295 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5296 ; GFX12-NEXT:    v_mov_b32_e32 v2, 0
5297 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5298 ; GFX12-NEXT:    global_load_i8 v0, v2, s[2:3]
5299 ; GFX12-NEXT:    s_wait_loadcnt 0x0
5300 ; GFX12-NEXT:    v_bfe_i32 v0, v0, 0, 16
5301 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_1)
5302 ; GFX12-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5303 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
5304 ; GFX12-NEXT:    s_endpgm
5305   %a = load i8, ptr addrspace(4) %in
5306   %ext = sext i8 %a to i64
5307   store i64 %ext, ptr addrspace(1) %out
5308   ret void
5311 define amdgpu_kernel void @constant_zextload_v1i8_to_v1i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5312 ; GFX6-NOHSA-LABEL: constant_zextload_v1i8_to_v1i64:
5313 ; GFX6-NOHSA:       ; %bb.0:
5314 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5315 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5316 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5317 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5318 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5319 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5320 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5321 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5322 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
5323 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5324 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5325 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5326 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5327 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
5328 ; GFX6-NOHSA-NEXT:    s_endpgm
5330 ; GFX7-HSA-LABEL: constant_zextload_v1i8_to_v1i64:
5331 ; GFX7-HSA:       ; %bb.0:
5332 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5333 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5334 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5335 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5336 ; GFX7-HSA-NEXT:    flat_load_ubyte v0, v[0:1]
5337 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
5338 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
5339 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
5340 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5341 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[2:3], v[0:1]
5342 ; GFX7-HSA-NEXT:    s_endpgm
5344 ; GFX8-NOHSA-LABEL: constant_zextload_v1i8_to_v1i64:
5345 ; GFX8-NOHSA:       ; %bb.0:
5346 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5347 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5348 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5349 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5350 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v0, v[0:1]
5351 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
5352 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s1
5353 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5354 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5355 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[2:3], v[0:1]
5356 ; GFX8-NOHSA-NEXT:    s_endpgm
5358 ; EG-LABEL: constant_zextload_v1i8_to_v1i64:
5359 ; EG:       ; %bb.0:
5360 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5361 ; EG-NEXT:    TEX 0 @6
5362 ; EG-NEXT:    ALU 2, @9, KC0[CB0:0-32], KC1[]
5363 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XY, T1.X, 1
5364 ; EG-NEXT:    CF_END
5365 ; EG-NEXT:    PAD
5366 ; EG-NEXT:    Fetch clause starting at 6:
5367 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
5368 ; EG-NEXT:    ALU clause starting at 8:
5369 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
5370 ; EG-NEXT:    ALU clause starting at 9:
5371 ; EG-NEXT:     MOV * T0.Y, 0.0,
5372 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
5373 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
5375 ; GFX12-LABEL: constant_zextload_v1i8_to_v1i64:
5376 ; GFX12:       ; %bb.0:
5377 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5378 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5379 ; GFX12-NEXT:    s_load_u8 s2, s[2:3], 0x0
5380 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5381 ; GFX12-NEXT:    v_dual_mov_b32 v1, 0 :: v_dual_mov_b32 v0, s2
5382 ; GFX12-NEXT:    global_store_b64 v1, v[0:1], s[0:1]
5383 ; GFX12-NEXT:    s_endpgm
5384   %load = load <1 x i8>, ptr addrspace(4) %in
5385   %ext = zext <1 x i8> %load to <1 x i64>
5386   store <1 x i64> %ext, ptr addrspace(1) %out
5387   ret void
5390 ; TODO: Why not 7 ?
5391 define amdgpu_kernel void @constant_sextload_v1i8_to_v1i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5392 ; GFX6-NOHSA-LABEL: constant_sextload_v1i8_to_v1i64:
5393 ; GFX6-NOHSA:       ; %bb.0:
5394 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5395 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5396 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5397 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5398 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5399 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5400 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5401 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5402 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
5403 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5404 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5405 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5406 ; GFX6-NOHSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5407 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[4:7], 0
5408 ; GFX6-NOHSA-NEXT:    s_endpgm
5410 ; GFX7-HSA-LABEL: constant_sextload_v1i8_to_v1i64:
5411 ; GFX7-HSA:       ; %bb.0:
5412 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5413 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5414 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5415 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5416 ; GFX7-HSA-NEXT:    flat_load_sbyte v0, v[0:1]
5417 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
5418 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
5419 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5420 ; GFX7-HSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5421 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[2:3], v[0:1]
5422 ; GFX7-HSA-NEXT:    s_endpgm
5424 ; GFX8-NOHSA-LABEL: constant_sextload_v1i8_to_v1i64:
5425 ; GFX8-NOHSA:       ; %bb.0:
5426 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5427 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5428 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5429 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5430 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
5431 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
5432 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
5433 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5434 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v2, v2, 0, 16
5435 ; GFX8-NOHSA-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5436 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
5437 ; GFX8-NOHSA-NEXT:    s_endpgm
5439 ; EG-LABEL: constant_sextload_v1i8_to_v1i64:
5440 ; EG:       ; %bb.0:
5441 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5442 ; EG-NEXT:    TEX 0 @6
5443 ; EG-NEXT:    ALU 4, @9, KC0[CB0:0-32], KC1[]
5444 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T0.XY, T1.X, 1
5445 ; EG-NEXT:    CF_END
5446 ; EG-NEXT:    PAD
5447 ; EG-NEXT:    Fetch clause starting at 6:
5448 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
5449 ; EG-NEXT:    ALU clause starting at 8:
5450 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
5451 ; EG-NEXT:    ALU clause starting at 9:
5452 ; EG-NEXT:     BFE_INT T0.X, T0.X, 0.0, literal.x,
5453 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.y,
5454 ; EG-NEXT:    8(1.121039e-44), 2(2.802597e-45)
5455 ; EG-NEXT:     ASHR * T0.Y, PV.X, literal.x,
5456 ; EG-NEXT:    31(4.344025e-44), 0(0.000000e+00)
5458 ; GFX12-LABEL: constant_sextload_v1i8_to_v1i64:
5459 ; GFX12:       ; %bb.0:
5460 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5461 ; GFX12-NEXT:    v_mov_b32_e32 v2, 0
5462 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5463 ; GFX12-NEXT:    global_load_i8 v0, v2, s[2:3]
5464 ; GFX12-NEXT:    s_wait_loadcnt 0x0
5465 ; GFX12-NEXT:    v_bfe_i32 v0, v0, 0, 16
5466 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_1)
5467 ; GFX12-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5468 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
5469 ; GFX12-NEXT:    s_endpgm
5470   %load = load <1 x i8>, ptr addrspace(4) %in
5471   %ext = sext <1 x i8> %load to <1 x i64>
5472   store <1 x i64> %ext, ptr addrspace(1) %out
5473   ret void
5476 define amdgpu_kernel void @constant_zextload_v2i8_to_v2i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5477 ; GFX6-NOHSA-LABEL: constant_zextload_v2i8_to_v2i64:
5478 ; GFX6-NOHSA:       ; %bb.0:
5479 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5480 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5481 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5482 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5483 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5484 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5485 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5486 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5487 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
5488 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5489 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5490 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5491 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5492 ; GFX6-NOHSA-NEXT:    v_lshrrev_b32_e32 v2, 8, v0
5493 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v0, 0xff, v0
5494 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
5495 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[4:7], 0
5496 ; GFX6-NOHSA-NEXT:    s_endpgm
5498 ; GFX7-HSA-LABEL: constant_zextload_v2i8_to_v2i64:
5499 ; GFX7-HSA:       ; %bb.0:
5500 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5501 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5502 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5503 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5504 ; GFX7-HSA-NEXT:    flat_load_ushort v0, v[0:1]
5505 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
5506 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
5507 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
5508 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, v1
5509 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5510 ; GFX7-HSA-NEXT:    v_lshrrev_b32_e32 v2, 8, v0
5511 ; GFX7-HSA-NEXT:    v_and_b32_e32 v0, 0xff, v0
5512 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5513 ; GFX7-HSA-NEXT:    s_endpgm
5515 ; GFX8-NOHSA-LABEL: constant_zextload_v2i8_to_v2i64:
5516 ; GFX8-NOHSA:       ; %bb.0:
5517 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5518 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, 8
5519 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5520 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5521 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5522 ; GFX8-NOHSA-NEXT:    flat_load_ushort v0, v[0:1]
5523 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5524 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
5525 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
5526 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
5527 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5528 ; GFX8-NOHSA-NEXT:    v_lshrrev_b32_sdwa v2, v2, v0 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:DWORD src1_sel:WORD_0
5529 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v0, 0xff, v0
5530 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5531 ; GFX8-NOHSA-NEXT:    s_endpgm
5533 ; EG-LABEL: constant_zextload_v2i8_to_v2i64:
5534 ; EG:       ; %bb.0:
5535 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
5536 ; EG-NEXT:    TEX 0 @6
5537 ; EG-NEXT:    ALU 14, @10, KC0[CB0:0-32], KC1[]
5538 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XYZW, T5.X, 1
5539 ; EG-NEXT:    CF_END
5540 ; EG-NEXT:    PAD
5541 ; EG-NEXT:    Fetch clause starting at 6:
5542 ; EG-NEXT:     VTX_READ_16 T4.X, T4.X, 0, #1
5543 ; EG-NEXT:    ALU clause starting at 8:
5544 ; EG-NEXT:     MOV * T0.Y, T2.X,
5545 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
5546 ; EG-NEXT:    ALU clause starting at 10:
5547 ; EG-NEXT:     AND_INT T0.W, T4.X, literal.x,
5548 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
5549 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
5550 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
5551 ; EG-NEXT:     MOV * T2.X, PV.W,
5552 ; EG-NEXT:     MOV T0.Y, PV.X,
5553 ; EG-NEXT:     MOV * T1.W, literal.x,
5554 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5555 ; EG-NEXT:     BFE_UINT * T4.Z, PV.Y, literal.x, PV.W,
5556 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5557 ; EG-NEXT:     AND_INT T4.X, T0.W, literal.x,
5558 ; EG-NEXT:     MOV T4.Y, 0.0,
5559 ; EG-NEXT:     MOV T4.W, 0.0,
5560 ; EG-NEXT:     LSHR * T5.X, KC0[2].Y, literal.y,
5561 ; EG-NEXT:    255(3.573311e-43), 2(2.802597e-45)
5563 ; GFX12-LABEL: constant_zextload_v2i8_to_v2i64:
5564 ; GFX12:       ; %bb.0:
5565 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5566 ; GFX12-NEXT:    v_mov_b32_e32 v1, 0
5567 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5568 ; GFX12-NEXT:    global_load_u16 v0, v1, s[2:3]
5569 ; GFX12-NEXT:    s_wait_loadcnt 0x0
5570 ; GFX12-NEXT:    v_and_b32_e32 v2, 0xffff, v0
5571 ; GFX12-NEXT:    v_dual_mov_b32 v3, v1 :: v_dual_and_b32 v0, 0xff, v0
5572 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2)
5573 ; GFX12-NEXT:    v_lshrrev_b32_e32 v2, 8, v2
5574 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1]
5575 ; GFX12-NEXT:    s_endpgm
5576   %load = load <2 x i8>, ptr addrspace(4) %in
5577   %ext = zext <2 x i8> %load to <2 x i64>
5578   store <2 x i64> %ext, ptr addrspace(1) %out
5579   ret void
5582 define amdgpu_kernel void @constant_sextload_v2i8_to_v2i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5583 ; GFX6-NOHSA-LABEL: constant_sextload_v2i8_to_v2i64:
5584 ; GFX6-NOHSA:       ; %bb.0:
5585 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5586 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
5587 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
5588 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
5589 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
5590 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5591 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
5592 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
5593 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
5594 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
5595 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
5596 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5597 ; GFX6-NOHSA-NEXT:    v_lshrrev_b32_e32 v2, 8, v0
5598 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v0, v0, 0, 8
5599 ; GFX6-NOHSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5600 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
5601 ; GFX6-NOHSA-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5602 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[4:7], 0
5603 ; GFX6-NOHSA-NEXT:    s_endpgm
5605 ; GFX7-HSA-LABEL: constant_sextload_v2i8_to_v2i64:
5606 ; GFX7-HSA:       ; %bb.0:
5607 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5608 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5609 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5610 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5611 ; GFX7-HSA-NEXT:    flat_load_ushort v0, v[0:1]
5612 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
5613 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
5614 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
5615 ; GFX7-HSA-NEXT:    v_lshrrev_b32_e32 v2, 8, v0
5616 ; GFX7-HSA-NEXT:    v_bfe_i32 v0, v0, 0, 8
5617 ; GFX7-HSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
5618 ; GFX7-HSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5619 ; GFX7-HSA-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5620 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5621 ; GFX7-HSA-NEXT:    s_endpgm
5623 ; GFX8-NOHSA-LABEL: constant_sextload_v2i8_to_v2i64:
5624 ; GFX8-NOHSA:       ; %bb.0:
5625 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5626 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5627 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5628 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5629 ; GFX8-NOHSA-NEXT:    flat_load_ushort v0, v[0:1]
5630 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
5631 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
5632 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
5633 ; GFX8-NOHSA-NEXT:    v_lshrrev_b32_e32 v2, 8, v0
5634 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v0, v0, 0, 8
5635 ; GFX8-NOHSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
5636 ; GFX8-NOHSA-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5637 ; GFX8-NOHSA-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5638 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5639 ; GFX8-NOHSA-NEXT:    s_endpgm
5641 ; EG-LABEL: constant_sextload_v2i8_to_v2i64:
5642 ; EG:       ; %bb.0:
5643 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
5644 ; EG-NEXT:    TEX 0 @6
5645 ; EG-NEXT:    ALU 15, @10, KC0[CB0:0-32], KC1[]
5646 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XYZW, T5.X, 1
5647 ; EG-NEXT:    CF_END
5648 ; EG-NEXT:    PAD
5649 ; EG-NEXT:    Fetch clause starting at 6:
5650 ; EG-NEXT:     VTX_READ_16 T4.X, T4.X, 0, #1
5651 ; EG-NEXT:    ALU clause starting at 8:
5652 ; EG-NEXT:     MOV * T0.Y, T2.X,
5653 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
5654 ; EG-NEXT:    ALU clause starting at 10:
5655 ; EG-NEXT:     AND_INT T0.W, T4.X, literal.x,
5656 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
5657 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
5658 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
5659 ; EG-NEXT:     MOV * T2.X, PV.W,
5660 ; EG-NEXT:     MOV * T0.Y, PV.X,
5661 ; EG-NEXT:     BFE_INT * T4.X, T0.W, 0.0, literal.x,
5662 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5663 ; EG-NEXT:     ASHR T4.Y, PV.X, literal.x,
5664 ; EG-NEXT:     LSHR * T0.W, T0.Y, literal.y,
5665 ; EG-NEXT:    31(4.344025e-44), 8(1.121039e-44)
5666 ; EG-NEXT:     BFE_INT * T4.Z, PV.W, 0.0, literal.x,
5667 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5668 ; EG-NEXT:     LSHR T5.X, KC0[2].Y, literal.x,
5669 ; EG-NEXT:     ASHR * T4.W, PV.Z, literal.y,
5670 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
5672 ; GFX12-LABEL: constant_sextload_v2i8_to_v2i64:
5673 ; GFX12:       ; %bb.0:
5674 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5675 ; GFX12-NEXT:    v_mov_b32_e32 v4, 0
5676 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5677 ; GFX12-NEXT:    global_load_u16 v0, v4, s[2:3]
5678 ; GFX12-NEXT:    s_wait_loadcnt 0x0
5679 ; GFX12-NEXT:    v_lshrrev_b32_e32 v1, 8, v0
5680 ; GFX12-NEXT:    v_bfe_i32 v0, v0, 0, 8
5681 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2) | instskip(NEXT) | instid1(VALU_DEP_2)
5682 ; GFX12-NEXT:    v_bfe_i32 v2, v1, 0, 8
5683 ; GFX12-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
5684 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2)
5685 ; GFX12-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
5686 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
5687 ; GFX12-NEXT:    s_endpgm
5688   %load = load <2 x i8>, ptr addrspace(4) %in
5689   %ext = sext <2 x i8> %load to <2 x i64>
5690   store <2 x i64> %ext, ptr addrspace(1) %out
5691   ret void
5694 define amdgpu_kernel void @constant_zextload_v4i8_to_v4i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5695 ; GFX6-NOHSA-LABEL: constant_zextload_v4i8_to_v4i64:
5696 ; GFX6-NOHSA:       ; %bb.0:
5697 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5698 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5699 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
5700 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
5701 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5702 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
5703 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
5704 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5705 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s4, 0x80008
5706 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s4, 24
5707 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s4, 0x80010
5708 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
5709 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
5710 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
5711 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
5712 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
5713 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
5714 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
5715 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
5716 ; GFX6-NOHSA-NEXT:    s_endpgm
5718 ; GFX7-HSA-LABEL: constant_zextload_v4i8_to_v4i64:
5719 ; GFX7-HSA:       ; %bb.0:
5720 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5721 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
5722 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, v1
5723 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5724 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
5725 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5726 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s2, 0x80008
5727 ; GFX7-HSA-NEXT:    s_lshr_b32 s3, s2, 24
5728 ; GFX7-HSA-NEXT:    s_and_b32 s5, s2, 0xff
5729 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
5730 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5731 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
5732 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
5733 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
5734 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
5735 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
5736 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5737 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
5738 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
5739 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
5740 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
5741 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5742 ; GFX7-HSA-NEXT:    s_endpgm
5744 ; GFX8-NOHSA-LABEL: constant_zextload_v4i8_to_v4i64:
5745 ; GFX8-NOHSA:       ; %bb.0:
5746 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5747 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5748 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
5749 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5750 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
5751 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5752 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s3, s2, 24
5753 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s2, 0x80008
5754 ; GFX8-NOHSA-NEXT:    s_and_b32 s5, s2, 0xff
5755 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
5756 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5757 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
5758 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
5759 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
5760 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
5761 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
5762 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5763 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
5764 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
5765 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
5766 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
5767 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5768 ; GFX8-NOHSA-NEXT:    s_endpgm
5770 ; EG-LABEL: constant_zextload_v4i8_to_v4i64:
5771 ; EG:       ; %bb.0:
5772 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5773 ; EG-NEXT:    TEX 0 @6
5774 ; EG-NEXT:    ALU 17, @9, KC0[CB0:0-32], KC1[]
5775 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XYZW, T7.X, 0
5776 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XYZW, T6.X, 1
5777 ; EG-NEXT:    CF_END
5778 ; EG-NEXT:    Fetch clause starting at 6:
5779 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
5780 ; EG-NEXT:    ALU clause starting at 8:
5781 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
5782 ; EG-NEXT:    ALU clause starting at 9:
5783 ; EG-NEXT:     MOV * T0.W, literal.x,
5784 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5785 ; EG-NEXT:     BFE_UINT T5.X, T4.X, literal.x, PV.W,
5786 ; EG-NEXT:     LSHR * T5.Z, T4.X, literal.y,
5787 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
5788 ; EG-NEXT:     MOV T5.Y, 0.0,
5789 ; EG-NEXT:     BFE_UINT * T4.Z, T4.X, literal.x, T0.W,
5790 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
5791 ; EG-NEXT:     AND_INT T4.X, T4.X, literal.x,
5792 ; EG-NEXT:     MOV T4.Y, 0.0,
5793 ; EG-NEXT:     MOV T5.W, 0.0,
5794 ; EG-NEXT:     MOV * T4.W, 0.0,
5795 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
5796 ; EG-NEXT:     LSHR T6.X, KC0[2].Y, literal.x,
5797 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
5798 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
5799 ; EG-NEXT:     LSHR * T7.X, PV.W, literal.x,
5800 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
5802 ; GFX12-LABEL: constant_zextload_v4i8_to_v4i64:
5803 ; GFX12:       ; %bb.0:
5804 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5805 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5806 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
5807 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5808 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80010
5809 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1) | instskip(SKIP_2) | instid1(VALU_DEP_1)
5810 ; GFX12-NEXT:    v_dual_mov_b32 v1, 0 :: v_dual_mov_b32 v0, s3
5811 ; GFX12-NEXT:    s_lshr_b32 s4, s2, 24
5812 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80008
5813 ; GFX12-NEXT:    v_dual_mov_b32 v2, s4 :: v_dual_mov_b32 v3, v1
5814 ; GFX12-NEXT:    s_and_b32 s2, s2, 0xff
5815 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:16
5816 ; GFX12-NEXT:    s_wait_alu 0xfffe
5817 ; GFX12-NEXT:    v_mov_b32_e32 v0, s2
5818 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
5819 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1]
5820 ; GFX12-NEXT:    s_endpgm
5821   %load = load <4 x i8>, ptr addrspace(4) %in
5822   %ext = zext <4 x i8> %load to <4 x i64>
5823   store <4 x i64> %ext, ptr addrspace(1) %out
5824   ret void
5827 define amdgpu_kernel void @constant_sextload_v4i8_to_v4i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5828 ; GFX6-NOHSA-LABEL: constant_sextload_v4i8_to_v4i64:
5829 ; GFX6-NOHSA:       ; %bb.0:
5830 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5831 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5832 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
5833 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
5834 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
5835 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5836 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s4, 16
5837 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s4, 24
5838 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s10, s4, 8
5839 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
5840 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
5841 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
5842 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
5843 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
5844 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
5845 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
5846 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
5847 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s8
5848 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s9
5849 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[2:5], off, s[0:3], 0 offset:16
5850 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
5851 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
5852 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s11
5853 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
5854 ; GFX6-NOHSA-NEXT:    s_endpgm
5856 ; GFX7-HSA-LABEL: constant_sextload_v4i8_to_v4i64:
5857 ; GFX7-HSA:       ; %bb.0:
5858 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
5859 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5860 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
5861 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
5862 ; GFX7-HSA-NEXT:    s_lshr_b32 s4, s2, 16
5863 ; GFX7-HSA-NEXT:    s_lshr_b32 s6, s2, 24
5864 ; GFX7-HSA-NEXT:    s_lshr_b32 s8, s2, 8
5865 ; GFX7-HSA-NEXT:    s_bfe_i64 s[2:3], s[2:3], 0x80000
5866 ; GFX7-HSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
5867 ; GFX7-HSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
5868 ; GFX7-HSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
5869 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
5870 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 16
5871 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s5
5872 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
5873 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
5874 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
5875 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s7
5876 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
5877 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5878 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
5879 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
5880 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
5881 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s8
5882 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s9
5883 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
5884 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5885 ; GFX7-HSA-NEXT:    s_endpgm
5887 ; GFX8-NOHSA-LABEL: constant_sextload_v4i8_to_v4i64:
5888 ; GFX8-NOHSA:       ; %bb.0:
5889 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
5890 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5891 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
5892 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5893 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s2, 16
5894 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s6, s2, 24
5895 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s2, 8
5896 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[2:3], s[2:3], 0x80000
5897 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
5898 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
5899 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
5900 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
5901 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s0, 16
5902 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
5903 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s1, 0
5904 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
5905 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
5906 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
5907 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
5908 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5909 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
5910 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
5911 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
5912 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
5913 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s9
5914 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
5915 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
5916 ; GFX8-NOHSA-NEXT:    s_endpgm
5918 ; EG-LABEL: constant_sextload_v4i8_to_v4i64:
5919 ; EG:       ; %bb.0:
5920 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
5921 ; EG-NEXT:    TEX 0 @6
5922 ; EG-NEXT:    ALU 18, @9, KC0[CB0:0-32], KC1[]
5923 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T4.XYZW, T7.X, 0
5924 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XYZW, T6.X, 1
5925 ; EG-NEXT:    CF_END
5926 ; EG-NEXT:    Fetch clause starting at 6:
5927 ; EG-NEXT:     VTX_READ_32 T4.X, T4.X, 0, #1
5928 ; EG-NEXT:    ALU clause starting at 8:
5929 ; EG-NEXT:     MOV * T4.X, KC0[2].Z,
5930 ; EG-NEXT:    ALU clause starting at 9:
5931 ; EG-NEXT:     BFE_INT T5.X, T4.X, 0.0, literal.x,
5932 ; EG-NEXT:     ASHR T4.W, T4.X, literal.y,
5933 ; EG-NEXT:     LSHR * T6.X, KC0[2].Y, literal.z,
5934 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
5935 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
5936 ; EG-NEXT:     ASHR T5.Y, PV.X, literal.x,
5937 ; EG-NEXT:     ASHR T4.Z, T4.X, literal.y,
5938 ; EG-NEXT:     LSHR T0.W, T4.X, literal.z,
5939 ; EG-NEXT:     LSHR * T1.W, T4.X, literal.w,
5940 ; EG-NEXT:    31(4.344025e-44), 24(3.363116e-44)
5941 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
5942 ; EG-NEXT:     BFE_INT T4.X, PS, 0.0, literal.x,
5943 ; EG-NEXT:     BFE_INT T5.Z, PV.W, 0.0, literal.x,
5944 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
5945 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
5946 ; EG-NEXT:     LSHR T7.X, PV.W, literal.x,
5947 ; EG-NEXT:     ASHR T4.Y, PV.X, literal.y,
5948 ; EG-NEXT:     ASHR * T5.W, PV.Z, literal.y,
5949 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
5951 ; GFX12-LABEL: constant_sextload_v4i8_to_v4i64:
5952 ; GFX12:       ; %bb.0:
5953 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
5954 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5955 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
5956 ; GFX12-NEXT:    s_wait_kmcnt 0x0
5957 ; GFX12-NEXT:    s_lshr_b32 s4, s2, 16
5958 ; GFX12-NEXT:    s_lshr_b32 s6, s2, 24
5959 ; GFX12-NEXT:    s_lshr_b32 s8, s2, 8
5960 ; GFX12-NEXT:    s_bfe_i64 s[2:3], s[2:3], 0x80000
5961 ; GFX12-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
5962 ; GFX12-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
5963 ; GFX12-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
5964 ; GFX12-NEXT:    v_dual_mov_b32 v8, 0 :: v_dual_mov_b32 v1, s3
5965 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v5, s5
5966 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s7
5967 ; GFX12-NEXT:    v_dual_mov_b32 v6, s6 :: v_dual_mov_b32 v3, s9
5968 ; GFX12-NEXT:    v_mov_b32_e32 v2, s8
5969 ; GFX12-NEXT:    s_clause 0x1
5970 ; GFX12-NEXT:    global_store_b128 v8, v[4:7], s[0:1] offset:16
5971 ; GFX12-NEXT:    global_store_b128 v8, v[0:3], s[0:1]
5972 ; GFX12-NEXT:    s_endpgm
5973   %load = load <4 x i8>, ptr addrspace(4) %in
5974   %ext = sext <4 x i8> %load to <4 x i64>
5975   store <4 x i64> %ext, ptr addrspace(1) %out
5976   ret void
5979 define amdgpu_kernel void @constant_zextload_v8i8_to_v8i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
5980 ; GFX6-NOHSA-LABEL: constant_zextload_v8i8_to_v8i64:
5981 ; GFX6-NOHSA:       ; %bb.0:
5982 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
5983 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5984 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
5985 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
5986 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
5987 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
5988 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
5989 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
5990 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s4, 24
5991 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s7, s5, 24
5992 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s8, s5, 0x80008
5993 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s9, s4, 0x80008
5994 ; GFX6-NOHSA-NEXT:    s_and_b32 s10, s4, 0xff
5995 ; GFX6-NOHSA-NEXT:    s_and_b32 s11, s5, 0xff
5996 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
5997 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
5998 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
5999 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
6000 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
6001 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6002 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
6003 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
6004 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
6005 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6006 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
6007 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
6008 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
6009 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6010 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
6011 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
6012 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
6013 ; GFX6-NOHSA-NEXT:    s_endpgm
6015 ; GFX7-HSA-LABEL: constant_zextload_v8i8_to_v8i64:
6016 ; GFX7-HSA:       ; %bb.0:
6017 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
6018 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
6019 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, v1
6020 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6021 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
6022 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6023 ; GFX7-HSA-NEXT:    s_lshr_b32 s4, s2, 24
6024 ; GFX7-HSA-NEXT:    s_lshr_b32 s5, s3, 24
6025 ; GFX7-HSA-NEXT:    s_bfe_u32 s6, s3, 0x80008
6026 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s2, 0x80008
6027 ; GFX7-HSA-NEXT:    s_and_b32 s8, s2, 0xff
6028 ; GFX7-HSA-NEXT:    s_and_b32 s9, s3, 0xff
6029 ; GFX7-HSA-NEXT:    s_bfe_u32 s10, s2, 0x80010
6030 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s3, 0x80010
6031 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
6032 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
6033 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6034 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6035 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6036 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
6037 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
6038 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6039 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6040 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6041 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6042 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
6043 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
6044 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
6045 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6046 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6047 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6048 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s9
6049 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
6050 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6051 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6052 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
6053 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
6054 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s7
6055 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
6056 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6057 ; GFX7-HSA-NEXT:    s_endpgm
6059 ; GFX8-NOHSA-LABEL: constant_zextload_v8i8_to_v8i64:
6060 ; GFX8-NOHSA:       ; %bb.0:
6061 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
6062 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
6063 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
6064 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6065 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
6066 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6067 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s3, 24
6068 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s3, 0x80008
6069 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s6, s2, 24
6070 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s2, 0x80008
6071 ; GFX8-NOHSA-NEXT:    s_and_b32 s8, s2, 0xff
6072 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s2, 0x80010
6073 ; GFX8-NOHSA-NEXT:    s_and_b32 s10, s3, 0xff
6074 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s3, 0x80010
6075 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
6076 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
6077 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6078 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6079 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6080 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
6081 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
6082 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6083 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6084 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6085 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6086 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
6087 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
6088 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
6089 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6090 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6091 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6092 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
6093 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
6094 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6095 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6096 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
6097 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
6098 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
6099 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
6100 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6101 ; GFX8-NOHSA-NEXT:    s_endpgm
6103 ; EG-LABEL: constant_zextload_v8i8_to_v8i64:
6104 ; EG:       ; %bb.0:
6105 ; EG-NEXT:    ALU 0, @10, KC0[CB0:0-32], KC1[]
6106 ; EG-NEXT:    TEX 0 @8
6107 ; EG-NEXT:    ALU 34, @11, KC0[CB0:0-32], KC1[]
6108 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T6.XYZW, T12.X, 0
6109 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T11.X, 0
6110 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T8.XYZW, T10.X, 0
6111 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XYZW, T9.X, 1
6112 ; EG-NEXT:    CF_END
6113 ; EG-NEXT:    Fetch clause starting at 8:
6114 ; EG-NEXT:     VTX_READ_64 T5.XY, T5.X, 0, #1
6115 ; EG-NEXT:    ALU clause starting at 10:
6116 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
6117 ; EG-NEXT:    ALU clause starting at 11:
6118 ; EG-NEXT:     MOV * T0.W, literal.x,
6119 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6120 ; EG-NEXT:     BFE_UINT T6.X, T5.Y, literal.x, PV.W,
6121 ; EG-NEXT:     LSHR * T6.Z, T5.Y, literal.y,
6122 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6123 ; EG-NEXT:     MOV T6.Y, 0.0,
6124 ; EG-NEXT:     BFE_UINT * T7.Z, T5.Y, literal.x, T0.W,
6125 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6126 ; EG-NEXT:     AND_INT T7.X, T5.Y, literal.x,
6127 ; EG-NEXT:     MOV * T7.Y, 0.0,
6128 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6129 ; EG-NEXT:     BFE_UINT T8.X, T5.X, literal.x, T0.W,
6130 ; EG-NEXT:     LSHR * T8.Z, T5.X, literal.y,
6131 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6132 ; EG-NEXT:     MOV T8.Y, 0.0,
6133 ; EG-NEXT:     BFE_UINT * T5.Z, T5.X, literal.x, T0.W,
6134 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6135 ; EG-NEXT:     AND_INT T5.X, T5.X, literal.x,
6136 ; EG-NEXT:     MOV T5.Y, 0.0,
6137 ; EG-NEXT:     MOV T6.W, 0.0,
6138 ; EG-NEXT:     MOV * T7.W, 0.0,
6139 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6140 ; EG-NEXT:     MOV T8.W, 0.0,
6141 ; EG-NEXT:     MOV * T5.W, 0.0,
6142 ; EG-NEXT:     LSHR T9.X, KC0[2].Y, literal.x,
6143 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6144 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
6145 ; EG-NEXT:     LSHR T10.X, PV.W, literal.x,
6146 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6147 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
6148 ; EG-NEXT:     LSHR T11.X, PV.W, literal.x,
6149 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6150 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
6151 ; EG-NEXT:     LSHR * T12.X, PV.W, literal.x,
6152 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
6154 ; GFX12-LABEL: constant_zextload_v8i8_to_v8i64:
6155 ; GFX12:       ; %bb.0:
6156 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
6157 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6158 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
6159 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6160 ; GFX12-NEXT:    s_bfe_u32 s4, s3, 0x80010
6161 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1) | instskip(SKIP_3) | instid1(VALU_DEP_1)
6162 ; GFX12-NEXT:    v_dual_mov_b32 v1, 0 :: v_dual_mov_b32 v0, s4
6163 ; GFX12-NEXT:    s_lshr_b32 s5, s3, 24
6164 ; GFX12-NEXT:    s_bfe_u32 s4, s3, 0x80008
6165 ; GFX12-NEXT:    s_wait_alu 0xfffe
6166 ; GFX12-NEXT:    v_dual_mov_b32 v2, s5 :: v_dual_mov_b32 v3, v1
6167 ; GFX12-NEXT:    s_and_b32 s3, s3, 0xff
6168 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:48
6169 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6170 ; GFX12-NEXT:    v_mov_b32_e32 v2, s4
6171 ; GFX12-NEXT:    s_lshr_b32 s3, s2, 24
6172 ; GFX12-NEXT:    s_bfe_u32 s4, s2, 0x80010
6173 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:32
6174 ; GFX12-NEXT:    s_wait_alu 0xfffe
6175 ; GFX12-NEXT:    v_mov_b32_e32 v0, s4
6176 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
6177 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80008
6178 ; GFX12-NEXT:    s_and_b32 s2, s2, 0xff
6179 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:16
6180 ; GFX12-NEXT:    s_wait_alu 0xfffe
6181 ; GFX12-NEXT:    v_mov_b32_e32 v0, s2
6182 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
6183 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1]
6184 ; GFX12-NEXT:    s_endpgm
6185   %load = load <8 x i8>, ptr addrspace(4) %in
6186   %ext = zext <8 x i8> %load to <8 x i64>
6187   store <8 x i64> %ext, ptr addrspace(1) %out
6188   ret void
6191 define amdgpu_kernel void @constant_sextload_v8i8_to_v8i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
6192 ; GFX6-NOHSA-LABEL: constant_sextload_v8i8_to_v8i64:
6193 ; GFX6-NOHSA:       ; %bb.0:
6194 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
6195 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6196 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
6197 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
6198 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
6199 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6200 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s5, 16
6201 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s5, 8
6202 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s5
6203 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s12, s4, 16
6204 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s4, 24
6205 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s16, s4, 8
6206 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[18:19], s[4:5], 0x80000
6207 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6208 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[4:5], s[4:5], 56
6209 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
6210 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6211 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6212 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
6213 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6214 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
6215 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s5
6216 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
6217 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
6218 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s18
6219 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s19
6220 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
6221 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s7
6222 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
6223 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s8
6224 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s9
6225 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:32
6226 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(1)
6227 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s12
6228 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
6229 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
6230 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s15
6231 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
6232 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s16
6233 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s17
6234 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[0:3], 0
6235 ; GFX6-NOHSA-NEXT:    s_endpgm
6237 ; GFX7-HSA-LABEL: constant_sextload_v8i8_to_v8i64:
6238 ; GFX7-HSA:       ; %bb.0:
6239 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
6240 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6241 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
6242 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6243 ; GFX7-HSA-NEXT:    s_lshr_b32 s4, s3, 16
6244 ; GFX7-HSA-NEXT:    s_lshr_b32 s6, s3, 8
6245 ; GFX7-HSA-NEXT:    s_mov_b32 s8, s3
6246 ; GFX7-HSA-NEXT:    s_lshr_b32 s10, s2, 16
6247 ; GFX7-HSA-NEXT:    s_lshr_b32 s12, s2, 24
6248 ; GFX7-HSA-NEXT:    s_lshr_b32 s14, s2, 8
6249 ; GFX7-HSA-NEXT:    s_bfe_i64 s[16:17], s[2:3], 0x80000
6250 ; GFX7-HSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6251 ; GFX7-HSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6252 ; GFX7-HSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6253 ; GFX7-HSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6254 ; GFX7-HSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
6255 ; GFX7-HSA-NEXT:    s_ashr_i64 s[2:3], s[2:3], 56
6256 ; GFX7-HSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
6257 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
6258 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
6259 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s3
6260 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6261 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6262 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6263 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 32
6264 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
6265 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s5
6266 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6267 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6268 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6269 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6270 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
6271 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
6272 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s9
6273 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
6274 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s7
6275 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6276 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6277 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6278 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
6279 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s11
6280 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s12
6281 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s13
6282 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6283 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6284 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
6285 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s16
6286 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
6287 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s14
6288 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s15
6289 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
6290 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6291 ; GFX7-HSA-NEXT:    s_endpgm
6293 ; GFX8-NOHSA-LABEL: constant_sextload_v8i8_to_v8i64:
6294 ; GFX8-NOHSA:       ; %bb.0:
6295 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
6296 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6297 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
6298 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6299 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s3, 16
6300 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s6, s3, 8
6301 ; GFX8-NOHSA-NEXT:    s_mov_b32 s8, s3
6302 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s10, s2, 16
6303 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s2, 24
6304 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s14, s2, 8
6305 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[2:3], 0x80000
6306 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6307 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6308 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6309 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6310 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
6311 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[2:3], s[2:3], 56
6312 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
6313 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
6314 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
6315 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s3
6316 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6317 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6318 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6319 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
6320 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
6321 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
6322 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6323 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6324 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6325 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6326 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
6327 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
6328 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
6329 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
6330 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
6331 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6332 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6333 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6334 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
6335 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
6336 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
6337 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s13
6338 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6339 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6340 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
6341 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
6342 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
6343 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
6344 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s15
6345 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
6346 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6347 ; GFX8-NOHSA-NEXT:    s_endpgm
6349 ; EG-LABEL: constant_sextload_v8i8_to_v8i64:
6350 ; EG:       ; %bb.0:
6351 ; EG-NEXT:    ALU 0, @10, KC0[CB0:0-32], KC1[]
6352 ; EG-NEXT:    TEX 0 @8
6353 ; EG-NEXT:    ALU 39, @11, KC0[CB0:0-32], KC1[]
6354 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.XYZW, T12.X, 0
6355 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T9.X, 0
6356 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T10.XYZW, T8.X, 0
6357 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T6.X, 1
6358 ; EG-NEXT:    CF_END
6359 ; EG-NEXT:    Fetch clause starting at 8:
6360 ; EG-NEXT:     VTX_READ_64 T5.XY, T5.X, 0, #1
6361 ; EG-NEXT:    ALU clause starting at 10:
6362 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
6363 ; EG-NEXT:    ALU clause starting at 11:
6364 ; EG-NEXT:     LSHR * T6.X, KC0[2].Y, literal.x,
6365 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
6366 ; EG-NEXT:     BFE_INT T7.X, T5.Y, 0.0, literal.x,
6367 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6368 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
6369 ; EG-NEXT:     LSHR T8.X, PV.W, literal.x,
6370 ; EG-NEXT:     ASHR T7.Y, PV.X, literal.y,
6371 ; EG-NEXT:     LSHR T0.W, T5.Y, literal.z,
6372 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
6373 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
6374 ; EG-NEXT:    8(1.121039e-44), 32(4.484155e-44)
6375 ; EG-NEXT:     LSHR T9.X, PS, literal.x,
6376 ; EG-NEXT:     BFE_INT T7.Z, PV.W, 0.0, literal.y,
6377 ; EG-NEXT:     ASHR * T10.W, T5.X, literal.z,
6378 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
6379 ; EG-NEXT:    31(4.344025e-44), 0(0.000000e+00)
6380 ; EG-NEXT:     BFE_INT T11.X, T5.X, 0.0, literal.x,
6381 ; EG-NEXT:     ASHR T10.Z, T5.X, literal.y,
6382 ; EG-NEXT:     LSHR T0.W, T5.X, literal.z,
6383 ; EG-NEXT:     ASHR * T5.W, T5.Y, literal.w,
6384 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
6385 ; EG-NEXT:    16(2.242078e-44), 31(4.344025e-44)
6386 ; EG-NEXT:     BFE_INT T10.X, PV.W, 0.0, literal.x,
6387 ; EG-NEXT:     ASHR T11.Y, PV.X, literal.y,
6388 ; EG-NEXT:     ASHR T5.Z, T5.Y, literal.z,
6389 ; EG-NEXT:     LSHR T0.W, T5.X, literal.x,
6390 ; EG-NEXT:     LSHR * T1.W, T5.Y, literal.w,
6391 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
6392 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
6393 ; EG-NEXT:     BFE_INT T5.X, PS, 0.0, literal.x,
6394 ; EG-NEXT:     ASHR T10.Y, PV.X, literal.y,
6395 ; EG-NEXT:     BFE_INT T11.Z, PV.W, 0.0, literal.x,
6396 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.z,
6397 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
6398 ; EG-NEXT:    48(6.726233e-44), 0(0.000000e+00)
6399 ; EG-NEXT:     LSHR T12.X, PV.W, literal.x,
6400 ; EG-NEXT:     ASHR T5.Y, PV.X, literal.y,
6401 ; EG-NEXT:     ASHR T11.W, PV.Z, literal.y,
6402 ; EG-NEXT:     ASHR * T7.W, T7.Z, literal.y,
6403 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
6405 ; GFX12-LABEL: constant_sextload_v8i8_to_v8i64:
6406 ; GFX12:       ; %bb.0:
6407 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
6408 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6409 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
6410 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6411 ; GFX12-NEXT:    s_lshr_b32 s4, s3, 16
6412 ; GFX12-NEXT:    s_lshr_b32 s6, s3, 8
6413 ; GFX12-NEXT:    s_mov_b32 s8, s3
6414 ; GFX12-NEXT:    s_lshr_b32 s10, s2, 16
6415 ; GFX12-NEXT:    s_lshr_b32 s12, s2, 24
6416 ; GFX12-NEXT:    s_lshr_b32 s14, s2, 8
6417 ; GFX12-NEXT:    s_bfe_i64 s[16:17], s[2:3], 0x80000
6418 ; GFX12-NEXT:    s_ashr_i64 s[2:3], s[2:3], 56
6419 ; GFX12-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
6420 ; GFX12-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6421 ; GFX12-NEXT:    s_bfe_i64 s[6:7], s[6:7], 0x80000
6422 ; GFX12-NEXT:    v_dual_mov_b32 v16, 0 :: v_dual_mov_b32 v3, s3
6423 ; GFX12-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6424 ; GFX12-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6425 ; GFX12-NEXT:    v_dual_mov_b32 v2, s2 :: v_dual_mov_b32 v5, s17
6426 ; GFX12-NEXT:    v_dual_mov_b32 v4, s16 :: v_dual_mov_b32 v1, s5
6427 ; GFX12-NEXT:    v_dual_mov_b32 v0, s4 :: v_dual_mov_b32 v9, s9
6428 ; GFX12-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6429 ; GFX12-NEXT:    v_dual_mov_b32 v8, s8 :: v_dual_mov_b32 v11, s7
6430 ; GFX12-NEXT:    v_dual_mov_b32 v10, s6 :: v_dual_mov_b32 v13, s11
6431 ; GFX12-NEXT:    v_dual_mov_b32 v12, s10 :: v_dual_mov_b32 v15, s13
6432 ; GFX12-NEXT:    v_dual_mov_b32 v14, s12 :: v_dual_mov_b32 v7, s15
6433 ; GFX12-NEXT:    v_mov_b32_e32 v6, s14
6434 ; GFX12-NEXT:    s_clause 0x3
6435 ; GFX12-NEXT:    global_store_b128 v16, v[0:3], s[0:1] offset:48
6436 ; GFX12-NEXT:    global_store_b128 v16, v[8:11], s[0:1] offset:32
6437 ; GFX12-NEXT:    global_store_b128 v16, v[12:15], s[0:1] offset:16
6438 ; GFX12-NEXT:    global_store_b128 v16, v[4:7], s[0:1]
6439 ; GFX12-NEXT:    s_endpgm
6440   %load = load <8 x i8>, ptr addrspace(4) %in
6441   %ext = sext <8 x i8> %load to <8 x i64>
6442   store <8 x i64> %ext, ptr addrspace(1) %out
6443   ret void
6446 define amdgpu_kernel void @constant_zextload_v16i8_to_v16i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
6447 ; GFX6-NOHSA-LABEL: constant_zextload_v16i8_to_v16i64:
6448 ; GFX6-NOHSA:       ; %bb.0:
6449 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
6450 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6451 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
6452 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
6453 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
6454 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
6455 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
6456 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6457 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s5, 24
6458 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s9, s4, 24
6459 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s10, s7, 24
6460 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s11, s6, 24
6461 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s12, s6, 0x80008
6462 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s13, s7, 0x80008
6463 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s14, s4, 0x80008
6464 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s15, s5, 0x80008
6465 ; GFX6-NOHSA-NEXT:    s_and_b32 s16, s5, 0xff
6466 ; GFX6-NOHSA-NEXT:    s_and_b32 s17, s4, 0xff
6467 ; GFX6-NOHSA-NEXT:    s_and_b32 s18, s7, 0xff
6468 ; GFX6-NOHSA-NEXT:    s_and_b32 s19, s6, 0xff
6469 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
6470 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
6471 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
6472 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
6473 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
6474 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
6475 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
6476 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6477 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
6478 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
6479 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
6480 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6481 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
6482 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
6483 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
6484 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6485 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
6486 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
6487 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:48
6488 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6489 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s19
6490 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
6491 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
6492 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6493 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s18
6494 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
6495 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:96
6496 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6497 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s17
6498 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
6499 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
6500 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6501 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
6502 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
6503 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:32
6504 ; GFX6-NOHSA-NEXT:    s_endpgm
6506 ; GFX7-HSA-LABEL: constant_zextload_v16i8_to_v16i64:
6507 ; GFX7-HSA:       ; %bb.0:
6508 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
6509 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
6510 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, v1
6511 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6512 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
6513 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6514 ; GFX7-HSA-NEXT:    s_lshr_b32 s8, s5, 24
6515 ; GFX7-HSA-NEXT:    s_lshr_b32 s9, s4, 24
6516 ; GFX7-HSA-NEXT:    s_lshr_b32 s10, s7, 24
6517 ; GFX7-HSA-NEXT:    s_lshr_b32 s2, s6, 24
6518 ; GFX7-HSA-NEXT:    s_bfe_u32 s11, s6, 0x80008
6519 ; GFX7-HSA-NEXT:    s_bfe_u32 s12, s7, 0x80008
6520 ; GFX7-HSA-NEXT:    s_bfe_u32 s13, s4, 0x80008
6521 ; GFX7-HSA-NEXT:    s_bfe_u32 s14, s5, 0x80008
6522 ; GFX7-HSA-NEXT:    s_and_b32 s15, s5, 0xff
6523 ; GFX7-HSA-NEXT:    s_and_b32 s16, s4, 0xff
6524 ; GFX7-HSA-NEXT:    s_and_b32 s17, s7, 0xff
6525 ; GFX7-HSA-NEXT:    s_and_b32 s18, s6, 0xff
6526 ; GFX7-HSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
6527 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
6528 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
6529 ; GFX7-HSA-NEXT:    s_bfe_u32 s3, s6, 0x80010
6530 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
6531 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x50
6532 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
6533 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6534 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6535 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6536 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x70
6537 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6538 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6539 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6540 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6541 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
6542 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
6543 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s10
6544 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6545 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6546 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6547 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6548 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 48
6549 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
6550 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s9
6551 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6552 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6553 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6554 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6555 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 64
6556 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
6557 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s8
6558 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6559 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6560 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6561 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6562 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 0x60
6563 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s18
6564 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s11
6565 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
6566 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6567 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
6568 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s17
6569 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s12
6570 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
6571 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6572 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
6573 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
6574 ; GFX7-HSA-NEXT:    s_add_u32 s0, s0, 32
6575 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s16
6576 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s13
6577 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s1, 0
6578 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6579 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
6580 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s15
6581 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s14
6582 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
6583 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6584 ; GFX7-HSA-NEXT:    s_endpgm
6586 ; GFX8-NOHSA-LABEL: constant_zextload_v16i8_to_v16i64:
6587 ; GFX8-NOHSA:       ; %bb.0:
6588 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
6589 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
6590 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
6591 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6592 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
6593 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6594 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s5, 24
6595 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s2, s7, 24
6596 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s9, s6, 24
6597 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s10, s6, 0x80008
6598 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s11, s7, 0x80008
6599 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s12, s5, 0x80008
6600 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s13, s4, 24
6601 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s14, s4, 0x80008
6602 ; GFX8-NOHSA-NEXT:    s_and_b32 s15, s4, 0xff
6603 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
6604 ; GFX8-NOHSA-NEXT:    s_and_b32 s16, s5, 0xff
6605 ; GFX8-NOHSA-NEXT:    s_and_b32 s17, s7, 0xff
6606 ; GFX8-NOHSA-NEXT:    s_and_b32 s18, s6, 0xff
6607 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
6608 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
6609 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s3, s7, 0x80010
6610 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
6611 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x70
6612 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
6613 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6614 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6615 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6616 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 48
6617 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6618 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6619 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6620 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6621 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x50
6622 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
6623 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s8
6624 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6625 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6626 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6627 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6628 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 64
6629 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
6630 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s9
6631 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6632 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6633 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6634 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6635 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 0x60
6636 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s18
6637 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
6638 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6639 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6640 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6641 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6642 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 32
6643 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s17
6644 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s11
6645 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6646 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6647 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6648 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6649 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
6650 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
6651 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
6652 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
6653 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6654 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
6655 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
6656 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
6657 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
6658 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6659 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
6660 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s15
6661 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
6662 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
6663 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6664 ; GFX8-NOHSA-NEXT:    s_endpgm
6666 ; EG-LABEL: constant_zextload_v16i8_to_v16i64:
6667 ; EG:       ; %bb.0:
6668 ; EG-NEXT:    ALU 0, @14, KC0[CB0:0-32], KC1[]
6669 ; EG-NEXT:    TEX 0 @12
6670 ; EG-NEXT:    ALU 68, @15, KC0[CB0:0-32], KC1[]
6671 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T8.XYZW, T22.X, 0
6672 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T9.XYZW, T21.X, 0
6673 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T10.XYZW, T20.X, 0
6674 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T19.X, 0
6675 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T18.X, 0
6676 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T13.XYZW, T17.X, 0
6677 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T14.XYZW, T16.X, 0
6678 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T15.X, 1
6679 ; EG-NEXT:    CF_END
6680 ; EG-NEXT:    Fetch clause starting at 12:
6681 ; EG-NEXT:     VTX_READ_128 T7.XYZW, T7.X, 0, #1
6682 ; EG-NEXT:    ALU clause starting at 14:
6683 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
6684 ; EG-NEXT:    ALU clause starting at 15:
6685 ; EG-NEXT:     MOV * T0.W, literal.x,
6686 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6687 ; EG-NEXT:     BFE_UINT T8.X, T7.W, literal.x, PV.W,
6688 ; EG-NEXT:     LSHR * T8.Z, T7.W, literal.y,
6689 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6690 ; EG-NEXT:     MOV T8.Y, 0.0,
6691 ; EG-NEXT:     BFE_UINT * T9.Z, T7.W, literal.x, T0.W,
6692 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6693 ; EG-NEXT:     AND_INT T9.X, T7.W, literal.x,
6694 ; EG-NEXT:     MOV * T9.Y, 0.0,
6695 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6696 ; EG-NEXT:     BFE_UINT T10.X, T7.Z, literal.x, T0.W,
6697 ; EG-NEXT:     LSHR * T10.Z, T7.Z, literal.y,
6698 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6699 ; EG-NEXT:     MOV T10.Y, 0.0,
6700 ; EG-NEXT:     BFE_UINT * T11.Z, T7.Z, literal.x, T0.W,
6701 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6702 ; EG-NEXT:     AND_INT T11.X, T7.Z, literal.x,
6703 ; EG-NEXT:     MOV * T11.Y, 0.0,
6704 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6705 ; EG-NEXT:     BFE_UINT T12.X, T7.Y, literal.x, T0.W,
6706 ; EG-NEXT:     LSHR * T12.Z, T7.Y, literal.y,
6707 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6708 ; EG-NEXT:     MOV T12.Y, 0.0,
6709 ; EG-NEXT:     BFE_UINT * T13.Z, T7.Y, literal.x, T0.W,
6710 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6711 ; EG-NEXT:     AND_INT T13.X, T7.Y, literal.x,
6712 ; EG-NEXT:     MOV * T13.Y, 0.0,
6713 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6714 ; EG-NEXT:     BFE_UINT T14.X, T7.X, literal.x, T0.W,
6715 ; EG-NEXT:     LSHR * T14.Z, T7.X, literal.y,
6716 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
6717 ; EG-NEXT:     MOV T14.Y, 0.0,
6718 ; EG-NEXT:     BFE_UINT * T7.Z, T7.X, literal.x, T0.W,
6719 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
6720 ; EG-NEXT:     AND_INT T7.X, T7.X, literal.x,
6721 ; EG-NEXT:     MOV T7.Y, 0.0,
6722 ; EG-NEXT:     MOV T8.W, 0.0,
6723 ; EG-NEXT:     MOV * T9.W, 0.0,
6724 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
6725 ; EG-NEXT:     MOV T10.W, 0.0,
6726 ; EG-NEXT:     MOV * T11.W, 0.0,
6727 ; EG-NEXT:     MOV T12.W, 0.0,
6728 ; EG-NEXT:     MOV * T13.W, 0.0,
6729 ; EG-NEXT:     MOV T14.W, 0.0,
6730 ; EG-NEXT:     MOV * T7.W, 0.0,
6731 ; EG-NEXT:     LSHR T15.X, KC0[2].Y, literal.x,
6732 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6733 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
6734 ; EG-NEXT:     LSHR T16.X, PV.W, literal.x,
6735 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6736 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
6737 ; EG-NEXT:     LSHR T17.X, PV.W, literal.x,
6738 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6739 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
6740 ; EG-NEXT:     LSHR T18.X, PV.W, literal.x,
6741 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6742 ; EG-NEXT:    2(2.802597e-45), 64(8.968310e-44)
6743 ; EG-NEXT:     LSHR T19.X, PV.W, literal.x,
6744 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6745 ; EG-NEXT:    2(2.802597e-45), 80(1.121039e-43)
6746 ; EG-NEXT:     LSHR T20.X, PV.W, literal.x,
6747 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6748 ; EG-NEXT:    2(2.802597e-45), 96(1.345247e-43)
6749 ; EG-NEXT:     LSHR T21.X, PV.W, literal.x,
6750 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
6751 ; EG-NEXT:    2(2.802597e-45), 112(1.569454e-43)
6752 ; EG-NEXT:     LSHR * T22.X, PV.W, literal.x,
6753 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
6755 ; GFX12-LABEL: constant_zextload_v16i8_to_v16i64:
6756 ; GFX12:       ; %bb.0:
6757 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
6758 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6759 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
6760 ; GFX12-NEXT:    s_wait_kmcnt 0x0
6761 ; GFX12-NEXT:    s_bfe_u32 s2, s7, 0x80010
6762 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1) | instskip(SKIP_3) | instid1(VALU_DEP_1)
6763 ; GFX12-NEXT:    v_dual_mov_b32 v1, 0 :: v_dual_mov_b32 v0, s2
6764 ; GFX12-NEXT:    s_lshr_b32 s3, s7, 24
6765 ; GFX12-NEXT:    s_lshr_b32 s2, s5, 24
6766 ; GFX12-NEXT:    s_wait_alu 0xfffe
6767 ; GFX12-NEXT:    v_dual_mov_b32 v2, s3 :: v_dual_mov_b32 v3, v1
6768 ; GFX12-NEXT:    s_bfe_u32 s3, s5, 0x80010
6769 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:112
6770 ; GFX12-NEXT:    s_wait_alu 0xfffe
6771 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6772 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6773 ; GFX12-NEXT:    s_lshr_b32 s2, s6, 24
6774 ; GFX12-NEXT:    s_bfe_u32 s3, s6, 0x80010
6775 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:48
6776 ; GFX12-NEXT:    s_wait_alu 0xfffe
6777 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6778 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6779 ; GFX12-NEXT:    s_bfe_u32 s2, s6, 0x80008
6780 ; GFX12-NEXT:    s_and_b32 s3, s6, 0xff
6781 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:80
6782 ; GFX12-NEXT:    s_wait_alu 0xfffe
6783 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6784 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6785 ; GFX12-NEXT:    s_bfe_u32 s2, s7, 0x80008
6786 ; GFX12-NEXT:    s_and_b32 s3, s7, 0xff
6787 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:64
6788 ; GFX12-NEXT:    s_wait_alu 0xfffe
6789 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6790 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6791 ; GFX12-NEXT:    s_bfe_u32 s2, s5, 0x80008
6792 ; GFX12-NEXT:    s_and_b32 s3, s5, 0xff
6793 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:96
6794 ; GFX12-NEXT:    s_wait_alu 0xfffe
6795 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6796 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6797 ; GFX12-NEXT:    s_lshr_b32 s2, s4, 24
6798 ; GFX12-NEXT:    s_bfe_u32 s3, s4, 0x80010
6799 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:32
6800 ; GFX12-NEXT:    s_wait_alu 0xfffe
6801 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6802 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6803 ; GFX12-NEXT:    s_bfe_u32 s2, s4, 0x80008
6804 ; GFX12-NEXT:    s_and_b32 s3, s4, 0xff
6805 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1] offset:16
6806 ; GFX12-NEXT:    s_wait_alu 0xfffe
6807 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
6808 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
6809 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[0:1]
6810 ; GFX12-NEXT:    s_endpgm
6811   %load = load <16 x i8>, ptr addrspace(4) %in
6812   %ext = zext <16 x i8> %load to <16 x i64>
6813   store <16 x i64> %ext, ptr addrspace(1) %out
6814   ret void
6817 define amdgpu_kernel void @constant_sextload_v16i8_to_v16i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
6818 ; GFX6-NOHSA-LABEL: constant_sextload_v16i8_to_v16i64:
6819 ; GFX6-NOHSA:       ; %bb.0:
6820 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
6821 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6822 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
6823 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
6824 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
6825 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
6826 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s8, s7, 16
6827 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s10, s7, 8
6828 ; GFX6-NOHSA-NEXT:    s_mov_b32 s12, s7
6829 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s6, 16
6830 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s16, s6, 24
6831 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s18, s6, 8
6832 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s20, s5, 16
6833 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s22, s5, 8
6834 ; GFX6-NOHSA-NEXT:    s_mov_b32 s24, s5
6835 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s26, s4, 16
6836 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s28, s4, 24
6837 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s30, s4, 8
6838 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[34:35], s[4:5], 0x80000
6839 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[36:37], s[4:5], 56
6840 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[38:39], s[6:7], 0x80000
6841 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[40:41], s[6:7], 56
6842 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
6843 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6844 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[30:31], 0x80000
6845 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[28:29], 0x80000
6846 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
6847 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
6848 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
6849 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
6850 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
6851 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6852 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6853 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6854 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s40
6855 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s41
6856 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s12
6857 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s13
6858 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s38
6859 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s39
6860 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s36
6861 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s37
6862 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s24
6863 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s25
6864 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v18, s34
6865 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v19, s35
6866 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
6867 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
6868 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:112
6869 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s10
6870 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s11
6871 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:96
6872 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(1)
6873 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s14
6874 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
6875 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s16
6876 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s17
6877 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:80
6878 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s18
6879 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s19
6880 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[0:3], 0 offset:64
6881 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
6882 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s20
6883 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s21
6884 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[10:13], off, s[0:3], 0 offset:48
6885 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v16, s22
6886 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v17, s23
6887 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[14:17], off, s[0:3], 0 offset:32
6888 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s26
6889 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s27
6890 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
6891 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
6892 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
6893 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v20, s4
6894 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v21, s5
6895 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[18:21], off, s[0:3], 0
6896 ; GFX6-NOHSA-NEXT:    s_endpgm
6898 ; GFX7-HSA-LABEL: constant_sextload_v16i8_to_v16i64:
6899 ; GFX7-HSA:       ; %bb.0:
6900 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
6901 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6902 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
6903 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
6904 ; GFX7-HSA-NEXT:    s_lshr_b32 s10, s7, 16
6905 ; GFX7-HSA-NEXT:    s_lshr_b32 s12, s7, 8
6906 ; GFX7-HSA-NEXT:    s_mov_b32 s14, s7
6907 ; GFX7-HSA-NEXT:    s_lshr_b32 s16, s6, 16
6908 ; GFX7-HSA-NEXT:    s_lshr_b32 s18, s6, 24
6909 ; GFX7-HSA-NEXT:    s_lshr_b32 s20, s6, 8
6910 ; GFX7-HSA-NEXT:    s_lshr_b32 s22, s5, 16
6911 ; GFX7-HSA-NEXT:    s_lshr_b32 s24, s5, 8
6912 ; GFX7-HSA-NEXT:    s_mov_b32 s26, s5
6913 ; GFX7-HSA-NEXT:    s_lshr_b32 s8, s4, 16
6914 ; GFX7-HSA-NEXT:    s_lshr_b32 s28, s4, 24
6915 ; GFX7-HSA-NEXT:    s_lshr_b32 s30, s4, 8
6916 ; GFX7-HSA-NEXT:    s_bfe_i64 s[2:3], s[4:5], 0x80000
6917 ; GFX7-HSA-NEXT:    s_ashr_i64 s[34:35], s[4:5], 56
6918 ; GFX7-HSA-NEXT:    s_bfe_i64 s[36:37], s[6:7], 0x80000
6919 ; GFX7-HSA-NEXT:    s_ashr_i64 s[38:39], s[6:7], 56
6920 ; GFX7-HSA-NEXT:    s_bfe_i64 s[4:5], s[30:31], 0x80000
6921 ; GFX7-HSA-NEXT:    s_bfe_i64 s[6:7], s[28:29], 0x80000
6922 ; GFX7-HSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
6923 ; GFX7-HSA-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
6924 ; GFX7-HSA-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
6925 ; GFX7-HSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
6926 ; GFX7-HSA-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
6927 ; GFX7-HSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
6928 ; GFX7-HSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
6929 ; GFX7-HSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
6930 ; GFX7-HSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
6931 ; GFX7-HSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
6932 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
6933 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 0x70
6934 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s11
6935 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6936 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6937 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s38
6938 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s39
6939 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6940 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 0x60
6941 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6942 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6943 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6944 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s14
6945 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s15
6946 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s12
6947 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s13
6948 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6949 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 0x50
6950 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6951 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6952 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6953 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s16
6954 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
6955 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s18
6956 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s19
6957 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6958 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 64
6959 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6960 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6961 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6962 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s36
6963 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s37
6964 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s20
6965 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s21
6966 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6967 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 48
6968 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6969 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6970 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6971 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s22
6972 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s23
6973 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s34
6974 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s35
6975 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6976 ; GFX7-HSA-NEXT:    s_add_u32 s10, s0, 32
6977 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6978 ; GFX7-HSA-NEXT:    s_addc_u32 s11, s1, 0
6979 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s10
6980 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s26
6981 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s27
6982 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s24
6983 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s25
6984 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s11
6985 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6986 ; GFX7-HSA-NEXT:    s_nop 0
6987 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s6
6988 ; GFX7-HSA-NEXT:    s_add_u32 s6, s0, 16
6989 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s7
6990 ; GFX7-HSA-NEXT:    s_addc_u32 s7, s1, 0
6991 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s6
6992 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
6993 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s9
6994 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s7
6995 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
6996 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
6997 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
6998 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
6999 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
7000 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s5
7001 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
7002 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7003 ; GFX7-HSA-NEXT:    s_endpgm
7005 ; GFX8-NOHSA-LABEL: constant_sextload_v16i8_to_v16i64:
7006 ; GFX8-NOHSA:       ; %bb.0:
7007 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
7008 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7009 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
7010 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7011 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s10, s7, 16
7012 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s7, 8
7013 ; GFX8-NOHSA-NEXT:    s_mov_b32 s14, s7
7014 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s16, s6, 16
7015 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s18, s6, 24
7016 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s20, s6, 8
7017 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s22, s5, 16
7018 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s24, s5, 8
7019 ; GFX8-NOHSA-NEXT:    s_mov_b32 s26, s5
7020 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s4, 16
7021 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s28, s4, 24
7022 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s30, s4, 8
7023 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[2:3], s[4:5], 0x80000
7024 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[34:35], s[4:5], 56
7025 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[36:37], s[6:7], 0x80000
7026 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[38:39], s[6:7], 56
7027 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[30:31], 0x80000
7028 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[28:29], 0x80000
7029 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
7030 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
7031 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
7032 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
7033 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
7034 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
7035 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
7036 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
7037 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
7038 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
7039 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
7040 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 0x70
7041 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
7042 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7043 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7044 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s38
7045 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s39
7046 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7047 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 0x60
7048 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7049 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7050 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7051 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s14
7052 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
7053 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
7054 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s13
7055 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7056 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 0x50
7057 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7058 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7059 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7060 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
7061 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
7062 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s18
7063 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s19
7064 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7065 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 64
7066 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7067 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7068 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7069 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s36
7070 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s37
7071 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s20
7072 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s21
7073 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7074 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 48
7075 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7076 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7077 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7078 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s22
7079 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s23
7080 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s34
7081 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s35
7082 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7083 ; GFX8-NOHSA-NEXT:    s_add_u32 s10, s0, 32
7084 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7085 ; GFX8-NOHSA-NEXT:    s_addc_u32 s11, s1, 0
7086 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s10
7087 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s26
7088 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s27
7089 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s24
7090 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s25
7091 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s11
7092 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7093 ; GFX8-NOHSA-NEXT:    s_nop 0
7094 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
7095 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 16
7096 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
7097 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7098 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7099 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
7100 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
7101 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7102 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7103 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
7104 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
7105 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
7106 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
7107 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s5
7108 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
7109 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7110 ; GFX8-NOHSA-NEXT:    s_endpgm
7112 ; EG-LABEL: constant_sextload_v16i8_to_v16i64:
7113 ; EG:       ; %bb.0:
7114 ; EG-NEXT:    ALU 0, @14, KC0[CB0:0-32], KC1[]
7115 ; EG-NEXT:    TEX 0 @12
7116 ; EG-NEXT:    ALU 78, @15, KC0[CB0:0-32], KC1[]
7117 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T22.X, 0
7118 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T13.XYZW, T16.X, 0
7119 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T15.X, 0
7120 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T7.XYZW, T12.X, 0
7121 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T11.X, 0
7122 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T14.XYZW, T10.X, 0
7123 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T17.XYZW, T9.X, 0
7124 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T18.XYZW, T8.X, 1
7125 ; EG-NEXT:    CF_END
7126 ; EG-NEXT:    Fetch clause starting at 12:
7127 ; EG-NEXT:     VTX_READ_128 T7.XYZW, T7.X, 0, #1
7128 ; EG-NEXT:    ALU clause starting at 14:
7129 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
7130 ; EG-NEXT:    ALU clause starting at 15:
7131 ; EG-NEXT:     LSHR T8.X, KC0[2].Y, literal.x,
7132 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7133 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
7134 ; EG-NEXT:     LSHR T9.X, PV.W, literal.x,
7135 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7136 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
7137 ; EG-NEXT:     LSHR T10.X, PV.W, literal.x,
7138 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7139 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
7140 ; EG-NEXT:     LSHR T11.X, PV.W, literal.x,
7141 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7142 ; EG-NEXT:    2(2.802597e-45), 64(8.968310e-44)
7143 ; EG-NEXT:     LSHR * T12.X, PV.W, literal.x,
7144 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
7145 ; EG-NEXT:     BFE_INT * T13.X, T7.W, 0.0, literal.x,
7146 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7147 ; EG-NEXT:     BFE_INT T14.X, T7.Y, 0.0, literal.x,
7148 ; EG-NEXT:     ASHR T13.Y, PV.X, literal.y,
7149 ; EG-NEXT:     LSHR T0.W, T7.W, literal.x,
7150 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
7151 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7152 ; EG-NEXT:    80(1.121039e-43), 0(0.000000e+00)
7153 ; EG-NEXT:     LSHR T15.X, PS, literal.x,
7154 ; EG-NEXT:     ASHR T14.Y, PV.X, literal.y,
7155 ; EG-NEXT:     BFE_INT T13.Z, PV.W, 0.0, literal.z,
7156 ; EG-NEXT:     LSHR T0.W, T7.Y, literal.z,
7157 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
7158 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
7159 ; EG-NEXT:    8(1.121039e-44), 96(1.345247e-43)
7160 ; EG-NEXT:     LSHR T16.X, PS, literal.x,
7161 ; EG-NEXT:     BFE_INT T14.Z, PV.W, 0.0, literal.y,
7162 ; EG-NEXT:     ASHR * T17.W, T7.X, literal.z,
7163 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
7164 ; EG-NEXT:    31(4.344025e-44), 0(0.000000e+00)
7165 ; EG-NEXT:     BFE_INT T18.X, T7.X, 0.0, literal.x,
7166 ; EG-NEXT:     ASHR T17.Z, T7.X, literal.y,
7167 ; EG-NEXT:     LSHR T0.W, T7.X, literal.z,
7168 ; EG-NEXT:     ASHR * T19.W, T7.Y, literal.w,
7169 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
7170 ; EG-NEXT:    16(2.242078e-44), 31(4.344025e-44)
7171 ; EG-NEXT:     BFE_INT T17.X, PV.W, 0.0, literal.x,
7172 ; EG-NEXT:     ASHR T18.Y, PV.X, literal.y,
7173 ; EG-NEXT:     ASHR T19.Z, T7.Y, literal.z,
7174 ; EG-NEXT:     LSHR T0.W, T7.X, literal.x,
7175 ; EG-NEXT:     LSHR * T1.W, T7.Y, literal.w,
7176 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7177 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
7178 ; EG-NEXT:     BFE_INT T19.X, PS, 0.0, literal.x,
7179 ; EG-NEXT:     ASHR T17.Y, PV.X, literal.y,
7180 ; EG-NEXT:     BFE_INT T18.Z, PV.W, 0.0, literal.x,
7181 ; EG-NEXT:     ADD_INT T0.W, KC0[2].Y, literal.z,
7182 ; EG-NEXT:     ASHR * T20.W, T7.Z, literal.y,
7183 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7184 ; EG-NEXT:    112(1.569454e-43), 0(0.000000e+00)
7185 ; EG-NEXT:     BFE_INT T7.X, T7.Z, 0.0, literal.x,
7186 ; EG-NEXT:     ASHR T19.Y, PV.X, literal.y,
7187 ; EG-NEXT:     ASHR T20.Z, T7.Z, literal.z,
7188 ; EG-NEXT:     LSHR T1.W, T7.Z, literal.w,
7189 ; EG-NEXT:     ASHR * T21.W, T7.W, literal.y,
7190 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7191 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
7192 ; EG-NEXT:     BFE_INT T20.X, PV.W, 0.0, literal.x,
7193 ; EG-NEXT:     ASHR T7.Y, PV.X, literal.y,
7194 ; EG-NEXT:     ASHR T21.Z, T7.W, literal.z,
7195 ; EG-NEXT:     LSHR T1.W, T7.Z, literal.x,
7196 ; EG-NEXT:     LSHR * T2.W, T7.W, literal.w,
7197 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7198 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
7199 ; EG-NEXT:     BFE_INT T21.X, PS, 0.0, literal.x,
7200 ; EG-NEXT:     ASHR T20.Y, PV.X, literal.y,
7201 ; EG-NEXT:     BFE_INT T7.Z, PV.W, 0.0, literal.x,
7202 ; EG-NEXT:     ASHR T18.W, T18.Z, literal.y,
7203 ; EG-NEXT:     ASHR * T14.W, T14.Z, literal.y,
7204 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
7205 ; EG-NEXT:     LSHR T22.X, T0.W, literal.x,
7206 ; EG-NEXT:     ASHR T21.Y, PV.X, literal.y,
7207 ; EG-NEXT:     ASHR T7.W, PV.Z, literal.y,
7208 ; EG-NEXT:     ASHR * T13.W, T13.Z, literal.y,
7209 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
7211 ; GFX12-LABEL: constant_sextload_v16i8_to_v16i64:
7212 ; GFX12:       ; %bb.0:
7213 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
7214 ; GFX12-NEXT:    s_wait_kmcnt 0x0
7215 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
7216 ; GFX12-NEXT:    s_wait_kmcnt 0x0
7217 ; GFX12-NEXT:    s_lshr_b32 s2, s7, 16
7218 ; GFX12-NEXT:    s_lshr_b32 s8, s7, 8
7219 ; GFX12-NEXT:    s_mov_b32 s10, s7
7220 ; GFX12-NEXT:    s_lshr_b32 s12, s6, 16
7221 ; GFX12-NEXT:    s_lshr_b32 s14, s6, 24
7222 ; GFX12-NEXT:    s_lshr_b32 s16, s6, 8
7223 ; GFX12-NEXT:    s_bfe_i64 s[34:35], s[6:7], 0x80000
7224 ; GFX12-NEXT:    s_ashr_i64 s[6:7], s[6:7], 56
7225 ; GFX12-NEXT:    s_bfe_i64 s[2:3], s[2:3], 0x80000
7226 ; GFX12-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
7227 ; GFX12-NEXT:    s_bfe_i64 s[8:9], s[8:9], 0x80000
7228 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v3, s7
7229 ; GFX12-NEXT:    s_lshr_b32 s18, s5, 16
7230 ; GFX12-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
7231 ; GFX12-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
7232 ; GFX12-NEXT:    v_dual_mov_b32 v2, s6 :: v_dual_mov_b32 v5, s35
7233 ; GFX12-NEXT:    v_dual_mov_b32 v4, s34 :: v_dual_mov_b32 v1, s3
7234 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v9, s11
7235 ; GFX12-NEXT:    s_lshr_b32 s20, s5, 8
7236 ; GFX12-NEXT:    s_mov_b32 s22, s5
7237 ; GFX12-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
7238 ; GFX12-NEXT:    v_dual_mov_b32 v8, s10 :: v_dual_mov_b32 v11, s9
7239 ; GFX12-NEXT:    v_dual_mov_b32 v10, s8 :: v_dual_mov_b32 v13, s13
7240 ; GFX12-NEXT:    s_lshr_b32 s24, s4, 16
7241 ; GFX12-NEXT:    s_lshr_b32 s26, s4, 24
7242 ; GFX12-NEXT:    s_lshr_b32 s28, s4, 8
7243 ; GFX12-NEXT:    s_bfe_i64 s[30:31], s[4:5], 0x80000
7244 ; GFX12-NEXT:    s_ashr_i64 s[4:5], s[4:5], 56
7245 ; GFX12-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
7246 ; GFX12-NEXT:    v_dual_mov_b32 v12, s12 :: v_dual_mov_b32 v15, s15
7247 ; GFX12-NEXT:    v_dual_mov_b32 v14, s14 :: v_dual_mov_b32 v7, s17
7248 ; GFX12-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
7249 ; GFX12-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
7250 ; GFX12-NEXT:    v_dual_mov_b32 v6, s16 :: v_dual_mov_b32 v17, s19
7251 ; GFX12-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
7252 ; GFX12-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
7253 ; GFX12-NEXT:    v_dual_mov_b32 v16, s18 :: v_dual_mov_b32 v19, s5
7254 ; GFX12-NEXT:    v_mov_b32_e32 v18, s4
7255 ; GFX12-NEXT:    s_bfe_i64 s[28:29], s[28:29], 0x80000
7256 ; GFX12-NEXT:    s_clause 0x1
7257 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:112
7258 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[0:1] offset:96
7259 ; GFX12-NEXT:    v_dual_mov_b32 v1, s23 :: v_dual_mov_b32 v0, s22
7260 ; GFX12-NEXT:    v_dual_mov_b32 v3, s21 :: v_dual_mov_b32 v2, s20
7261 ; GFX12-NEXT:    v_dual_mov_b32 v9, s25 :: v_dual_mov_b32 v8, s24
7262 ; GFX12-NEXT:    v_dual_mov_b32 v11, s27 :: v_dual_mov_b32 v10, s26
7263 ; GFX12-NEXT:    v_dual_mov_b32 v21, s31 :: v_dual_mov_b32 v20, s30
7264 ; GFX12-NEXT:    v_dual_mov_b32 v23, s29 :: v_dual_mov_b32 v22, s28
7265 ; GFX12-NEXT:    s_clause 0x5
7266 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[0:1] offset:80
7267 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[0:1] offset:64
7268 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[0:1] offset:48
7269 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[0:1] offset:32
7270 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[0:1] offset:16
7271 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[0:1]
7272 ; GFX12-NEXT:    s_endpgm
7273   %load = load <16 x i8>, ptr addrspace(4) %in
7274   %ext = sext <16 x i8> %load to <16 x i64>
7275   store <16 x i64> %ext, ptr addrspace(1) %out
7276   ret void
7279 define amdgpu_kernel void @constant_zextload_v32i8_to_v32i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
7280 ; GFX6-NOHSA-LABEL: constant_zextload_v32i8_to_v32i64:
7281 ; GFX6-NOHSA:       ; %bb.0:
7282 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x9
7283 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7284 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
7285 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, 0xf000
7286 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
7287 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, -1
7288 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
7289 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7290 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s12, s0, 24
7291 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s13, s1, 24
7292 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s2, 24
7293 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s15, s3, 24
7294 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s16, s4, 24
7295 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s17, s5, 24
7296 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s18, s6, 24
7297 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s19, s7, 24
7298 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s20, s7, 0x80008
7299 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s21, s6, 0x80008
7300 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s22, s5, 0x80008
7301 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s23, s4, 0x80008
7302 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s24, s3, 0x80008
7303 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s25, s2, 0x80008
7304 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s26, s1, 0x80008
7305 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s27, s0, 0x80008
7306 ; GFX6-NOHSA-NEXT:    s_and_b32 s28, s0, 0xff
7307 ; GFX6-NOHSA-NEXT:    s_and_b32 s29, s1, 0xff
7308 ; GFX6-NOHSA-NEXT:    s_and_b32 s30, s2, 0xff
7309 ; GFX6-NOHSA-NEXT:    s_and_b32 s31, s3, 0xff
7310 ; GFX6-NOHSA-NEXT:    s_and_b32 s33, s4, 0xff
7311 ; GFX6-NOHSA-NEXT:    s_and_b32 s34, s5, 0xff
7312 ; GFX6-NOHSA-NEXT:    s_and_b32 s35, s6, 0xff
7313 ; GFX6-NOHSA-NEXT:    s_and_b32 s36, s7, 0xff
7314 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s0, s0, 0x80010
7315 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s1, s1, 0x80010
7316 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s2, s2, 0x80010
7317 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s3, s3, 0x80010
7318 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s4, s4, 0x80010
7319 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s5, s5, 0x80010
7320 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
7321 ; GFX6-NOHSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
7322 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
7323 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
7324 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:240
7325 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7326 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
7327 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s18
7328 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:208
7329 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7330 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
7331 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s17
7332 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:176
7333 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7334 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
7335 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s16
7336 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:144
7337 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7338 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
7339 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
7340 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:112
7341 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7342 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
7343 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
7344 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:80
7345 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7346 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s1
7347 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s13
7348 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:48
7349 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7350 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
7351 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
7352 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:16
7353 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7354 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s36
7355 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s20
7356 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:224
7357 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7358 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s35
7359 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s21
7360 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:192
7361 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7362 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
7363 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
7364 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:160
7365 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7366 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s33
7367 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s23
7368 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:128
7369 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7370 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s31
7371 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s24
7372 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:96
7373 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7374 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s30
7375 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
7376 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:64
7377 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7378 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s29
7379 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s26
7380 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:32
7381 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
7382 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s28
7383 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s27
7384 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0
7385 ; GFX6-NOHSA-NEXT:    s_endpgm
7387 ; GFX7-HSA-LABEL: constant_zextload_v32i8_to_v32i64:
7388 ; GFX7-HSA:       ; %bb.0:
7389 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
7390 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, 0
7391 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, v1
7392 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
7393 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[4:11], s[2:3], 0x0
7394 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
7395 ; GFX7-HSA-NEXT:    s_lshr_b32 s12, s4, 24
7396 ; GFX7-HSA-NEXT:    s_lshr_b32 s13, s5, 24
7397 ; GFX7-HSA-NEXT:    s_lshr_b32 s14, s6, 24
7398 ; GFX7-HSA-NEXT:    s_lshr_b32 s15, s7, 24
7399 ; GFX7-HSA-NEXT:    s_lshr_b32 s16, s8, 24
7400 ; GFX7-HSA-NEXT:    s_lshr_b32 s17, s9, 24
7401 ; GFX7-HSA-NEXT:    s_lshr_b32 s18, s10, 24
7402 ; GFX7-HSA-NEXT:    s_lshr_b32 s19, s11, 24
7403 ; GFX7-HSA-NEXT:    s_bfe_u32 s20, s11, 0x80008
7404 ; GFX7-HSA-NEXT:    s_bfe_u32 s21, s10, 0x80008
7405 ; GFX7-HSA-NEXT:    s_bfe_u32 s22, s9, 0x80008
7406 ; GFX7-HSA-NEXT:    s_bfe_u32 s23, s8, 0x80008
7407 ; GFX7-HSA-NEXT:    s_bfe_u32 s24, s7, 0x80008
7408 ; GFX7-HSA-NEXT:    s_bfe_u32 s25, s6, 0x80008
7409 ; GFX7-HSA-NEXT:    s_bfe_u32 s26, s5, 0x80008
7410 ; GFX7-HSA-NEXT:    s_bfe_u32 s2, s4, 0x80008
7411 ; GFX7-HSA-NEXT:    s_and_b32 s3, s4, 0xff
7412 ; GFX7-HSA-NEXT:    s_and_b32 s27, s5, 0xff
7413 ; GFX7-HSA-NEXT:    s_and_b32 s28, s6, 0xff
7414 ; GFX7-HSA-NEXT:    s_and_b32 s29, s7, 0xff
7415 ; GFX7-HSA-NEXT:    s_and_b32 s30, s8, 0xff
7416 ; GFX7-HSA-NEXT:    s_and_b32 s31, s9, 0xff
7417 ; GFX7-HSA-NEXT:    s_and_b32 s33, s10, 0xff
7418 ; GFX7-HSA-NEXT:    s_and_b32 s34, s11, 0xff
7419 ; GFX7-HSA-NEXT:    s_bfe_u32 s35, s4, 0x80010
7420 ; GFX7-HSA-NEXT:    s_bfe_u32 s36, s5, 0x80010
7421 ; GFX7-HSA-NEXT:    s_bfe_u32 s6, s6, 0x80010
7422 ; GFX7-HSA-NEXT:    s_bfe_u32 s7, s7, 0x80010
7423 ; GFX7-HSA-NEXT:    s_bfe_u32 s8, s8, 0x80010
7424 ; GFX7-HSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
7425 ; GFX7-HSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
7426 ; GFX7-HSA-NEXT:    s_bfe_u32 s4, s11, 0x80010
7427 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
7428 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xf0
7429 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7430 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7431 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s19
7432 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7433 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xd0
7434 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7435 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7436 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7437 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
7438 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s18
7439 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7440 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xb0
7441 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7442 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7443 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7444 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s9
7445 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s17
7446 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7447 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0x90
7448 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7449 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7450 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7451 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s8
7452 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s16
7453 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7454 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0x70
7455 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7456 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7457 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7458 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
7459 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s15
7460 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7461 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0x50
7462 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7463 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7464 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7465 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
7466 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s14
7467 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7468 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 48
7469 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7470 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7471 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7472 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s36
7473 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s13
7474 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7475 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 16
7476 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7477 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7478 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7479 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s35
7480 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s12
7481 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7482 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xe0
7483 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7484 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7485 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7486 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s34
7487 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s20
7488 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7489 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xc0
7490 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7491 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7492 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7493 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s33
7494 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s21
7495 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7496 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0xa0
7497 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7498 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7499 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7500 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s31
7501 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s22
7502 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7503 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0x80
7504 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7505 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7506 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7507 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s30
7508 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s23
7509 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7510 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 0x60
7511 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7512 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7513 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7514 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s29
7515 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s24
7516 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7517 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 64
7518 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7519 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7520 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7521 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s28
7522 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s25
7523 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7524 ; GFX7-HSA-NEXT:    s_add_u32 s4, s0, 32
7525 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7526 ; GFX7-HSA-NEXT:    s_addc_u32 s5, s1, 0
7527 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s4
7528 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s27
7529 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s26
7530 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s5
7531 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7532 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
7533 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
7534 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
7535 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
7536 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7537 ; GFX7-HSA-NEXT:    s_endpgm
7539 ; GFX8-NOHSA-LABEL: constant_zextload_v32i8_to_v32i64:
7540 ; GFX8-NOHSA:       ; %bb.0:
7541 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
7542 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, 0
7543 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, v1
7544 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7545 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[8:15], s[2:3], 0x0
7546 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7547 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s16, s9, 24
7548 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s17, s11, 24
7549 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s18, s13, 24
7550 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s6, s15, 24
7551 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s19, s15, 0x80008
7552 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s20, s14, 24
7553 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s21, s14, 0x80008
7554 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s22, s13, 0x80008
7555 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s23, s12, 24
7556 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s24, s12, 0x80008
7557 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s25, s11, 0x80008
7558 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s26, s10, 24
7559 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s27, s10, 0x80008
7560 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s28, s9, 0x80008
7561 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s8, 24
7562 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s2, s8, 0x80008
7563 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, s8, 0xff
7564 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s5, s8, 0x80010
7565 ; GFX8-NOHSA-NEXT:    s_and_b32 s8, s9, 0xff
7566 ; GFX8-NOHSA-NEXT:    s_and_b32 s29, s10, 0xff
7567 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s10, s10, 0x80010
7568 ; GFX8-NOHSA-NEXT:    s_and_b32 s30, s11, 0xff
7569 ; GFX8-NOHSA-NEXT:    s_and_b32 s31, s12, 0xff
7570 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s12, s12, 0x80010
7571 ; GFX8-NOHSA-NEXT:    s_and_b32 s33, s13, 0xff
7572 ; GFX8-NOHSA-NEXT:    s_and_b32 s34, s14, 0xff
7573 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s14, s14, 0x80010
7574 ; GFX8-NOHSA-NEXT:    s_and_b32 s35, s15, 0xff
7575 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s9, 0x80010
7576 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s11, s11, 0x80010
7577 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s13, s13, 0x80010
7578 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s7, s15, 0x80010
7579 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
7580 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xf0
7581 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s7
7582 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7583 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7584 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7585 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xb0
7586 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7587 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7588 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7589 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s13
7590 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s18
7591 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7592 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0x70
7593 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7594 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7595 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7596 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
7597 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s17
7598 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7599 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 48
7600 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7601 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7602 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7603 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s9
7604 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s16
7605 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7606 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xe0
7607 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7608 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7609 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7610 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s35
7611 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s19
7612 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7613 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xd0
7614 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7615 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7616 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7617 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s14
7618 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s20
7619 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7620 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xc0
7621 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7622 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7623 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7624 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
7625 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s21
7626 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7627 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0xa0
7628 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7629 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7630 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7631 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s33
7632 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
7633 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7634 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0x90
7635 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7636 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7637 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7638 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s12
7639 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s23
7640 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7641 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0x80
7642 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7643 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7644 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7645 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s31
7646 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s24
7647 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7648 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0x60
7649 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7650 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7651 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7652 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s30
7653 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s25
7654 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7655 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 0x50
7656 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7657 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7658 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7659 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
7660 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s26
7661 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7662 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 64
7663 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7664 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7665 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7666 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s29
7667 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s27
7668 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7669 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s0, 32
7670 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7671 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s1, 0
7672 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
7673 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
7674 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s28
7675 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
7676 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7677 ; GFX8-NOHSA-NEXT:    s_nop 0
7678 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s4
7679 ; GFX8-NOHSA-NEXT:    s_add_u32 s4, s0, 16
7680 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
7681 ; GFX8-NOHSA-NEXT:    s_addc_u32 s5, s1, 0
7682 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
7683 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
7684 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7685 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
7686 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s3
7687 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
7688 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
7689 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
7690 ; GFX8-NOHSA-NEXT:    s_endpgm
7692 ; EG-LABEL: constant_zextload_v32i8_to_v32i64:
7693 ; EG:       ; %bb.0:
7694 ; EG-NEXT:    ALU 0, @26, KC0[CB0:0-32], KC1[]
7695 ; EG-NEXT:    TEX 1 @22
7696 ; EG-NEXT:    ALU 103, @27, KC0[CB0:0-32], KC1[]
7697 ; EG-NEXT:    ALU 33, @131, KC0[CB0:0-32], KC1[]
7698 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T13.XYZW, T42.X, 0
7699 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T14.XYZW, T41.X, 0
7700 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T15.XYZW, T40.X, 0
7701 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T16.XYZW, T39.X, 0
7702 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T17.XYZW, T38.X, 0
7703 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T18.XYZW, T37.X, 0
7704 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T36.X, 0
7705 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T35.X, 0
7706 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T34.X, 0
7707 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T21.XYZW, T33.X, 0
7708 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T22.XYZW, T32.X, 0
7709 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T23.XYZW, T31.X, 0
7710 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T24.XYZW, T30.X, 0
7711 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T25.XYZW, T29.X, 0
7712 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T26.XYZW, T28.X, 0
7713 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T27.X, 1
7714 ; EG-NEXT:    CF_END
7715 ; EG-NEXT:    PAD
7716 ; EG-NEXT:    Fetch clause starting at 22:
7717 ; EG-NEXT:     VTX_READ_128 T12.XYZW, T11.X, 0, #1
7718 ; EG-NEXT:     VTX_READ_128 T11.XYZW, T11.X, 16, #1
7719 ; EG-NEXT:    ALU clause starting at 26:
7720 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
7721 ; EG-NEXT:    ALU clause starting at 27:
7722 ; EG-NEXT:     MOV * T0.W, literal.x,
7723 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7724 ; EG-NEXT:     BFE_UINT T13.X, T11.W, literal.x, PV.W,
7725 ; EG-NEXT:     LSHR * T13.Z, T11.W, literal.y,
7726 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7727 ; EG-NEXT:     MOV T13.Y, 0.0,
7728 ; EG-NEXT:     BFE_UINT * T14.Z, T11.W, literal.x, T0.W,
7729 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7730 ; EG-NEXT:     AND_INT T14.X, T11.W, literal.x,
7731 ; EG-NEXT:     MOV * T14.Y, 0.0,
7732 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7733 ; EG-NEXT:     BFE_UINT T15.X, T11.Z, literal.x, T0.W,
7734 ; EG-NEXT:     LSHR * T15.Z, T11.Z, literal.y,
7735 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7736 ; EG-NEXT:     MOV T15.Y, 0.0,
7737 ; EG-NEXT:     BFE_UINT * T16.Z, T11.Z, literal.x, T0.W,
7738 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7739 ; EG-NEXT:     AND_INT T16.X, T11.Z, literal.x,
7740 ; EG-NEXT:     MOV * T16.Y, 0.0,
7741 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7742 ; EG-NEXT:     BFE_UINT T17.X, T11.Y, literal.x, T0.W,
7743 ; EG-NEXT:     LSHR * T17.Z, T11.Y, literal.y,
7744 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7745 ; EG-NEXT:     MOV T17.Y, 0.0,
7746 ; EG-NEXT:     BFE_UINT * T18.Z, T11.Y, literal.x, T0.W,
7747 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7748 ; EG-NEXT:     AND_INT T18.X, T11.Y, literal.x,
7749 ; EG-NEXT:     MOV * T18.Y, 0.0,
7750 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7751 ; EG-NEXT:     BFE_UINT T19.X, T11.X, literal.x, T0.W,
7752 ; EG-NEXT:     LSHR * T19.Z, T11.X, literal.y,
7753 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7754 ; EG-NEXT:     MOV T19.Y, 0.0,
7755 ; EG-NEXT:     BFE_UINT * T11.Z, T11.X, literal.x, T0.W,
7756 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7757 ; EG-NEXT:     AND_INT T11.X, T11.X, literal.x,
7758 ; EG-NEXT:     MOV * T11.Y, 0.0,
7759 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7760 ; EG-NEXT:     BFE_UINT T20.X, T12.W, literal.x, T0.W,
7761 ; EG-NEXT:     LSHR * T20.Z, T12.W, literal.y,
7762 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7763 ; EG-NEXT:     MOV T20.Y, 0.0,
7764 ; EG-NEXT:     BFE_UINT * T21.Z, T12.W, literal.x, T0.W,
7765 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7766 ; EG-NEXT:     AND_INT T21.X, T12.W, literal.x,
7767 ; EG-NEXT:     MOV * T21.Y, 0.0,
7768 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7769 ; EG-NEXT:     BFE_UINT T22.X, T12.Z, literal.x, T0.W,
7770 ; EG-NEXT:     LSHR * T22.Z, T12.Z, literal.y,
7771 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7772 ; EG-NEXT:     MOV T22.Y, 0.0,
7773 ; EG-NEXT:     BFE_UINT * T23.Z, T12.Z, literal.x, T0.W,
7774 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7775 ; EG-NEXT:     AND_INT T23.X, T12.Z, literal.x,
7776 ; EG-NEXT:     MOV * T23.Y, 0.0,
7777 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7778 ; EG-NEXT:     BFE_UINT T24.X, T12.Y, literal.x, T0.W,
7779 ; EG-NEXT:     LSHR * T24.Z, T12.Y, literal.y,
7780 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7781 ; EG-NEXT:     MOV T24.Y, 0.0,
7782 ; EG-NEXT:     BFE_UINT * T25.Z, T12.Y, literal.x, T0.W,
7783 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7784 ; EG-NEXT:     AND_INT T25.X, T12.Y, literal.x,
7785 ; EG-NEXT:     MOV * T25.Y, 0.0,
7786 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7787 ; EG-NEXT:     BFE_UINT T26.X, T12.X, literal.x, T0.W,
7788 ; EG-NEXT:     LSHR * T26.Z, T12.X, literal.y,
7789 ; EG-NEXT:    16(2.242078e-44), 24(3.363116e-44)
7790 ; EG-NEXT:     MOV T26.Y, 0.0,
7791 ; EG-NEXT:     BFE_UINT * T12.Z, T12.X, literal.x, T0.W,
7792 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
7793 ; EG-NEXT:     AND_INT T12.X, T12.X, literal.x,
7794 ; EG-NEXT:     MOV T12.Y, 0.0,
7795 ; EG-NEXT:     MOV T13.W, 0.0,
7796 ; EG-NEXT:     MOV * T14.W, 0.0,
7797 ; EG-NEXT:    255(3.573311e-43), 0(0.000000e+00)
7798 ; EG-NEXT:     MOV T15.W, 0.0,
7799 ; EG-NEXT:     MOV * T16.W, 0.0,
7800 ; EG-NEXT:     MOV T17.W, 0.0,
7801 ; EG-NEXT:     MOV * T18.W, 0.0,
7802 ; EG-NEXT:     MOV T19.W, 0.0,
7803 ; EG-NEXT:     MOV * T11.W, 0.0,
7804 ; EG-NEXT:     MOV T20.W, 0.0,
7805 ; EG-NEXT:     MOV * T21.W, 0.0,
7806 ; EG-NEXT:     MOV T22.W, 0.0,
7807 ; EG-NEXT:     MOV * T23.W, 0.0,
7808 ; EG-NEXT:     MOV T24.W, 0.0,
7809 ; EG-NEXT:     MOV * T25.W, 0.0,
7810 ; EG-NEXT:     MOV T26.W, 0.0,
7811 ; EG-NEXT:     MOV * T12.W, 0.0,
7812 ; EG-NEXT:     LSHR T27.X, KC0[2].Y, literal.x,
7813 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7814 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
7815 ; EG-NEXT:     LSHR T28.X, PV.W, literal.x,
7816 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7817 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
7818 ; EG-NEXT:     LSHR T29.X, PV.W, literal.x,
7819 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7820 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
7821 ; EG-NEXT:     LSHR T30.X, PV.W, literal.x,
7822 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7823 ; EG-NEXT:    2(2.802597e-45), 64(8.968310e-44)
7824 ; EG-NEXT:     LSHR * T31.X, PV.W, literal.x,
7825 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
7826 ; EG-NEXT:    ALU clause starting at 131:
7827 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
7828 ; EG-NEXT:    80(1.121039e-43), 0(0.000000e+00)
7829 ; EG-NEXT:     LSHR T32.X, PV.W, literal.x,
7830 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7831 ; EG-NEXT:    2(2.802597e-45), 96(1.345247e-43)
7832 ; EG-NEXT:     LSHR T33.X, PV.W, literal.x,
7833 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7834 ; EG-NEXT:    2(2.802597e-45), 112(1.569454e-43)
7835 ; EG-NEXT:     LSHR T34.X, PV.W, literal.x,
7836 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7837 ; EG-NEXT:    2(2.802597e-45), 128(1.793662e-43)
7838 ; EG-NEXT:     LSHR T35.X, PV.W, literal.x,
7839 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7840 ; EG-NEXT:    2(2.802597e-45), 144(2.017870e-43)
7841 ; EG-NEXT:     LSHR T36.X, PV.W, literal.x,
7842 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7843 ; EG-NEXT:    2(2.802597e-45), 160(2.242078e-43)
7844 ; EG-NEXT:     LSHR T37.X, PV.W, literal.x,
7845 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7846 ; EG-NEXT:    2(2.802597e-45), 176(2.466285e-43)
7847 ; EG-NEXT:     LSHR T38.X, PV.W, literal.x,
7848 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7849 ; EG-NEXT:    2(2.802597e-45), 192(2.690493e-43)
7850 ; EG-NEXT:     LSHR T39.X, PV.W, literal.x,
7851 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7852 ; EG-NEXT:    2(2.802597e-45), 208(2.914701e-43)
7853 ; EG-NEXT:     LSHR T40.X, PV.W, literal.x,
7854 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7855 ; EG-NEXT:    2(2.802597e-45), 224(3.138909e-43)
7856 ; EG-NEXT:     LSHR T41.X, PV.W, literal.x,
7857 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
7858 ; EG-NEXT:    2(2.802597e-45), 240(3.363116e-43)
7859 ; EG-NEXT:     LSHR * T42.X, PV.W, literal.x,
7860 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
7862 ; GFX12-LABEL: constant_zextload_v32i8_to_v32i64:
7863 ; GFX12:       ; %bb.0:
7864 ; GFX12-NEXT:    s_load_b128 s[8:11], s[4:5], 0x24
7865 ; GFX12-NEXT:    s_wait_kmcnt 0x0
7866 ; GFX12-NEXT:    s_load_b256 s[0:7], s[10:11], 0x0
7867 ; GFX12-NEXT:    s_wait_kmcnt 0x0
7868 ; GFX12-NEXT:    s_bfe_u32 s10, s7, 0x80010
7869 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1) | instskip(SKIP_3) | instid1(VALU_DEP_1)
7870 ; GFX12-NEXT:    v_dual_mov_b32 v1, 0 :: v_dual_mov_b32 v0, s10
7871 ; GFX12-NEXT:    s_lshr_b32 s11, s7, 24
7872 ; GFX12-NEXT:    s_lshr_b32 s10, s5, 24
7873 ; GFX12-NEXT:    s_wait_alu 0xfffe
7874 ; GFX12-NEXT:    v_dual_mov_b32 v2, s11 :: v_dual_mov_b32 v3, v1
7875 ; GFX12-NEXT:    s_bfe_u32 s11, s5, 0x80010
7876 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:240
7877 ; GFX12-NEXT:    s_wait_alu 0xfffe
7878 ; GFX12-NEXT:    v_mov_b32_e32 v0, s11
7879 ; GFX12-NEXT:    v_mov_b32_e32 v2, s10
7880 ; GFX12-NEXT:    s_lshr_b32 s10, s3, 24
7881 ; GFX12-NEXT:    s_bfe_u32 s11, s3, 0x80010
7882 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:176
7883 ; GFX12-NEXT:    s_wait_alu 0xfffe
7884 ; GFX12-NEXT:    v_mov_b32_e32 v0, s11
7885 ; GFX12-NEXT:    v_mov_b32_e32 v2, s10
7886 ; GFX12-NEXT:    s_lshr_b32 s10, s1, 24
7887 ; GFX12-NEXT:    s_bfe_u32 s11, s1, 0x80010
7888 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:112
7889 ; GFX12-NEXT:    s_wait_alu 0xfffe
7890 ; GFX12-NEXT:    v_mov_b32_e32 v0, s11
7891 ; GFX12-NEXT:    v_mov_b32_e32 v2, s10
7892 ; GFX12-NEXT:    s_bfe_u32 s10, s7, 0x80008
7893 ; GFX12-NEXT:    s_and_b32 s7, s7, 0xff
7894 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:48
7895 ; GFX12-NEXT:    v_mov_b32_e32 v0, s7
7896 ; GFX12-NEXT:    s_wait_alu 0xfffe
7897 ; GFX12-NEXT:    v_mov_b32_e32 v2, s10
7898 ; GFX12-NEXT:    s_lshr_b32 s7, s6, 24
7899 ; GFX12-NEXT:    s_bfe_u32 s10, s6, 0x80010
7900 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:224
7901 ; GFX12-NEXT:    s_wait_alu 0xfffe
7902 ; GFX12-NEXT:    v_mov_b32_e32 v0, s10
7903 ; GFX12-NEXT:    v_mov_b32_e32 v2, s7
7904 ; GFX12-NEXT:    s_bfe_u32 s7, s6, 0x80008
7905 ; GFX12-NEXT:    s_and_b32 s6, s6, 0xff
7906 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:208
7907 ; GFX12-NEXT:    s_wait_alu 0xfffe
7908 ; GFX12-NEXT:    v_mov_b32_e32 v0, s6
7909 ; GFX12-NEXT:    v_mov_b32_e32 v2, s7
7910 ; GFX12-NEXT:    s_bfe_u32 s6, s5, 0x80008
7911 ; GFX12-NEXT:    s_and_b32 s5, s5, 0xff
7912 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:192
7913 ; GFX12-NEXT:    v_mov_b32_e32 v0, s5
7914 ; GFX12-NEXT:    s_wait_alu 0xfffe
7915 ; GFX12-NEXT:    v_mov_b32_e32 v2, s6
7916 ; GFX12-NEXT:    s_lshr_b32 s5, s4, 24
7917 ; GFX12-NEXT:    s_bfe_u32 s6, s4, 0x80010
7918 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:160
7919 ; GFX12-NEXT:    s_wait_alu 0xfffe
7920 ; GFX12-NEXT:    v_mov_b32_e32 v0, s6
7921 ; GFX12-NEXT:    v_mov_b32_e32 v2, s5
7922 ; GFX12-NEXT:    s_bfe_u32 s5, s4, 0x80008
7923 ; GFX12-NEXT:    s_and_b32 s4, s4, 0xff
7924 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:144
7925 ; GFX12-NEXT:    s_wait_alu 0xfffe
7926 ; GFX12-NEXT:    v_mov_b32_e32 v0, s4
7927 ; GFX12-NEXT:    v_mov_b32_e32 v2, s5
7928 ; GFX12-NEXT:    s_bfe_u32 s4, s3, 0x80008
7929 ; GFX12-NEXT:    s_and_b32 s3, s3, 0xff
7930 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:128
7931 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
7932 ; GFX12-NEXT:    s_wait_alu 0xfffe
7933 ; GFX12-NEXT:    v_mov_b32_e32 v2, s4
7934 ; GFX12-NEXT:    s_lshr_b32 s3, s2, 24
7935 ; GFX12-NEXT:    s_bfe_u32 s4, s2, 0x80010
7936 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:96
7937 ; GFX12-NEXT:    s_wait_alu 0xfffe
7938 ; GFX12-NEXT:    v_mov_b32_e32 v0, s4
7939 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
7940 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80008
7941 ; GFX12-NEXT:    s_and_b32 s2, s2, 0xff
7942 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:80
7943 ; GFX12-NEXT:    s_wait_alu 0xfffe
7944 ; GFX12-NEXT:    v_mov_b32_e32 v0, s2
7945 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
7946 ; GFX12-NEXT:    s_bfe_u32 s2, s1, 0x80008
7947 ; GFX12-NEXT:    s_and_b32 s1, s1, 0xff
7948 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:64
7949 ; GFX12-NEXT:    v_mov_b32_e32 v0, s1
7950 ; GFX12-NEXT:    s_wait_alu 0xfffe
7951 ; GFX12-NEXT:    v_mov_b32_e32 v2, s2
7952 ; GFX12-NEXT:    s_lshr_b32 s1, s0, 24
7953 ; GFX12-NEXT:    s_bfe_u32 s2, s0, 0x80010
7954 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:32
7955 ; GFX12-NEXT:    s_wait_alu 0xfffe
7956 ; GFX12-NEXT:    v_mov_b32_e32 v0, s2
7957 ; GFX12-NEXT:    v_mov_b32_e32 v2, s1
7958 ; GFX12-NEXT:    s_bfe_u32 s1, s0, 0x80008
7959 ; GFX12-NEXT:    s_and_b32 s0, s0, 0xff
7960 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9] offset:16
7961 ; GFX12-NEXT:    s_wait_alu 0xfffe
7962 ; GFX12-NEXT:    v_mov_b32_e32 v0, s0
7963 ; GFX12-NEXT:    v_mov_b32_e32 v2, s1
7964 ; GFX12-NEXT:    global_store_b128 v1, v[0:3], s[8:9]
7965 ; GFX12-NEXT:    s_endpgm
7966   %load = load <32 x i8>, ptr addrspace(4) %in
7967   %ext = zext <32 x i8> %load to <32 x i64>
7968   store <32 x i64> %ext, ptr addrspace(1) %out
7969   ret void
7972 define amdgpu_kernel void @constant_sextload_v32i8_to_v32i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
7973 ; GFX6-NOHSA-LABEL: constant_sextload_v32i8_to_v32i64:
7974 ; GFX6-NOHSA:       ; %bb.0:
7975 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x9
7976 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7977 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
7978 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
7979 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s46, s7, 16
7980 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s48, s7, 8
7981 ; GFX6-NOHSA-NEXT:    s_mov_b32 s50, s7
7982 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s10, s6, 16
7983 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s12, s6, 24
7984 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s14, s6, 8
7985 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s16, s5, 16
7986 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s18, s5, 8
7987 ; GFX6-NOHSA-NEXT:    s_mov_b32 s44, s5
7988 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s20, s4, 16
7989 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s22, s4, 24
7990 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s24, s4, 8
7991 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s26, s3, 16
7992 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s28, s3, 8
7993 ; GFX6-NOHSA-NEXT:    s_mov_b32 s40, s3
7994 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s30, s2, 16
7995 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s34, s2, 24
7996 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s36, s2, 8
7997 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s38, s1, 16
7998 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s42, s1, 8
7999 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[58:59], s[50:51], 0x80000
8000 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[60:61], s[44:45], 0x80000
8001 ; GFX6-NOHSA-NEXT:    s_mov_b32 s62, s1
8002 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s56, s0, 16
8003 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s64, s0, 24
8004 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s66, s0, 8
8005 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[44:45], s[0:1], 0x80000
8006 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[50:51], s[0:1], 56
8007 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[52:53], s[2:3], 0x80000
8008 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[68:69], s[4:5], 56
8009 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[70:71], s[6:7], 0x80000
8010 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[6:7], s[6:7], 56
8011 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[4:5], 0x80000
8012 ; GFX6-NOHSA-NEXT:    s_ashr_i64 s[54:55], s[2:3], 56
8013 ; GFX6-NOHSA-NEXT:    s_mov_b32 s0, s8
8014 ; GFX6-NOHSA-NEXT:    s_mov_b32 s1, s9
8015 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s6
8016 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s7
8017 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v16, s58
8018 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v17, s59
8019 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s70
8020 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s71
8021 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s68
8022 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s69
8023 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s60
8024 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s61
8025 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
8026 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s5
8027 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
8028 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[46:47], 0x80000
8029 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[48:49], 0x80000
8030 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
8031 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s4
8032 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s5
8033 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v18, s6
8034 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v19, s7
8035 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0 offset:240
8036 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[46:47], s[62:63], 0x80000
8037 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[48:49], s[40:41], 0x80000
8038 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[66:67], 0x80000
8039 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[64:65], 0x80000
8040 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[8:9], s[56:57], 0x80000
8041 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[40:41], s[42:43], 0x80000
8042 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[38:39], s[38:39], 0x80000
8043 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[36:37], s[36:37], 0x80000
8044 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[34:35], s[34:35], 0x80000
8045 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[30:31], s[30:31], 0x80000
8046 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[28:29], s[28:29], 0x80000
8047 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
8048 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
8049 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
8050 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
8051 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
8052 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
8053 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
8054 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[12:13], s[12:13], 0x80000
8055 ; GFX6-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[10:11], 0x80000
8056 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[16:19], off, s[0:3], 0 offset:224
8057 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(1)
8058 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s10
8059 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s11
8060 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s12
8061 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s13
8062 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0 offset:208
8063 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8064 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s54
8065 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s55
8066 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s14
8067 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s15
8068 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[6:9], off, s[0:3], 0 offset:192
8069 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8070 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s48
8071 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s49
8072 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
8073 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
8074 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:176
8075 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8076 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s52
8077 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s53
8078 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s18
8079 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s19
8080 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[10:13], off, s[0:3], 0 offset:160
8081 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8082 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s20
8083 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s21
8084 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s22
8085 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s23
8086 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[10:13], off, s[0:3], 0 offset:144
8087 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v16, s50
8088 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v17, s51
8089 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s24
8090 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s25
8091 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:128
8092 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8093 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s46
8094 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s47
8095 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s26
8096 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s27
8097 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0 offset:112
8098 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8099 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s44
8100 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v13, s45
8101 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s28
8102 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v11, s29
8103 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[0:3], 0 offset:96
8104 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s30
8105 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s31
8106 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
8107 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s34
8108 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v9, s35
8109 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[6:9], off, s[0:3], 0 offset:80
8110 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s36
8111 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s37
8112 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:64
8113 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s38
8114 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s39
8115 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[14:17], off, s[0:3], 0 offset:48
8116 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(2)
8117 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s40
8118 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s41
8119 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:32
8120 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(2)
8121 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s8
8122 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
8123 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s6
8124 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
8125 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
8126 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(2)
8127 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s4
8128 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v15, s5
8129 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[0:3], 0
8130 ; GFX6-NOHSA-NEXT:    s_endpgm
8132 ; GFX7-HSA-LABEL: constant_sextload_v32i8_to_v32i64:
8133 ; GFX7-HSA:       ; %bb.0:
8134 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[8:11], s[8:9], 0x0
8135 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
8136 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
8137 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
8138 ; GFX7-HSA-NEXT:    s_lshr_b32 s14, s7, 16
8139 ; GFX7-HSA-NEXT:    s_lshr_b32 s48, s7, 8
8140 ; GFX7-HSA-NEXT:    s_mov_b32 s50, s7
8141 ; GFX7-HSA-NEXT:    s_lshr_b32 s52, s6, 16
8142 ; GFX7-HSA-NEXT:    s_lshr_b32 s54, s6, 24
8143 ; GFX7-HSA-NEXT:    s_lshr_b32 s56, s6, 8
8144 ; GFX7-HSA-NEXT:    s_lshr_b32 s58, s5, 16
8145 ; GFX7-HSA-NEXT:    s_lshr_b32 s60, s5, 8
8146 ; GFX7-HSA-NEXT:    s_mov_b32 s62, s5
8147 ; GFX7-HSA-NEXT:    s_lshr_b32 s44, s4, 16
8148 ; GFX7-HSA-NEXT:    s_lshr_b32 s40, s4, 24
8149 ; GFX7-HSA-NEXT:    s_lshr_b32 s38, s4, 8
8150 ; GFX7-HSA-NEXT:    s_lshr_b32 s36, s3, 16
8151 ; GFX7-HSA-NEXT:    s_lshr_b32 s30, s3, 8
8152 ; GFX7-HSA-NEXT:    s_mov_b32 s34, s3
8153 ; GFX7-HSA-NEXT:    s_lshr_b32 s28, s2, 16
8154 ; GFX7-HSA-NEXT:    s_lshr_b32 s26, s2, 24
8155 ; GFX7-HSA-NEXT:    s_lshr_b32 s22, s2, 8
8156 ; GFX7-HSA-NEXT:    s_lshr_b32 s18, s1, 16
8157 ; GFX7-HSA-NEXT:    s_lshr_b32 s64, s1, 8
8158 ; GFX7-HSA-NEXT:    s_mov_b32 s16, s1
8159 ; GFX7-HSA-NEXT:    s_lshr_b32 s66, s0, 16
8160 ; GFX7-HSA-NEXT:    s_lshr_b32 s68, s0, 24
8161 ; GFX7-HSA-NEXT:    s_lshr_b32 s70, s0, 8
8162 ; GFX7-HSA-NEXT:    s_bfe_i64 s[12:13], s[2:3], 0x80000
8163 ; GFX7-HSA-NEXT:    s_ashr_i64 s[20:21], s[2:3], 56
8164 ; GFX7-HSA-NEXT:    s_bfe_i64 s[24:25], s[4:5], 0x80000
8165 ; GFX7-HSA-NEXT:    s_ashr_i64 s[42:43], s[4:5], 56
8166 ; GFX7-HSA-NEXT:    s_ashr_i64 s[2:3], s[6:7], 56
8167 ; GFX7-HSA-NEXT:    s_bfe_i64 s[4:5], s[14:15], 0x80000
8168 ; GFX7-HSA-NEXT:    s_bfe_i64 s[10:11], s[0:1], 0x80000
8169 ; GFX7-HSA-NEXT:    s_ashr_i64 s[0:1], s[0:1], 56
8170 ; GFX7-HSA-NEXT:    s_bfe_i64 s[46:47], s[6:7], 0x80000
8171 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
8172 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s5
8173 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
8174 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s3
8175 ; GFX7-HSA-NEXT:    s_bfe_i64 s[2:3], s[70:71], 0x80000
8176 ; GFX7-HSA-NEXT:    s_bfe_i64 s[4:5], s[68:69], 0x80000
8177 ; GFX7-HSA-NEXT:    s_bfe_i64 s[6:7], s[66:67], 0x80000
8178 ; GFX7-HSA-NEXT:    s_bfe_i64 s[16:17], s[16:17], 0x80000
8179 ; GFX7-HSA-NEXT:    s_bfe_i64 s[14:15], s[64:65], 0x80000
8180 ; GFX7-HSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
8181 ; GFX7-HSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
8182 ; GFX7-HSA-NEXT:    s_bfe_i64 s[26:27], s[26:27], 0x80000
8183 ; GFX7-HSA-NEXT:    s_bfe_i64 s[28:29], s[28:29], 0x80000
8184 ; GFX7-HSA-NEXT:    s_bfe_i64 s[34:35], s[34:35], 0x80000
8185 ; GFX7-HSA-NEXT:    s_bfe_i64 s[30:31], s[30:31], 0x80000
8186 ; GFX7-HSA-NEXT:    s_bfe_i64 s[36:37], s[36:37], 0x80000
8187 ; GFX7-HSA-NEXT:    s_bfe_i64 s[38:39], s[38:39], 0x80000
8188 ; GFX7-HSA-NEXT:    s_bfe_i64 s[40:41], s[40:41], 0x80000
8189 ; GFX7-HSA-NEXT:    s_bfe_i64 s[44:45], s[44:45], 0x80000
8190 ; GFX7-HSA-NEXT:    s_bfe_i64 s[62:63], s[62:63], 0x80000
8191 ; GFX7-HSA-NEXT:    s_bfe_i64 s[60:61], s[60:61], 0x80000
8192 ; GFX7-HSA-NEXT:    s_bfe_i64 s[58:59], s[58:59], 0x80000
8193 ; GFX7-HSA-NEXT:    s_bfe_i64 s[56:57], s[56:57], 0x80000
8194 ; GFX7-HSA-NEXT:    s_bfe_i64 s[54:55], s[54:55], 0x80000
8195 ; GFX7-HSA-NEXT:    s_bfe_i64 s[52:53], s[52:53], 0x80000
8196 ; GFX7-HSA-NEXT:    s_bfe_i64 s[50:51], s[50:51], 0x80000
8197 ; GFX7-HSA-NEXT:    s_bfe_i64 s[48:49], s[48:49], 0x80000
8198 ; GFX7-HSA-NEXT:    s_add_u32 s64, s8, 0xf0
8199 ; GFX7-HSA-NEXT:    s_addc_u32 s65, s9, 0
8200 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s48
8201 ; GFX7-HSA-NEXT:    s_add_u32 s48, s8, 0xe0
8202 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s49
8203 ; GFX7-HSA-NEXT:    s_addc_u32 s49, s9, 0
8204 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v24, s48
8205 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v25, s49
8206 ; GFX7-HSA-NEXT:    s_add_u32 s48, s8, 0xd0
8207 ; GFX7-HSA-NEXT:    s_addc_u32 s49, s9, 0
8208 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v12, s46
8209 ; GFX7-HSA-NEXT:    s_add_u32 s46, s8, 0xc0
8210 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v13, s47
8211 ; GFX7-HSA-NEXT:    s_addc_u32 s47, s9, 0
8212 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v18, s42
8213 ; GFX7-HSA-NEXT:    s_add_u32 s42, s8, 0xb0
8214 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v19, s43
8215 ; GFX7-HSA-NEXT:    s_addc_u32 s43, s9, 0
8216 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v30, s42
8217 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s64
8218 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v31, s43
8219 ; GFX7-HSA-NEXT:    s_add_u32 s42, s8, 0xa0
8220 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s65
8221 ; GFX7-HSA-NEXT:    s_addc_u32 s43, s9, 0
8222 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[22:23], v[0:3]
8223 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s50
8224 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s40
8225 ; GFX7-HSA-NEXT:    s_add_u32 s40, s8, 0x90
8226 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s51
8227 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v26, s48
8228 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s41
8229 ; GFX7-HSA-NEXT:    s_addc_u32 s41, s9, 0
8230 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s52
8231 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s53
8232 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v10, s54
8233 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v11, s55
8234 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v27, s49
8235 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v28, s46
8236 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[24:25], v[4:7]
8237 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v14, s56
8238 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s24
8239 ; GFX7-HSA-NEXT:    s_add_u32 s24, s8, 0x80
8240 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v15, s57
8241 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v29, s47
8242 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v16, s58
8243 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v17, s59
8244 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v32, s42
8245 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[26:27], v[8:11]
8246 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s25
8247 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s40
8248 ; GFX7-HSA-NEXT:    s_addc_u32 s25, s9, 0
8249 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v10, s24
8250 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v20, s62
8251 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v21, s63
8252 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v33, s43
8253 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v22, s60
8254 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v23, s61
8255 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s44
8256 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s45
8257 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s41
8258 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[28:29], v[12:15]
8259 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s38
8260 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v7, s39
8261 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v11, s25
8262 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[30:31], v[16:19]
8263 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[32:33], v[20:23]
8264 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[8:9], v[0:3]
8265 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[10:11], v[4:7]
8266 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s20
8267 ; GFX7-HSA-NEXT:    s_add_u32 s20, s8, 0x70
8268 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s21
8269 ; GFX7-HSA-NEXT:    s_addc_u32 s21, s9, 0
8270 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s20
8271 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s36
8272 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s37
8273 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s21
8274 ; GFX7-HSA-NEXT:    s_add_u32 s20, s8, 0x60
8275 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8276 ; GFX7-HSA-NEXT:    s_addc_u32 s21, s9, 0
8277 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s20
8278 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s34
8279 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s35
8280 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s30
8281 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s31
8282 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s21
8283 ; GFX7-HSA-NEXT:    s_add_u32 s20, s8, 0x50
8284 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8285 ; GFX7-HSA-NEXT:    s_addc_u32 s21, s9, 0
8286 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s20
8287 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s28
8288 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s29
8289 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s26
8290 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s27
8291 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s21
8292 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8293 ; GFX7-HSA-NEXT:    s_nop 0
8294 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s12
8295 ; GFX7-HSA-NEXT:    s_add_u32 s12, s8, 64
8296 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s13
8297 ; GFX7-HSA-NEXT:    s_addc_u32 s13, s9, 0
8298 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s12
8299 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s22
8300 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s23
8301 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s13
8302 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8303 ; GFX7-HSA-NEXT:    s_nop 0
8304 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
8305 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 48
8306 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s1
8307 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
8308 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
8309 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
8310 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 32
8311 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s18
8312 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s19
8313 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
8314 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8315 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
8316 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
8317 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 16
8318 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s16
8319 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
8320 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s14
8321 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s15
8322 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
8323 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8324 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
8325 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
8326 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s7
8327 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s4
8328 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s5
8329 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
8330 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8331 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s8
8332 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s10
8333 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s11
8334 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
8335 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s3
8336 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s9
8337 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8338 ; GFX7-HSA-NEXT:    s_endpgm
8340 ; GFX8-NOHSA-LABEL: constant_sextload_v32i8_to_v32i64:
8341 ; GFX8-NOHSA:       ; %bb.0:
8342 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x24
8343 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
8344 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
8345 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
8346 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s46, s7, 16
8347 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s48, s7, 8
8348 ; GFX8-NOHSA-NEXT:    s_mov_b32 s50, s7
8349 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s52, s6, 16
8350 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s54, s6, 24
8351 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s56, s6, 8
8352 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s58, s5, 16
8353 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s60, s5, 8
8354 ; GFX8-NOHSA-NEXT:    s_mov_b32 s62, s5
8355 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s44, s4, 16
8356 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s40, s4, 24
8357 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s38, s4, 8
8358 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s36, s3, 16
8359 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s30, s3, 8
8360 ; GFX8-NOHSA-NEXT:    s_mov_b32 s28, s3
8361 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s24, s2, 16
8362 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s22, s2, 24
8363 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s20, s2, 8
8364 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s18, s1, 16
8365 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s14, s1, 8
8366 ; GFX8-NOHSA-NEXT:    s_mov_b32 s64, s1
8367 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s66, s0, 16
8368 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s68, s0, 24
8369 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s70, s0, 8
8370 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[10:11], s[0:1], 0x80000
8371 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[12:13], s[0:1], 56
8372 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[16:17], s[2:3], 0x80000
8373 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[26:27], s[2:3], 56
8374 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[34:35], s[4:5], 0x80000
8375 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[42:43], s[4:5], 56
8376 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[72:73], s[6:7], 0x80000
8377 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[74:75], s[6:7], 56
8378 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[0:1], s[70:71], 0x80000
8379 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[2:3], s[68:69], 0x80000
8380 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[4:5], s[66:67], 0x80000
8381 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[6:7], s[64:65], 0x80000
8382 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
8383 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
8384 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
8385 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
8386 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
8387 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[28:29], s[28:29], 0x80000
8388 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[30:31], s[30:31], 0x80000
8389 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[36:37], s[36:37], 0x80000
8390 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[38:39], s[38:39], 0x80000
8391 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[40:41], s[40:41], 0x80000
8392 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[44:45], s[44:45], 0x80000
8393 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[62:63], s[62:63], 0x80000
8394 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[60:61], s[60:61], 0x80000
8395 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[58:59], s[58:59], 0x80000
8396 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[56:57], s[56:57], 0x80000
8397 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[54:55], s[54:55], 0x80000
8398 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[52:53], s[52:53], 0x80000
8399 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[50:51], s[50:51], 0x80000
8400 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[48:49], s[48:49], 0x80000
8401 ; GFX8-NOHSA-NEXT:    s_bfe_i64 s[46:47], s[46:47], 0x80000
8402 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s46
8403 ; GFX8-NOHSA-NEXT:    s_add_u32 s46, s8, 0xf0
8404 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s47
8405 ; GFX8-NOHSA-NEXT:    s_addc_u32 s47, s9, 0
8406 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s46
8407 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s74
8408 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s75
8409 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s47
8410 ; GFX8-NOHSA-NEXT:    s_add_u32 s46, s8, 0xe0
8411 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8412 ; GFX8-NOHSA-NEXT:    s_addc_u32 s47, s9, 0
8413 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s46
8414 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s50
8415 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s51
8416 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s48
8417 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s49
8418 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s47
8419 ; GFX8-NOHSA-NEXT:    s_add_u32 s46, s8, 0xd0
8420 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8421 ; GFX8-NOHSA-NEXT:    s_addc_u32 s47, s9, 0
8422 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s46
8423 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s52
8424 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s53
8425 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s54
8426 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s55
8427 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s47
8428 ; GFX8-NOHSA-NEXT:    s_add_u32 s46, s8, 0xc0
8429 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8430 ; GFX8-NOHSA-NEXT:    s_addc_u32 s47, s9, 0
8431 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s46
8432 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s72
8433 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s73
8434 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s56
8435 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s57
8436 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s47
8437 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8438 ; GFX8-NOHSA-NEXT:    s_nop 0
8439 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s42
8440 ; GFX8-NOHSA-NEXT:    s_add_u32 s42, s8, 0xb0
8441 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s43
8442 ; GFX8-NOHSA-NEXT:    s_addc_u32 s43, s9, 0
8443 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s42
8444 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s58
8445 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s59
8446 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s43
8447 ; GFX8-NOHSA-NEXT:    s_add_u32 s42, s8, 0xa0
8448 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8449 ; GFX8-NOHSA-NEXT:    s_addc_u32 s43, s9, 0
8450 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s42
8451 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s62
8452 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s63
8453 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s60
8454 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s61
8455 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s43
8456 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8457 ; GFX8-NOHSA-NEXT:    s_nop 0
8458 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s40
8459 ; GFX8-NOHSA-NEXT:    s_add_u32 s40, s8, 0x90
8460 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s41
8461 ; GFX8-NOHSA-NEXT:    s_addc_u32 s41, s9, 0
8462 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s40
8463 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s44
8464 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s45
8465 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s41
8466 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8467 ; GFX8-NOHSA-NEXT:    s_nop 0
8468 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s34
8469 ; GFX8-NOHSA-NEXT:    s_add_u32 s34, s8, 0x80
8470 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s35
8471 ; GFX8-NOHSA-NEXT:    s_addc_u32 s35, s9, 0
8472 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s34
8473 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s38
8474 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s39
8475 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s35
8476 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8477 ; GFX8-NOHSA-NEXT:    s_nop 0
8478 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s26
8479 ; GFX8-NOHSA-NEXT:    s_add_u32 s26, s8, 0x70
8480 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s27
8481 ; GFX8-NOHSA-NEXT:    s_addc_u32 s27, s9, 0
8482 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s26
8483 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s36
8484 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s37
8485 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s27
8486 ; GFX8-NOHSA-NEXT:    s_add_u32 s26, s8, 0x60
8487 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8488 ; GFX8-NOHSA-NEXT:    s_addc_u32 s27, s9, 0
8489 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s26
8490 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s28
8491 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s29
8492 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s30
8493 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s31
8494 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s27
8495 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8496 ; GFX8-NOHSA-NEXT:    s_nop 0
8497 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s22
8498 ; GFX8-NOHSA-NEXT:    s_add_u32 s22, s8, 0x50
8499 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s23
8500 ; GFX8-NOHSA-NEXT:    s_addc_u32 s23, s9, 0
8501 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s22
8502 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s24
8503 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s25
8504 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s23
8505 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8506 ; GFX8-NOHSA-NEXT:    s_nop 0
8507 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s16
8508 ; GFX8-NOHSA-NEXT:    s_add_u32 s16, s8, 64
8509 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
8510 ; GFX8-NOHSA-NEXT:    s_addc_u32 s17, s9, 0
8511 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s16
8512 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s20
8513 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s21
8514 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s17
8515 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8516 ; GFX8-NOHSA-NEXT:    s_nop 0
8517 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
8518 ; GFX8-NOHSA-NEXT:    s_add_u32 s12, s8, 48
8519 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s13
8520 ; GFX8-NOHSA-NEXT:    s_addc_u32 s13, s9, 0
8521 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s12
8522 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s18
8523 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
8524 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s13
8525 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8526 ; GFX8-NOHSA-NEXT:    s_nop 0
8527 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
8528 ; GFX8-NOHSA-NEXT:    s_add_u32 s6, s8, 32
8529 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s7
8530 ; GFX8-NOHSA-NEXT:    s_addc_u32 s7, s9, 0
8531 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
8532 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
8533 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s15
8534 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s7
8535 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8536 ; GFX8-NOHSA-NEXT:    s_nop 0
8537 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
8538 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s8, 16
8539 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s3
8540 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s9, 0
8541 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
8542 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
8543 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s5
8544 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
8545 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8546 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s8
8547 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s10
8548 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
8549 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
8550 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s1
8551 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s9
8552 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
8553 ; GFX8-NOHSA-NEXT:    s_endpgm
8555 ; EG-LABEL: constant_sextload_v32i8_to_v32i64:
8556 ; EG:       ; %bb.0:
8557 ; EG-NEXT:    ALU 0, @26, KC0[CB0:0-32], KC1[]
8558 ; EG-NEXT:    TEX 1 @22
8559 ; EG-NEXT:    ALU 84, @27, KC0[CB0:0-32], KC1[]
8560 ; EG-NEXT:    ALU 71, @112, KC0[], KC1[]
8561 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T41.XYZW, T42.X, 0
8562 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T26.XYZW, T31.X, 0
8563 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T40.XYZW, T30.X, 0
8564 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T11.XYZW, T25.X, 0
8565 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T39.XYZW, T24.X, 0
8566 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T27.XYZW, T23.X, 0
8567 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T22.X, 0
8568 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T28.XYZW, T21.X, 0
8569 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T37.XYZW, T20.X, 0
8570 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T29.XYZW, T19.X, 0
8571 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T35.XYZW, T18.X, 0
8572 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T33.XYZW, T17.X, 0
8573 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T34.XYZW, T16.X, 0
8574 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T38.XYZW, T15.X, 0
8575 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T32.XYZW, T14.X, 0
8576 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T36.XYZW, T13.X, 1
8577 ; EG-NEXT:    CF_END
8578 ; EG-NEXT:    PAD
8579 ; EG-NEXT:    Fetch clause starting at 22:
8580 ; EG-NEXT:     VTX_READ_128 T12.XYZW, T11.X, 0, #1
8581 ; EG-NEXT:     VTX_READ_128 T11.XYZW, T11.X, 16, #1
8582 ; EG-NEXT:    ALU clause starting at 26:
8583 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
8584 ; EG-NEXT:    ALU clause starting at 27:
8585 ; EG-NEXT:     LSHR T13.X, KC0[2].Y, literal.x,
8586 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8587 ; EG-NEXT:    2(2.802597e-45), 16(2.242078e-44)
8588 ; EG-NEXT:     LSHR T14.X, PV.W, literal.x,
8589 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8590 ; EG-NEXT:    2(2.802597e-45), 32(4.484155e-44)
8591 ; EG-NEXT:     LSHR T15.X, PV.W, literal.x,
8592 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8593 ; EG-NEXT:    2(2.802597e-45), 48(6.726233e-44)
8594 ; EG-NEXT:     LSHR T16.X, PV.W, literal.x,
8595 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8596 ; EG-NEXT:    2(2.802597e-45), 64(8.968310e-44)
8597 ; EG-NEXT:     LSHR T17.X, PV.W, literal.x,
8598 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8599 ; EG-NEXT:    2(2.802597e-45), 80(1.121039e-43)
8600 ; EG-NEXT:     LSHR T18.X, PV.W, literal.x,
8601 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8602 ; EG-NEXT:    2(2.802597e-45), 96(1.345247e-43)
8603 ; EG-NEXT:     LSHR T19.X, PV.W, literal.x,
8604 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8605 ; EG-NEXT:    2(2.802597e-45), 112(1.569454e-43)
8606 ; EG-NEXT:     LSHR T20.X, PV.W, literal.x,
8607 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8608 ; EG-NEXT:    2(2.802597e-45), 128(1.793662e-43)
8609 ; EG-NEXT:     LSHR T21.X, PV.W, literal.x,
8610 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8611 ; EG-NEXT:    2(2.802597e-45), 144(2.017870e-43)
8612 ; EG-NEXT:     LSHR T22.X, PV.W, literal.x,
8613 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8614 ; EG-NEXT:    2(2.802597e-45), 160(2.242078e-43)
8615 ; EG-NEXT:     LSHR T23.X, PV.W, literal.x,
8616 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8617 ; EG-NEXT:    2(2.802597e-45), 176(2.466285e-43)
8618 ; EG-NEXT:     LSHR T24.X, PV.W, literal.x,
8619 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.y,
8620 ; EG-NEXT:    2(2.802597e-45), 192(2.690493e-43)
8621 ; EG-NEXT:     LSHR * T25.X, PV.W, literal.x,
8622 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
8623 ; EG-NEXT:     BFE_INT * T26.X, T11.W, 0.0, literal.x,
8624 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
8625 ; EG-NEXT:     BFE_INT T27.X, T11.Y, 0.0, literal.x,
8626 ; EG-NEXT:     ASHR T26.Y, PV.X, literal.y,
8627 ; EG-NEXT:     LSHR * T0.W, T11.W, literal.x,
8628 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8629 ; EG-NEXT:     BFE_INT T28.X, T11.X, 0.0, literal.x,
8630 ; EG-NEXT:     ASHR T27.Y, PV.X, literal.y,
8631 ; EG-NEXT:     BFE_INT T26.Z, PV.W, 0.0, literal.x,
8632 ; EG-NEXT:     LSHR * T0.W, T11.Y, literal.x,
8633 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8634 ; EG-NEXT:     BFE_INT T29.X, T12.W, 0.0, literal.x,
8635 ; EG-NEXT:     ASHR T28.Y, PV.X, literal.y,
8636 ; EG-NEXT:     BFE_INT T27.Z, PV.W, 0.0, literal.x,
8637 ; EG-NEXT:     LSHR T0.W, T11.X, literal.x,
8638 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.z,
8639 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8640 ; EG-NEXT:    208(2.914701e-43), 0(0.000000e+00)
8641 ; EG-NEXT:     LSHR T30.X, PS, literal.x,
8642 ; EG-NEXT:     ASHR T29.Y, PV.X, literal.y,
8643 ; EG-NEXT:     BFE_INT T28.Z, PV.W, 0.0, literal.z,
8644 ; EG-NEXT:     LSHR T0.W, T12.W, literal.z,
8645 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
8646 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
8647 ; EG-NEXT:    8(1.121039e-44), 224(3.138909e-43)
8648 ; EG-NEXT:     LSHR T31.X, PS, literal.x,
8649 ; EG-NEXT:     BFE_INT T29.Z, PV.W, 0.0, literal.y,
8650 ; EG-NEXT:     ADD_INT T0.W, KC0[2].Y, literal.z,
8651 ; EG-NEXT:     ASHR * T32.W, T12.X, literal.w,
8652 ; EG-NEXT:    2(2.802597e-45), 8(1.121039e-44)
8653 ; EG-NEXT:    240(3.363116e-43), 31(4.344025e-44)
8654 ; EG-NEXT:     BFE_INT T33.X, T12.Z, 0.0, literal.x,
8655 ; EG-NEXT:     LSHR T0.Y, T11.Z, literal.x, BS:VEC_120/SCL_212
8656 ; EG-NEXT:     ASHR T32.Z, T12.X, literal.y,
8657 ; EG-NEXT:     LSHR T1.W, T12.X, literal.z,
8658 ; EG-NEXT:     ASHR * T34.W, T12.Y, literal.w,
8659 ; EG-NEXT:    8(1.121039e-44), 24(3.363116e-44)
8660 ; EG-NEXT:    16(2.242078e-44), 31(4.344025e-44)
8661 ; EG-NEXT:     BFE_INT T32.X, PV.W, 0.0, literal.x,
8662 ; EG-NEXT:     ASHR T33.Y, PV.X, literal.y,
8663 ; EG-NEXT:     ASHR T34.Z, T12.Y, literal.z,
8664 ; EG-NEXT:     LSHR T1.W, T12.Z, literal.x,
8665 ; EG-NEXT:     LSHR * T2.W, T12.Y, literal.w,
8666 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8667 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
8668 ; EG-NEXT:     BFE_INT * T34.X, PS, 0.0, literal.x,
8669 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
8670 ; EG-NEXT:    ALU clause starting at 112:
8671 ; EG-NEXT:     ASHR T32.Y, T32.X, literal.x,
8672 ; EG-NEXT:     BFE_INT T33.Z, T1.W, 0.0, literal.y,
8673 ; EG-NEXT:     LSHR T1.W, T11.W, literal.z, BS:VEC_120/SCL_212
8674 ; EG-NEXT:     ASHR * T35.W, T12.Z, literal.x,
8675 ; EG-NEXT:    31(4.344025e-44), 8(1.121039e-44)
8676 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
8677 ; EG-NEXT:     BFE_INT T36.X, T12.X, 0.0, literal.x,
8678 ; EG-NEXT:     ASHR T34.Y, T34.X, literal.y, BS:VEC_120/SCL_212
8679 ; EG-NEXT:     ASHR T35.Z, T12.Z, literal.z,
8680 ; EG-NEXT:     LSHR T2.W, T12.Z, literal.w,
8681 ; EG-NEXT:     ASHR * T37.W, T12.W, literal.y,
8682 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8683 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
8684 ; EG-NEXT:     BFE_INT T35.X, PV.W, 0.0, literal.x,
8685 ; EG-NEXT:     ASHR T36.Y, PV.X, literal.y,
8686 ; EG-NEXT:     ASHR T37.Z, T12.W, literal.z,
8687 ; EG-NEXT:     LSHR T2.W, T12.X, literal.x,
8688 ; EG-NEXT:     LSHR * T3.W, T12.W, literal.w,
8689 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8690 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
8691 ; EG-NEXT:     BFE_INT T37.X, PS, 0.0, literal.x,
8692 ; EG-NEXT:     ASHR T35.Y, PV.X, literal.y,
8693 ; EG-NEXT:     BFE_INT T36.Z, PV.W, 0.0, literal.x,
8694 ; EG-NEXT:     LSHR T2.W, T11.Z, literal.z,
8695 ; EG-NEXT:     ASHR * T12.W, T11.X, literal.y,
8696 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8697 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
8698 ; EG-NEXT:     BFE_INT T38.X, T12.Y, 0.0, literal.x,
8699 ; EG-NEXT:     ASHR T37.Y, PV.X, literal.y,
8700 ; EG-NEXT:     ASHR T12.Z, T11.X, literal.z,
8701 ; EG-NEXT:     LSHR T3.W, T11.X, literal.w,
8702 ; EG-NEXT:     ASHR * T39.W, T11.Y, literal.y,
8703 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8704 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
8705 ; EG-NEXT:     BFE_INT T12.X, PV.W, 0.0, literal.x,
8706 ; EG-NEXT:     ASHR T38.Y, PV.X, literal.y,
8707 ; EG-NEXT:     ASHR T39.Z, T11.Y, literal.z,
8708 ; EG-NEXT:     LSHR T3.W, T12.Y, literal.x, BS:VEC_120/SCL_212
8709 ; EG-NEXT:     LSHR * T4.W, T11.Y, literal.w,
8710 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8711 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
8712 ; EG-NEXT:     BFE_INT T39.X, PS, 0.0, literal.x,
8713 ; EG-NEXT:     ASHR T12.Y, PV.X, literal.y,
8714 ; EG-NEXT:     BFE_INT T38.Z, PV.W, 0.0, literal.x,
8715 ; EG-NEXT:     ASHR T36.W, T36.Z, literal.y,
8716 ; EG-NEXT:     ASHR * T40.W, T11.Z, literal.y,
8717 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8718 ; EG-NEXT:     BFE_INT T11.X, T11.Z, 0.0, literal.x,
8719 ; EG-NEXT:     ASHR T39.Y, PV.X, literal.y,
8720 ; EG-NEXT:     ASHR T40.Z, T11.Z, literal.z,
8721 ; EG-NEXT:     ASHR T38.W, PV.Z, literal.y,
8722 ; EG-NEXT:     ASHR * T41.W, T11.W, literal.y,
8723 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8724 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
8725 ; EG-NEXT:     BFE_INT T40.X, T2.W, 0.0, literal.x,
8726 ; EG-NEXT:     ASHR T11.Y, PV.X, literal.y,
8727 ; EG-NEXT:     ASHR T41.Z, T11.W, literal.z, BS:VEC_120/SCL_212
8728 ; EG-NEXT:     ASHR T33.W, T33.Z, literal.y,
8729 ; EG-NEXT:     ASHR * T29.W, T29.Z, literal.y,
8730 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8731 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
8732 ; EG-NEXT:     BFE_INT T41.X, T1.W, 0.0, literal.x,
8733 ; EG-NEXT:     ASHR T40.Y, PV.X, literal.y,
8734 ; EG-NEXT:     BFE_INT T11.Z, T0.Y, 0.0, literal.x,
8735 ; EG-NEXT:     ASHR T28.W, T28.Z, literal.y,
8736 ; EG-NEXT:     ASHR * T27.W, T27.Z, literal.y,
8737 ; EG-NEXT:    8(1.121039e-44), 31(4.344025e-44)
8738 ; EG-NEXT:     LSHR T42.X, T0.W, literal.x,
8739 ; EG-NEXT:     ASHR T41.Y, PV.X, literal.y,
8740 ; EG-NEXT:     ASHR T11.W, PV.Z, literal.y,
8741 ; EG-NEXT:     ASHR * T26.W, T26.Z, literal.y,
8742 ; EG-NEXT:    2(2.802597e-45), 31(4.344025e-44)
8744 ; GFX12-LABEL: constant_sextload_v32i8_to_v32i64:
8745 ; GFX12:       ; %bb.0:
8746 ; GFX12-NEXT:    s_load_b128 s[8:11], s[4:5], 0x24
8747 ; GFX12-NEXT:    s_wait_kmcnt 0x0
8748 ; GFX12-NEXT:    s_load_b256 s[0:7], s[10:11], 0x0
8749 ; GFX12-NEXT:    s_wait_kmcnt 0x0
8750 ; GFX12-NEXT:    s_lshr_b32 s36, s7, 16
8751 ; GFX12-NEXT:    s_lshr_b32 s38, s7, 8
8752 ; GFX12-NEXT:    s_mov_b32 s40, s7
8753 ; GFX12-NEXT:    s_lshr_b32 s42, s6, 16
8754 ; GFX12-NEXT:    s_lshr_b32 s44, s6, 24
8755 ; GFX12-NEXT:    s_ashr_i64 s[74:75], s[6:7], 56
8756 ; GFX12-NEXT:    s_bfe_i64 s[36:37], s[36:37], 0x80000
8757 ; GFX12-NEXT:    s_lshr_b32 s46, s6, 8
8758 ; GFX12-NEXT:    s_bfe_i64 s[40:41], s[40:41], 0x80000
8759 ; GFX12-NEXT:    s_bfe_i64 s[38:39], s[38:39], 0x80000
8760 ; GFX12-NEXT:    v_dual_mov_b32 v24, 0 :: v_dual_mov_b32 v1, s37
8761 ; GFX12-NEXT:    s_bfe_i64 s[44:45], s[44:45], 0x80000
8762 ; GFX12-NEXT:    s_bfe_i64 s[42:43], s[42:43], 0x80000
8763 ; GFX12-NEXT:    s_wait_alu 0xfffe
8764 ; GFX12-NEXT:    v_dual_mov_b32 v0, s36 :: v_dual_mov_b32 v3, s75
8765 ; GFX12-NEXT:    v_dual_mov_b32 v2, s74 :: v_dual_mov_b32 v5, s41
8766 ; GFX12-NEXT:    s_lshr_b32 s48, s5, 16
8767 ; GFX12-NEXT:    s_bfe_i64 s[72:73], s[6:7], 0x80000
8768 ; GFX12-NEXT:    s_bfe_i64 s[46:47], s[46:47], 0x80000
8769 ; GFX12-NEXT:    v_dual_mov_b32 v4, s40 :: v_dual_mov_b32 v7, s39
8770 ; GFX12-NEXT:    v_dual_mov_b32 v6, s38 :: v_dual_mov_b32 v9, s43
8771 ; GFX12-NEXT:    s_lshr_b32 s50, s5, 8
8772 ; GFX12-NEXT:    s_mov_b32 s52, s5
8773 ; GFX12-NEXT:    v_dual_mov_b32 v8, s42 :: v_dual_mov_b32 v11, s45
8774 ; GFX12-NEXT:    v_dual_mov_b32 v10, s44 :: v_dual_mov_b32 v13, s73
8775 ; GFX12-NEXT:    s_lshr_b32 s54, s4, 16
8776 ; GFX12-NEXT:    s_lshr_b32 s56, s4, 24
8777 ; GFX12-NEXT:    s_ashr_i64 s[70:71], s[4:5], 56
8778 ; GFX12-NEXT:    v_dual_mov_b32 v12, s72 :: v_dual_mov_b32 v15, s47
8779 ; GFX12-NEXT:    s_bfe_i64 s[36:37], s[48:49], 0x80000
8780 ; GFX12-NEXT:    v_mov_b32_e32 v14, s46
8781 ; GFX12-NEXT:    s_lshr_b32 s58, s4, 8
8782 ; GFX12-NEXT:    s_bfe_i64 s[52:53], s[52:53], 0x80000
8783 ; GFX12-NEXT:    s_bfe_i64 s[50:51], s[50:51], 0x80000
8784 ; GFX12-NEXT:    s_lshr_b32 s60, s3, 16
8785 ; GFX12-NEXT:    s_bfe_i64 s[56:57], s[56:57], 0x80000
8786 ; GFX12-NEXT:    s_bfe_i64 s[54:55], s[54:55], 0x80000
8787 ; GFX12-NEXT:    s_clause 0x3
8788 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[8:9] offset:240
8789 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[8:9] offset:224
8790 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[8:9] offset:208
8791 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[8:9] offset:192
8792 ; GFX12-NEXT:    s_wait_alu 0xfffe
8793 ; GFX12-NEXT:    v_dual_mov_b32 v1, s37 :: v_dual_mov_b32 v0, s36
8794 ; GFX12-NEXT:    v_dual_mov_b32 v3, s71 :: v_dual_mov_b32 v2, s70
8795 ; GFX12-NEXT:    v_mov_b32_e32 v5, s53
8796 ; GFX12-NEXT:    s_lshr_b32 s34, s3, 8
8797 ; GFX12-NEXT:    s_mov_b32 s30, s3
8798 ; GFX12-NEXT:    s_lshr_b32 s24, s2, 16
8799 ; GFX12-NEXT:    s_lshr_b32 s22, s2, 24
8800 ; GFX12-NEXT:    s_bfe_i64 s[28:29], s[4:5], 0x80000
8801 ; GFX12-NEXT:    s_bfe_i64 s[58:59], s[58:59], 0x80000
8802 ; GFX12-NEXT:    v_dual_mov_b32 v4, s52 :: v_dual_mov_b32 v7, s51
8803 ; GFX12-NEXT:    v_dual_mov_b32 v6, s50 :: v_dual_mov_b32 v9, s55
8804 ; GFX12-NEXT:    s_lshr_b32 s20, s2, 8
8805 ; GFX12-NEXT:    s_ashr_i64 s[26:27], s[2:3], 56
8806 ; GFX12-NEXT:    s_bfe_i64 s[60:61], s[60:61], 0x80000
8807 ; GFX12-NEXT:    v_dual_mov_b32 v8, s54 :: v_dual_mov_b32 v11, s57
8808 ; GFX12-NEXT:    v_dual_mov_b32 v10, s56 :: v_dual_mov_b32 v13, s29
8809 ; GFX12-NEXT:    s_lshr_b32 s18, s1, 16
8810 ; GFX12-NEXT:    s_bfe_i64 s[22:23], s[22:23], 0x80000
8811 ; GFX12-NEXT:    s_bfe_i64 s[24:25], s[24:25], 0x80000
8812 ; GFX12-NEXT:    s_bfe_i64 s[30:31], s[30:31], 0x80000
8813 ; GFX12-NEXT:    s_bfe_i64 s[34:35], s[34:35], 0x80000
8814 ; GFX12-NEXT:    v_dual_mov_b32 v12, s28 :: v_dual_mov_b32 v15, s59
8815 ; GFX12-NEXT:    v_dual_mov_b32 v14, s58 :: v_dual_mov_b32 v17, s61
8816 ; GFX12-NEXT:    s_lshr_b32 s14, s1, 8
8817 ; GFX12-NEXT:    s_mov_b32 s62, s1
8818 ; GFX12-NEXT:    s_bfe_i64 s[16:17], s[2:3], 0x80000
8819 ; GFX12-NEXT:    s_bfe_i64 s[20:21], s[20:21], 0x80000
8820 ; GFX12-NEXT:    v_dual_mov_b32 v16, s60 :: v_dual_mov_b32 v19, s27
8821 ; GFX12-NEXT:    v_dual_mov_b32 v18, s26 :: v_dual_mov_b32 v21, s31
8822 ; GFX12-NEXT:    s_lshr_b32 s64, s0, 16
8823 ; GFX12-NEXT:    s_lshr_b32 s66, s0, 24
8824 ; GFX12-NEXT:    s_ashr_i64 s[12:13], s[0:1], 56
8825 ; GFX12-NEXT:    s_bfe_i64 s[18:19], s[18:19], 0x80000
8826 ; GFX12-NEXT:    v_dual_mov_b32 v20, s30 :: v_dual_mov_b32 v23, s35
8827 ; GFX12-NEXT:    v_mov_b32_e32 v22, s34
8828 ; GFX12-NEXT:    s_clause 0x5
8829 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[8:9] offset:176
8830 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[8:9] offset:160
8831 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[8:9] offset:144
8832 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[8:9] offset:128
8833 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[8:9] offset:112
8834 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[8:9] offset:96
8835 ; GFX12-NEXT:    v_dual_mov_b32 v1, s25 :: v_dual_mov_b32 v0, s24
8836 ; GFX12-NEXT:    v_dual_mov_b32 v3, s23 :: v_dual_mov_b32 v2, s22
8837 ; GFX12-NEXT:    v_mov_b32_e32 v5, s17
8838 ; GFX12-NEXT:    s_lshr_b32 s68, s0, 8
8839 ; GFX12-NEXT:    s_bfe_i64 s[6:7], s[62:63], 0x80000
8840 ; GFX12-NEXT:    s_bfe_i64 s[14:15], s[14:15], 0x80000
8841 ; GFX12-NEXT:    v_dual_mov_b32 v4, s16 :: v_dual_mov_b32 v7, s21
8842 ; GFX12-NEXT:    v_dual_mov_b32 v6, s20 :: v_dual_mov_b32 v9, s19
8843 ; GFX12-NEXT:    s_bfe_i64 s[2:3], s[66:67], 0x80000
8844 ; GFX12-NEXT:    s_bfe_i64 s[4:5], s[64:65], 0x80000
8845 ; GFX12-NEXT:    v_dual_mov_b32 v8, s18 :: v_dual_mov_b32 v11, s13
8846 ; GFX12-NEXT:    v_dual_mov_b32 v10, s12 :: v_dual_mov_b32 v13, s7
8847 ; GFX12-NEXT:    s_bfe_i64 s[10:11], s[0:1], 0x80000
8848 ; GFX12-NEXT:    s_bfe_i64 s[0:1], s[68:69], 0x80000
8849 ; GFX12-NEXT:    v_dual_mov_b32 v12, s6 :: v_dual_mov_b32 v15, s15
8850 ; GFX12-NEXT:    v_dual_mov_b32 v14, s14 :: v_dual_mov_b32 v17, s5
8851 ; GFX12-NEXT:    v_dual_mov_b32 v16, s4 :: v_dual_mov_b32 v19, s3
8852 ; GFX12-NEXT:    v_dual_mov_b32 v18, s2 :: v_dual_mov_b32 v21, s11
8853 ; GFX12-NEXT:    v_dual_mov_b32 v20, s10 :: v_dual_mov_b32 v23, s1
8854 ; GFX12-NEXT:    v_mov_b32_e32 v22, s0
8855 ; GFX12-NEXT:    s_clause 0x5
8856 ; GFX12-NEXT:    global_store_b128 v24, v[0:3], s[8:9] offset:80
8857 ; GFX12-NEXT:    global_store_b128 v24, v[4:7], s[8:9] offset:64
8858 ; GFX12-NEXT:    global_store_b128 v24, v[8:11], s[8:9] offset:48
8859 ; GFX12-NEXT:    global_store_b128 v24, v[12:15], s[8:9] offset:32
8860 ; GFX12-NEXT:    global_store_b128 v24, v[16:19], s[8:9] offset:16
8861 ; GFX12-NEXT:    global_store_b128 v24, v[20:23], s[8:9]
8862 ; GFX12-NEXT:    s_endpgm
8863   %load = load <32 x i8>, ptr addrspace(4) %in
8864   %ext = sext <32 x i8> %load to <32 x i64>
8865   store <32 x i64> %ext, ptr addrspace(1) %out
8866   ret void
8869 ; XFUNC-LABEL: {{^}}constant_zextload_v64i8_to_v64i64:
8870 ; define amdgpu_kernel void @constant_zextload_v64i8_to_v64i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
8871 ;   %load = load <64 x i8>, ptr addrspace(4) %in
8872 ;   %ext = zext <64 x i8> %load to <64 x i64>
8873 ;   store <64 x i64> %ext, ptr addrspace(1) %out
8874 ;   ret void
8875 ; }
8877 ; XFUNC-LABEL: {{^}}constant_sextload_v64i8_to_v64i64:
8878 ; define amdgpu_kernel void @constant_sextload_v64i8_to_v64i64(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
8879 ;   %load = load <64 x i8>, ptr addrspace(4) %in
8880 ;   %ext = sext <64 x i8> %load to <64 x i64>
8881 ;   store <64 x i64> %ext, ptr addrspace(1) %out
8882 ;   ret void
8883 ; }
8885 define amdgpu_kernel void @constant_zextload_i8_to_i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
8886 ; GFX6-NOHSA-LABEL: constant_zextload_i8_to_i16:
8887 ; GFX6-NOHSA:       ; %bb.0:
8888 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
8889 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
8890 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
8891 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
8892 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
8893 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
8894 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
8895 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
8896 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
8897 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
8898 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
8899 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
8900 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[4:7], 0
8901 ; GFX6-NOHSA-NEXT:    s_endpgm
8903 ; GFX7-HSA-LABEL: constant_zextload_i8_to_i16:
8904 ; GFX7-HSA:       ; %bb.0:
8905 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
8906 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
8907 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
8908 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
8909 ; GFX7-HSA-NEXT:    flat_load_ubyte v2, v[0:1]
8910 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
8911 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
8912 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
8913 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v2
8914 ; GFX7-HSA-NEXT:    s_endpgm
8916 ; GFX8-NOHSA-LABEL: constant_zextload_i8_to_i16:
8917 ; GFX8-NOHSA:       ; %bb.0:
8918 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
8919 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
8920 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
8921 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
8922 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
8923 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
8924 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
8925 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
8926 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v2
8927 ; GFX8-NOHSA-NEXT:    s_endpgm
8929 ; EG-LABEL: constant_zextload_i8_to_i16:
8930 ; EG:       ; %bb.0:
8931 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
8932 ; EG-NEXT:    TEX 0 @6
8933 ; EG-NEXT:    ALU 10, @9, KC0[CB0:0-32], KC1[]
8934 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
8935 ; EG-NEXT:    CF_END
8936 ; EG-NEXT:    PAD
8937 ; EG-NEXT:    Fetch clause starting at 6:
8938 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
8939 ; EG-NEXT:    ALU clause starting at 8:
8940 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
8941 ; EG-NEXT:    ALU clause starting at 9:
8942 ; EG-NEXT:     AND_INT * T0.W, KC0[2].Y, literal.x,
8943 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
8944 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
8945 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
8946 ; EG-NEXT:     LSHL T0.X, T0.X, PV.W,
8947 ; EG-NEXT:     LSHL * T0.W, literal.x, PV.W,
8948 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
8949 ; EG-NEXT:     MOV T0.Y, 0.0,
8950 ; EG-NEXT:     MOV * T0.Z, 0.0,
8951 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
8952 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
8954 ; GFX12-LABEL: constant_zextload_i8_to_i16:
8955 ; GFX12:       ; %bb.0:
8956 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
8957 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
8958 ; GFX12-NEXT:    s_wait_kmcnt 0x0
8959 ; GFX12-NEXT:    global_load_u8 v1, v0, s[2:3]
8960 ; GFX12-NEXT:    s_wait_loadcnt 0x0
8961 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
8962 ; GFX12-NEXT:    s_endpgm
8963   %a = load i8, ptr addrspace(4) %in
8964   %ext = zext i8 %a to i16
8965   store i16 %ext, ptr addrspace(1) %out
8966   ret void
8969 define amdgpu_kernel void @constant_sextload_i8_to_i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
8970 ; GFX6-NOHSA-LABEL: constant_sextload_i8_to_i16:
8971 ; GFX6-NOHSA:       ; %bb.0:
8972 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
8973 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
8974 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
8975 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
8976 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
8977 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
8978 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
8979 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
8980 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
8981 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
8982 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
8983 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
8984 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[4:7], 0
8985 ; GFX6-NOHSA-NEXT:    s_endpgm
8987 ; GFX7-HSA-LABEL: constant_sextload_i8_to_i16:
8988 ; GFX7-HSA:       ; %bb.0:
8989 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
8990 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
8991 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
8992 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
8993 ; GFX7-HSA-NEXT:    flat_load_sbyte v2, v[0:1]
8994 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
8995 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
8996 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
8997 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v2
8998 ; GFX7-HSA-NEXT:    s_endpgm
9000 ; GFX8-NOHSA-LABEL: constant_sextload_i8_to_i16:
9001 ; GFX8-NOHSA:       ; %bb.0:
9002 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9003 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9004 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9005 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
9006 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
9007 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9008 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9009 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9010 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v2
9011 ; GFX8-NOHSA-NEXT:    s_endpgm
9013 ; EG-LABEL: constant_sextload_i8_to_i16:
9014 ; EG:       ; %bb.0:
9015 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
9016 ; EG-NEXT:    TEX 0 @6
9017 ; EG-NEXT:    ALU 12, @9, KC0[CB0:0-32], KC1[]
9018 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
9019 ; EG-NEXT:    CF_END
9020 ; EG-NEXT:    PAD
9021 ; EG-NEXT:    Fetch clause starting at 6:
9022 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
9023 ; EG-NEXT:    ALU clause starting at 8:
9024 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
9025 ; EG-NEXT:    ALU clause starting at 9:
9026 ; EG-NEXT:     BFE_INT T0.W, T0.X, 0.0, literal.x,
9027 ; EG-NEXT:     AND_INT * T1.W, KC0[2].Y, literal.y,
9028 ; EG-NEXT:    8(1.121039e-44), 3(4.203895e-45)
9029 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
9030 ; EG-NEXT:     LSHL * T1.W, PS, literal.y,
9031 ; EG-NEXT:    65535(9.183409e-41), 3(4.203895e-45)
9032 ; EG-NEXT:     LSHL T0.X, PV.W, PS,
9033 ; EG-NEXT:     LSHL * T0.W, literal.x, PS,
9034 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
9035 ; EG-NEXT:     MOV T0.Y, 0.0,
9036 ; EG-NEXT:     MOV * T0.Z, 0.0,
9037 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
9038 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9040 ; GFX12-LABEL: constant_sextload_i8_to_i16:
9041 ; GFX12:       ; %bb.0:
9042 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9043 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
9044 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9045 ; GFX12-NEXT:    global_load_i8 v1, v0, s[2:3]
9046 ; GFX12-NEXT:    s_wait_loadcnt 0x0
9047 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
9048 ; GFX12-NEXT:    s_endpgm
9049   %a = load i8, ptr addrspace(4) %in
9050   %ext = sext i8 %a to i16
9051   store i16 %ext, ptr addrspace(1) %out
9052   ret void
9055 define amdgpu_kernel void @constant_zextload_v1i8_to_v1i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9056 ; GFX6-NOHSA-LABEL: constant_zextload_v1i8_to_v1i16:
9057 ; GFX6-NOHSA:       ; %bb.0:
9058 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9059 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
9060 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
9061 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
9062 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
9063 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9064 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
9065 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
9066 ; GFX6-NOHSA-NEXT:    buffer_load_ubyte v0, off, s[8:11], 0
9067 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
9068 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
9069 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9070 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[4:7], 0
9071 ; GFX6-NOHSA-NEXT:    s_endpgm
9073 ; GFX7-HSA-LABEL: constant_zextload_v1i8_to_v1i16:
9074 ; GFX7-HSA:       ; %bb.0:
9075 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9076 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9077 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9078 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
9079 ; GFX7-HSA-NEXT:    flat_load_ubyte v2, v[0:1]
9080 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9081 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9082 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
9083 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v2
9084 ; GFX7-HSA-NEXT:    s_endpgm
9086 ; GFX8-NOHSA-LABEL: constant_zextload_v1i8_to_v1i16:
9087 ; GFX8-NOHSA:       ; %bb.0:
9088 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9089 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9090 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9091 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
9092 ; GFX8-NOHSA-NEXT:    flat_load_ubyte v2, v[0:1]
9093 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9094 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9095 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9096 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v2
9097 ; GFX8-NOHSA-NEXT:    s_endpgm
9099 ; EG-LABEL: constant_zextload_v1i8_to_v1i16:
9100 ; EG:       ; %bb.0:
9101 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
9102 ; EG-NEXT:    TEX 0 @6
9103 ; EG-NEXT:    ALU 10, @9, KC0[CB0:0-32], KC1[]
9104 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
9105 ; EG-NEXT:    CF_END
9106 ; EG-NEXT:    PAD
9107 ; EG-NEXT:    Fetch clause starting at 6:
9108 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
9109 ; EG-NEXT:    ALU clause starting at 8:
9110 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
9111 ; EG-NEXT:    ALU clause starting at 9:
9112 ; EG-NEXT:     AND_INT * T0.W, KC0[2].Y, literal.x,
9113 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
9114 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
9115 ; EG-NEXT:    3(4.203895e-45), 0(0.000000e+00)
9116 ; EG-NEXT:     LSHL T0.X, T0.X, PV.W,
9117 ; EG-NEXT:     LSHL * T0.W, literal.x, PV.W,
9118 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
9119 ; EG-NEXT:     MOV T0.Y, 0.0,
9120 ; EG-NEXT:     MOV * T0.Z, 0.0,
9121 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
9122 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9124 ; GFX12-LABEL: constant_zextload_v1i8_to_v1i16:
9125 ; GFX12:       ; %bb.0:
9126 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9127 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
9128 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9129 ; GFX12-NEXT:    global_load_u8 v1, v0, s[2:3]
9130 ; GFX12-NEXT:    s_wait_loadcnt 0x0
9131 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
9132 ; GFX12-NEXT:    s_endpgm
9133   %load = load <1 x i8>, ptr addrspace(4) %in
9134   %ext = zext <1 x i8> %load to <1 x i16>
9135   store <1 x i16> %ext, ptr addrspace(1) %out
9136   ret void
9139 define amdgpu_kernel void @constant_sextload_v1i8_to_v1i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9140 ; GFX6-NOHSA-LABEL: constant_sextload_v1i8_to_v1i16:
9141 ; GFX6-NOHSA:       ; %bb.0:
9142 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9143 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
9144 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
9145 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
9146 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
9147 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9148 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
9149 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
9150 ; GFX6-NOHSA-NEXT:    buffer_load_sbyte v0, off, s[8:11], 0
9151 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
9152 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
9153 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9154 ; GFX6-NOHSA-NEXT:    buffer_store_short v0, off, s[4:7], 0
9155 ; GFX6-NOHSA-NEXT:    s_endpgm
9157 ; GFX7-HSA-LABEL: constant_sextload_v1i8_to_v1i16:
9158 ; GFX7-HSA:       ; %bb.0:
9159 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9160 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9161 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9162 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
9163 ; GFX7-HSA-NEXT:    flat_load_sbyte v2, v[0:1]
9164 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9165 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9166 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
9167 ; GFX7-HSA-NEXT:    flat_store_short v[0:1], v2
9168 ; GFX7-HSA-NEXT:    s_endpgm
9170 ; GFX8-NOHSA-LABEL: constant_sextload_v1i8_to_v1i16:
9171 ; GFX8-NOHSA:       ; %bb.0:
9172 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9173 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9174 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9175 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
9176 ; GFX8-NOHSA-NEXT:    flat_load_sbyte v2, v[0:1]
9177 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9178 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9179 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9180 ; GFX8-NOHSA-NEXT:    flat_store_short v[0:1], v2
9181 ; GFX8-NOHSA-NEXT:    s_endpgm
9183 ; EG-LABEL: constant_sextload_v1i8_to_v1i16:
9184 ; EG:       ; %bb.0:
9185 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
9186 ; EG-NEXT:    TEX 0 @6
9187 ; EG-NEXT:    ALU 12, @9, KC0[CB0:0-32], KC1[]
9188 ; EG-NEXT:    MEM_RAT MSKOR T0.XW, T1.X
9189 ; EG-NEXT:    CF_END
9190 ; EG-NEXT:    PAD
9191 ; EG-NEXT:    Fetch clause starting at 6:
9192 ; EG-NEXT:     VTX_READ_8 T0.X, T0.X, 0, #1
9193 ; EG-NEXT:    ALU clause starting at 8:
9194 ; EG-NEXT:     MOV * T0.X, KC0[2].Z,
9195 ; EG-NEXT:    ALU clause starting at 9:
9196 ; EG-NEXT:     BFE_INT T0.W, T0.X, 0.0, literal.x,
9197 ; EG-NEXT:     AND_INT * T1.W, KC0[2].Y, literal.y,
9198 ; EG-NEXT:    8(1.121039e-44), 3(4.203895e-45)
9199 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
9200 ; EG-NEXT:     LSHL * T1.W, PS, literal.y,
9201 ; EG-NEXT:    65535(9.183409e-41), 3(4.203895e-45)
9202 ; EG-NEXT:     LSHL T0.X, PV.W, PS,
9203 ; EG-NEXT:     LSHL * T0.W, literal.x, PS,
9204 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
9205 ; EG-NEXT:     MOV T0.Y, 0.0,
9206 ; EG-NEXT:     MOV * T0.Z, 0.0,
9207 ; EG-NEXT:     LSHR * T1.X, KC0[2].Y, literal.x,
9208 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9210 ; GFX12-LABEL: constant_sextload_v1i8_to_v1i16:
9211 ; GFX12:       ; %bb.0:
9212 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9213 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
9214 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9215 ; GFX12-NEXT:    global_load_i8 v1, v0, s[2:3]
9216 ; GFX12-NEXT:    s_wait_loadcnt 0x0
9217 ; GFX12-NEXT:    global_store_b16 v0, v1, s[0:1]
9218 ; GFX12-NEXT:    s_endpgm
9219   %load = load <1 x i8>, ptr addrspace(4) %in
9220   %ext = sext <1 x i8> %load to <1 x i16>
9221   store <1 x i16> %ext, ptr addrspace(1) %out
9222   ret void
9225 define amdgpu_kernel void @constant_zextload_v2i8_to_v2i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9226 ; GFX6-NOHSA-LABEL: constant_zextload_v2i8_to_v2i16:
9227 ; GFX6-NOHSA:       ; %bb.0:
9228 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9229 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
9230 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
9231 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
9232 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
9233 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9234 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
9235 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
9236 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
9237 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
9238 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
9239 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9240 ; GFX6-NOHSA-NEXT:    v_lshlrev_b32_e32 v1, 8, v0
9241 ; GFX6-NOHSA-NEXT:    v_or_b32_e32 v0, v0, v1
9242 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v0, 0xff00ff, v0
9243 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
9244 ; GFX6-NOHSA-NEXT:    s_endpgm
9246 ; GFX7-HSA-LABEL: constant_zextload_v2i8_to_v2i16:
9247 ; GFX7-HSA:       ; %bb.0:
9248 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9249 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9250 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9251 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
9252 ; GFX7-HSA-NEXT:    flat_load_ushort v2, v[0:1]
9253 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9254 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9255 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
9256 ; GFX7-HSA-NEXT:    v_lshlrev_b32_e32 v3, 8, v2
9257 ; GFX7-HSA-NEXT:    v_or_b32_e32 v2, v2, v3
9258 ; GFX7-HSA-NEXT:    v_and_b32_e32 v2, 0xff00ff, v2
9259 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
9260 ; GFX7-HSA-NEXT:    s_endpgm
9262 ; GFX8-NOHSA-LABEL: constant_zextload_v2i8_to_v2i16:
9263 ; GFX8-NOHSA:       ; %bb.0:
9264 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9265 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9266 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9267 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
9268 ; GFX8-NOHSA-NEXT:    flat_load_ushort v2, v[0:1]
9269 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9270 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9271 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9272 ; GFX8-NOHSA-NEXT:    v_lshlrev_b32_e32 v3, 8, v2
9273 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff0000, v3
9274 ; GFX8-NOHSA-NEXT:    v_or_b32_sdwa v2, v2, v3 dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:BYTE_0 src1_sel:DWORD
9275 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
9276 ; GFX8-NOHSA-NEXT:    s_endpgm
9278 ; EG-LABEL: constant_zextload_v2i8_to_v2i16:
9279 ; EG:       ; %bb.0:
9280 ; EG-NEXT:    ALU 0, @8, KC0[CB0:0-32], KC1[]
9281 ; EG-NEXT:    TEX 0 @6
9282 ; EG-NEXT:    ALU 7, @9, KC0[CB0:0-32], KC1[]
9283 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.X, T6.X, 1
9284 ; EG-NEXT:    CF_END
9285 ; EG-NEXT:    PAD
9286 ; EG-NEXT:    Fetch clause starting at 6:
9287 ; EG-NEXT:     VTX_READ_16 T5.X, T5.X, 0, #1
9288 ; EG-NEXT:    ALU clause starting at 8:
9289 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
9290 ; EG-NEXT:    ALU clause starting at 9:
9291 ; EG-NEXT:     LSHL * T0.W, T5.X, literal.x,
9292 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9293 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
9294 ; EG-NEXT:     AND_INT * T1.W, T5.X, literal.y,
9295 ; EG-NEXT:    16711680(2.341805e-38), 255(3.573311e-43)
9296 ; EG-NEXT:     OR_INT T5.X, PS, PV.W,
9297 ; EG-NEXT:     LSHR * T6.X, KC0[2].Y, literal.x,
9298 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9300 ; GFX12-LABEL: constant_zextload_v2i8_to_v2i16:
9301 ; GFX12:       ; %bb.0:
9302 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9303 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
9304 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9305 ; GFX12-NEXT:    global_load_u16 v1, v0, s[2:3]
9306 ; GFX12-NEXT:    s_wait_loadcnt 0x0
9307 ; GFX12-NEXT:    v_and_b32_e32 v2, 0xffff, v1
9308 ; GFX12-NEXT:    v_and_b32_e32 v1, 0xff, v1
9309 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2) | instskip(NEXT) | instid1(VALU_DEP_2)
9310 ; GFX12-NEXT:    v_lshrrev_b32_e32 v2, 8, v2
9311 ; GFX12-NEXT:    v_and_b32_e32 v1, 0xffff, v1
9312 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_1)
9313 ; GFX12-NEXT:    v_lshl_or_b32 v1, v2, 16, v1
9314 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
9315 ; GFX12-NEXT:    s_endpgm
9316   %load = load <2 x i8>, ptr addrspace(4) %in
9317   %ext = zext <2 x i8> %load to <2 x i16>
9318   store <2 x i16> %ext, ptr addrspace(1) %out
9319   ret void
9322 define amdgpu_kernel void @constant_sextload_v2i8_to_v2i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9323 ; GFX6-NOHSA-LABEL: constant_sextload_v2i8_to_v2i16:
9324 ; GFX6-NOHSA:       ; %bb.0:
9325 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9326 ; GFX6-NOHSA-NEXT:    s_mov_b32 s7, 0xf000
9327 ; GFX6-NOHSA-NEXT:    s_mov_b32 s6, -1
9328 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, s6
9329 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, s7
9330 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9331 ; GFX6-NOHSA-NEXT:    s_mov_b32 s8, s2
9332 ; GFX6-NOHSA-NEXT:    s_mov_b32 s9, s3
9333 ; GFX6-NOHSA-NEXT:    buffer_load_ushort v0, off, s[8:11], 0
9334 ; GFX6-NOHSA-NEXT:    s_mov_b32 s4, s0
9335 ; GFX6-NOHSA-NEXT:    s_mov_b32 s5, s1
9336 ; GFX6-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9337 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v1, v0, 8, 8
9338 ; GFX6-NOHSA-NEXT:    v_bfe_i32 v0, v0, 0, 8
9339 ; GFX6-NOHSA-NEXT:    v_lshlrev_b32_e32 v1, 16, v1
9340 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v0, 0xffff, v0
9341 ; GFX6-NOHSA-NEXT:    v_or_b32_e32 v0, v0, v1
9342 ; GFX6-NOHSA-NEXT:    buffer_store_dword v0, off, s[4:7], 0
9343 ; GFX6-NOHSA-NEXT:    s_endpgm
9345 ; GFX7-HSA-LABEL: constant_sextload_v2i8_to_v2i16:
9346 ; GFX7-HSA:       ; %bb.0:
9347 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9348 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9349 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9350 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
9351 ; GFX7-HSA-NEXT:    flat_load_ushort v2, v[0:1]
9352 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9353 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9354 ; GFX7-HSA-NEXT:    s_waitcnt vmcnt(0)
9355 ; GFX7-HSA-NEXT:    v_bfe_i32 v3, v2, 8, 8
9356 ; GFX7-HSA-NEXT:    v_bfe_i32 v2, v2, 0, 8
9357 ; GFX7-HSA-NEXT:    v_lshlrev_b32_e32 v3, 16, v3
9358 ; GFX7-HSA-NEXT:    v_and_b32_e32 v2, 0xffff, v2
9359 ; GFX7-HSA-NEXT:    v_or_b32_e32 v2, v2, v3
9360 ; GFX7-HSA-NEXT:    flat_store_dword v[0:1], v2
9361 ; GFX7-HSA-NEXT:    s_endpgm
9363 ; GFX8-NOHSA-LABEL: constant_sextload_v2i8_to_v2i16:
9364 ; GFX8-NOHSA:       ; %bb.0:
9365 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9366 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, 0xffff
9367 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, 8
9368 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9369 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9370 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
9371 ; GFX8-NOHSA-NEXT:    flat_load_ushort v2, v[0:1]
9372 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9373 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9374 ; GFX8-NOHSA-NEXT:    s_waitcnt vmcnt(0)
9375 ; GFX8-NOHSA-NEXT:    v_and_b32_sdwa v3, v3, sext(v2) dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:DWORD src1_sel:BYTE_0
9376 ; GFX8-NOHSA-NEXT:    v_lshlrev_b32_sdwa v2, v4, sext(v2) dst_sel:DWORD dst_unused:UNUSED_PAD src0_sel:DWORD src1_sel:WORD_0
9377 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v2, 0xffff0000, v2
9378 ; GFX8-NOHSA-NEXT:    v_or_b32_e32 v2, v3, v2
9379 ; GFX8-NOHSA-NEXT:    flat_store_dword v[0:1], v2
9380 ; GFX8-NOHSA-NEXT:    s_endpgm
9382 ; EG-LABEL: constant_sextload_v2i8_to_v2i16:
9383 ; EG:       ; %bb.0:
9384 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
9385 ; EG-NEXT:    TEX 0 @6
9386 ; EG-NEXT:    ALU 16, @10, KC0[CB0:0-32], KC1[]
9387 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T5.X, T6.X, 1
9388 ; EG-NEXT:    CF_END
9389 ; EG-NEXT:    PAD
9390 ; EG-NEXT:    Fetch clause starting at 6:
9391 ; EG-NEXT:     VTX_READ_16 T5.X, T5.X, 0, #1
9392 ; EG-NEXT:    ALU clause starting at 8:
9393 ; EG-NEXT:     MOV * T0.Y, T2.X,
9394 ; EG-NEXT:     MOV * T5.X, KC0[2].Z,
9395 ; EG-NEXT:    ALU clause starting at 10:
9396 ; EG-NEXT:     AND_INT T0.W, T5.X, literal.x,
9397 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
9398 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
9399 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
9400 ; EG-NEXT:     MOV * T2.X, PV.W,
9401 ; EG-NEXT:     MOV * T0.Y, PV.X,
9402 ; EG-NEXT:     LSHR * T1.W, PV.Y, literal.x,
9403 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9404 ; EG-NEXT:     BFE_INT T0.Z, T0.W, 0.0, literal.x,
9405 ; EG-NEXT:     BFE_INT * T0.W, PV.W, 0.0, literal.x,
9406 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9407 ; EG-NEXT:     LSHL T0.W, PV.W, literal.x,
9408 ; EG-NEXT:     AND_INT * T1.W, PV.Z, literal.y,
9409 ; EG-NEXT:    16(2.242078e-44), 65535(9.183409e-41)
9410 ; EG-NEXT:     OR_INT T5.X, PS, PV.W,
9411 ; EG-NEXT:     LSHR * T6.X, KC0[2].Y, literal.x,
9412 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9414 ; GFX12-LABEL: constant_sextload_v2i8_to_v2i16:
9415 ; GFX12:       ; %bb.0:
9416 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9417 ; GFX12-NEXT:    v_mov_b32_e32 v0, 0
9418 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9419 ; GFX12-NEXT:    global_load_u16 v1, v0, s[2:3]
9420 ; GFX12-NEXT:    s_wait_loadcnt 0x0
9421 ; GFX12-NEXT:    v_bfe_i32 v2, v1, 0, 16
9422 ; GFX12-NEXT:    v_bfe_i32 v1, v1, 0, 8
9423 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_2) | instskip(NEXT) | instid1(VALU_DEP_2)
9424 ; GFX12-NEXT:    v_lshrrev_b32_e32 v2, 8, v2
9425 ; GFX12-NEXT:    v_and_b32_e32 v1, 0xffff, v1
9426 ; GFX12-NEXT:    s_delay_alu instid0(VALU_DEP_1)
9427 ; GFX12-NEXT:    v_lshl_or_b32 v1, v2, 16, v1
9428 ; GFX12-NEXT:    global_store_b32 v0, v1, s[0:1]
9429 ; GFX12-NEXT:    s_endpgm
9430   %load = load <2 x i8>, ptr addrspace(4) %in
9431   %ext = sext <2 x i8> %load to <2 x i16>
9432   store <2 x i16> %ext, ptr addrspace(1) %out
9433   ret void
9436 define amdgpu_kernel void @constant_zextload_v4i8_to_v4i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9437 ; GFX6-NOHSA-LABEL: constant_zextload_v4i8_to_v4i16:
9438 ; GFX6-NOHSA:       ; %bb.0:
9439 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9440 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9441 ; GFX6-NOHSA-NEXT:    s_load_dword s4, s[2:3], 0x0
9442 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
9443 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
9444 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9445 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s4, 0xff00
9446 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s6, s4, 24
9447 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
9448 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
9449 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v0, s6, v0, 16
9450 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s5, s5, 8
9451 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s5
9452 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
9453 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
9454 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[0:3], 0
9455 ; GFX6-NOHSA-NEXT:    s_endpgm
9457 ; GFX7-HSA-LABEL: constant_zextload_v4i8_to_v4i16:
9458 ; GFX7-HSA:       ; %bb.0:
9459 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9460 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9461 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
9462 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9463 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9464 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9465 ; GFX7-HSA-NEXT:    s_and_b32 s0, s2, 0xff00
9466 ; GFX7-HSA-NEXT:    s_lshr_b32 s1, s2, 24
9467 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s2
9468 ; GFX7-HSA-NEXT:    s_and_b32 s2, s2, 0xff
9469 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 8
9470 ; GFX7-HSA-NEXT:    v_alignbit_b32 v2, s1, v2, 16
9471 ; GFX7-HSA-NEXT:    s_or_b32 s0, s2, s0
9472 ; GFX7-HSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v2
9473 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s0
9474 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
9475 ; GFX7-HSA-NEXT:    s_endpgm
9477 ; GFX8-NOHSA-LABEL: constant_zextload_v4i8_to_v4i16:
9478 ; GFX8-NOHSA:       ; %bb.0:
9479 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9480 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9481 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
9482 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9483 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9484 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9485 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s2, 24
9486 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
9487 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s2, 0xff
9488 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 8
9489 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v2, s0, v2, 16
9490 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s2, 0xff0000
9491 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s1, s0
9492 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v2
9493 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
9494 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
9495 ; GFX8-NOHSA-NEXT:    s_endpgm
9497 ; EG-LABEL: constant_zextload_v4i8_to_v4i16:
9498 ; EG:       ; %bb.0:
9499 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
9500 ; EG-NEXT:    TEX 0 @6
9501 ; EG-NEXT:    ALU 31, @10, KC0[CB0:0-32], KC1[]
9502 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T8.XY, T7.X, 1
9503 ; EG-NEXT:    CF_END
9504 ; EG-NEXT:    PAD
9505 ; EG-NEXT:    Fetch clause starting at 6:
9506 ; EG-NEXT:     VTX_READ_32 T7.X, T7.X, 0, #1
9507 ; EG-NEXT:    ALU clause starting at 8:
9508 ; EG-NEXT:     MOV * T0.Y, T4.X,
9509 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
9510 ; EG-NEXT:    ALU clause starting at 10:
9511 ; EG-NEXT:     AND_INT T0.W, T7.X, literal.x,
9512 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
9513 ; EG-NEXT:    255(3.573311e-43), -65536(nan)
9514 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
9515 ; EG-NEXT:     MOV * T4.X, PV.W,
9516 ; EG-NEXT:     MOV T0.Y, PV.X,
9517 ; EG-NEXT:     LSHL * T0.W, T7.X, literal.x,
9518 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9519 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9520 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
9521 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9522 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
9523 ; EG-NEXT:     MOV T4.X, PV.W,
9524 ; EG-NEXT:     MOV T0.Y, T5.X,
9525 ; EG-NEXT:     MOV * T0.W, literal.x,
9526 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9527 ; EG-NEXT:     BFE_UINT T0.W, T7.X, literal.x, PV.W,
9528 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
9529 ; EG-NEXT:    16(2.242078e-44), -65536(nan)
9530 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
9531 ; EG-NEXT:     MOV * T5.X, PV.W,
9532 ; EG-NEXT:     MOV T0.Y, PV.X,
9533 ; EG-NEXT:     LSHR * T0.W, T7.X, literal.x,
9534 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9535 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9536 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
9537 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9538 ; EG-NEXT:     LSHR T7.X, KC0[2].Y, literal.x,
9539 ; EG-NEXT:     OR_INT * T8.Y, PV.W, PS,
9540 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9541 ; EG-NEXT:     MOV T5.X, PV.Y,
9542 ; EG-NEXT:     MOV * T8.X, T4.X,
9544 ; GFX12-LABEL: constant_zextload_v4i8_to_v4i16:
9545 ; GFX12:       ; %bb.0:
9546 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9547 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9548 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
9549 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9550 ; GFX12-NEXT:    s_bfe_u32 s3, s2, 0x80008
9551 ; GFX12-NEXT:    s_lshr_b32 s4, s2, 24
9552 ; GFX12-NEXT:    s_and_b32 s5, s2, 0xff
9553 ; GFX12-NEXT:    s_bfe_u32 s2, s2, 0x80010
9554 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s5, s3
9555 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s2, s4
9556 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
9557 ; GFX12-NEXT:    v_dual_mov_b32 v2, 0 :: v_dual_mov_b32 v1, s2
9558 ; GFX12-NEXT:    v_mov_b32_e32 v0, s3
9559 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
9560 ; GFX12-NEXT:    s_endpgm
9561   %load = load <4 x i8>, ptr addrspace(4) %in
9562   %ext = zext <4 x i8> %load to <4 x i16>
9563   store <4 x i16> %ext, ptr addrspace(1) %out
9564   ret void
9567 define amdgpu_kernel void @constant_sextload_v4i8_to_v4i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9568 ; GFX6-NOHSA-LABEL: constant_sextload_v4i8_to_v4i16:
9569 ; GFX6-NOHSA:       ; %bb.0:
9570 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9571 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9572 ; GFX6-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
9573 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
9574 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9575 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s4, s2, 24
9576 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s5, s2, 0x80010
9577 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s6, s2, 0x80008
9578 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s2, s2
9579 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s4, s4, 16
9580 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xffff
9581 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s6, s6, 16
9582 ; GFX6-NOHSA-NEXT:    s_and_b32 s2, s2, 0xffff
9583 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s5, s4
9584 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s2, s6
9585 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
9586 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
9587 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s4
9588 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx2 v[0:1], off, s[0:3], 0
9589 ; GFX6-NOHSA-NEXT:    s_endpgm
9591 ; GFX7-HSA-LABEL: constant_sextload_v4i8_to_v4i16:
9592 ; GFX7-HSA:       ; %bb.0:
9593 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9594 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9595 ; GFX7-HSA-NEXT:    s_load_dword s2, s[2:3], 0x0
9596 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9597 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s1
9598 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9599 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s2, 24
9600 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s2, 0x80010
9601 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s2, 0x80008
9602 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s2, s2
9603 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
9604 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
9605 ; GFX7-HSA-NEXT:    s_lshl_b32 s3, s3, 16
9606 ; GFX7-HSA-NEXT:    s_and_b32 s2, s2, 0xffff
9607 ; GFX7-HSA-NEXT:    s_or_b32 s0, s1, s0
9608 ; GFX7-HSA-NEXT:    s_or_b32 s1, s2, s3
9609 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s1
9610 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
9611 ; GFX7-HSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
9612 ; GFX7-HSA-NEXT:    s_endpgm
9614 ; GFX8-NOHSA-LABEL: constant_sextload_v4i8_to_v4i16:
9615 ; GFX8-NOHSA:       ; %bb.0:
9616 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9617 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9618 ; GFX8-NOHSA-NEXT:    s_load_dword s2, s[2:3], 0x0
9619 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9620 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
9621 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9622 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s2, 16
9623 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s1, s2
9624 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s2, 0x80000
9625 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s2, s2, 24
9626 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 8
9627 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s0, s0, 0x80000
9628 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, 0xffff, s3
9629 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 16
9630 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xffff0000
9631 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, 0xffff, s0
9632 ; GFX8-NOHSA-NEXT:    s_or_b32 s1, s3, s1
9633 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s0, s2
9634 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s1
9635 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
9636 ; GFX8-NOHSA-NEXT:    flat_store_dwordx2 v[0:1], v[2:3]
9637 ; GFX8-NOHSA-NEXT:    s_endpgm
9639 ; EG-LABEL: constant_sextload_v4i8_to_v4i16:
9640 ; EG:       ; %bb.0:
9641 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
9642 ; EG-NEXT:    TEX 0 @6
9643 ; EG-NEXT:    ALU 37, @10, KC0[CB0:0-32], KC1[]
9644 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T8.XY, T7.X, 1
9645 ; EG-NEXT:    CF_END
9646 ; EG-NEXT:    PAD
9647 ; EG-NEXT:    Fetch clause starting at 6:
9648 ; EG-NEXT:     VTX_READ_32 T7.X, T7.X, 0, #1
9649 ; EG-NEXT:    ALU clause starting at 8:
9650 ; EG-NEXT:     MOV * T0.Y, T4.X,
9651 ; EG-NEXT:     MOV * T7.X, KC0[2].Z,
9652 ; EG-NEXT:    ALU clause starting at 10:
9653 ; EG-NEXT:     BFE_INT * T0.W, T7.X, 0.0, literal.x,
9654 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9655 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
9656 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
9657 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
9658 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
9659 ; EG-NEXT:     MOV * T4.X, PV.W,
9660 ; EG-NEXT:     MOV T0.Y, PV.X,
9661 ; EG-NEXT:     LSHR * T0.W, T7.X, literal.x,
9662 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9663 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
9664 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
9665 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
9666 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
9667 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
9668 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
9669 ; EG-NEXT:     MOV T4.X, PV.W,
9670 ; EG-NEXT:     MOV T0.Y, T5.X,
9671 ; EG-NEXT:     LSHR * T0.W, T7.X, literal.x, BS:VEC_120/SCL_212
9672 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
9673 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
9674 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
9675 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
9676 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
9677 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
9678 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
9679 ; EG-NEXT:     MOV * T5.X, PV.W,
9680 ; EG-NEXT:     MOV T0.Y, PV.X,
9681 ; EG-NEXT:     ASHR * T0.W, T7.X, literal.x,
9682 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
9683 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9684 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
9685 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
9686 ; EG-NEXT:     LSHR T7.X, KC0[2].Y, literal.x,
9687 ; EG-NEXT:     OR_INT * T8.Y, PV.W, PS,
9688 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9689 ; EG-NEXT:     MOV T5.X, PV.Y,
9690 ; EG-NEXT:     MOV * T8.X, T4.X,
9692 ; GFX12-LABEL: constant_sextload_v4i8_to_v4i16:
9693 ; GFX12:       ; %bb.0:
9694 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9695 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9696 ; GFX12-NEXT:    s_load_b32 s2, s[2:3], 0x0
9697 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9698 ; GFX12-NEXT:    s_lshr_b32 s3, s2, 16
9699 ; GFX12-NEXT:    s_sext_i32_i16 s5, s2
9700 ; GFX12-NEXT:    s_ashr_i32 s4, s2, 24
9701 ; GFX12-NEXT:    s_bfe_i32 s2, s2, 0x80000
9702 ; GFX12-NEXT:    s_lshr_b32 s5, s5, 8
9703 ; GFX12-NEXT:    s_bfe_i32 s3, s3, 0x80000
9704 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s2, s5
9705 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s3, s4
9706 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
9707 ; GFX12-NEXT:    v_dual_mov_b32 v2, 0 :: v_dual_mov_b32 v1, s3
9708 ; GFX12-NEXT:    v_mov_b32_e32 v0, s2
9709 ; GFX12-NEXT:    global_store_b64 v2, v[0:1], s[0:1]
9710 ; GFX12-NEXT:    s_endpgm
9711   %load = load <4 x i8>, ptr addrspace(4) %in
9712   %ext = sext <4 x i8> %load to <4 x i16>
9713   store <4 x i16> %ext, ptr addrspace(1) %out
9714   ret void
9717 define amdgpu_kernel void @constant_zextload_v8i8_to_v8i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9718 ; GFX6-NOHSA-LABEL: constant_zextload_v8i8_to_v8i16:
9719 ; GFX6-NOHSA:       ; %bb.0:
9720 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9721 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9722 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
9723 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
9724 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
9725 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9726 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s4, 0xff00
9727 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s7, s4, 24
9728 ; GFX6-NOHSA-NEXT:    s_and_b32 s8, s5, 0xff00
9729 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s9, s5, 24
9730 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
9731 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xff
9732 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s4
9733 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
9734 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v0, s9, v0, 16
9735 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s8, s8, 8
9736 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v1, s7, v1, 16
9737 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s6, s6, 8
9738 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
9739 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s8
9740 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s6
9741 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v1
9742 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
9743 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
9744 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
9745 ; GFX6-NOHSA-NEXT:    s_endpgm
9747 ; GFX7-HSA-LABEL: constant_zextload_v8i8_to_v8i16:
9748 ; GFX7-HSA:       ; %bb.0:
9749 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9750 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9751 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
9752 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
9753 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
9754 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9755 ; GFX7-HSA-NEXT:    s_lshr_b32 s5, s3, 24
9756 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
9757 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s5, v0, 16
9758 ; GFX7-HSA-NEXT:    s_and_b32 s0, s2, 0xff00
9759 ; GFX7-HSA-NEXT:    s_lshr_b32 s1, s2, 24
9760 ; GFX7-HSA-NEXT:    s_and_b32 s4, s3, 0xff00
9761 ; GFX7-HSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
9762 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9763 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xff
9764 ; GFX7-HSA-NEXT:    s_lshl_b32 s4, s4, 8
9765 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s1, v0, 16
9766 ; GFX7-HSA-NEXT:    s_and_b32 s1, s2, 0xff
9767 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 8
9768 ; GFX7-HSA-NEXT:    s_or_b32 s3, s3, s4
9769 ; GFX7-HSA-NEXT:    s_or_b32 s0, s1, s0
9770 ; GFX7-HSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
9771 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
9772 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
9773 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
9774 ; GFX7-HSA-NEXT:    s_endpgm
9776 ; GFX8-NOHSA-LABEL: constant_zextload_v8i8_to_v8i16:
9777 ; GFX8-NOHSA:       ; %bb.0:
9778 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9779 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9780 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
9781 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
9782 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
9783 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9784 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s2, 24
9785 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
9786 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s1, s3, 24
9787 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s4, s3, 0x80010
9788 ; GFX8-NOHSA-NEXT:    s_and_b32 s5, s3, 0xff
9789 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s3, s3, 8
9790 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s0, v0, 16
9791 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s2, 0xff
9792 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 8
9793 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 16
9794 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, s3, 0xff0000
9795 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, s2, 0xff0000
9796 ; GFX8-NOHSA-NEXT:    s_or_b32 s1, s4, s1
9797 ; GFX8-NOHSA-NEXT:    s_or_b32 s3, s5, s3
9798 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s0, s2
9799 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
9800 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
9801 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
9802 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s1
9803 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
9804 ; GFX8-NOHSA-NEXT:    s_endpgm
9806 ; EG-LABEL: constant_zextload_v8i8_to_v8i16:
9807 ; EG:       ; %bb.0:
9808 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
9809 ; EG-NEXT:    TEX 0 @6
9810 ; EG-NEXT:    ALU 61, @10, KC0[CB0:0-32], KC1[]
9811 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T11.X, 1
9812 ; EG-NEXT:    CF_END
9813 ; EG-NEXT:    PAD
9814 ; EG-NEXT:    Fetch clause starting at 6:
9815 ; EG-NEXT:     VTX_READ_64 T11.XY, T11.X, 0, #1
9816 ; EG-NEXT:    ALU clause starting at 8:
9817 ; EG-NEXT:     MOV * T0.Y, T8.X,
9818 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
9819 ; EG-NEXT:    ALU clause starting at 10:
9820 ; EG-NEXT:     AND_INT T0.W, T11.X, literal.x,
9821 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
9822 ; EG-NEXT:    255(3.573311e-43), -65536(nan)
9823 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
9824 ; EG-NEXT:     MOV * T8.X, PV.W,
9825 ; EG-NEXT:     MOV T0.Y, PV.X,
9826 ; EG-NEXT:     LSHL * T0.W, T11.X, literal.x,
9827 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9828 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9829 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
9830 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9831 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
9832 ; EG-NEXT:     MOV T8.X, PV.W,
9833 ; EG-NEXT:     MOV T0.Y, T9.X,
9834 ; EG-NEXT:     MOV * T0.W, literal.x,
9835 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9836 ; EG-NEXT:     BFE_UINT T1.W, T11.X, literal.x, PV.W,
9837 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.y,
9838 ; EG-NEXT:    16(2.242078e-44), -65536(nan)
9839 ; EG-NEXT:     OR_INT * T1.W, PS, PV.W,
9840 ; EG-NEXT:     MOV * T9.X, PV.W,
9841 ; EG-NEXT:     MOV T0.Y, PV.X,
9842 ; EG-NEXT:     LSHR * T1.W, T11.X, literal.x,
9843 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9844 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
9845 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
9846 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9847 ; EG-NEXT:     OR_INT * T12.Y, PV.W, PS,
9848 ; EG-NEXT:     MOV T9.X, PV.Y,
9849 ; EG-NEXT:     MOV * T0.Y, T4.X,
9850 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9851 ; EG-NEXT:     AND_INT * T2.W, T11.Y, literal.y,
9852 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
9853 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
9854 ; EG-NEXT:     MOV * T4.X, PV.W,
9855 ; EG-NEXT:     MOV T0.Y, PV.X,
9856 ; EG-NEXT:     LSHL * T1.W, T11.Y, literal.x,
9857 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9858 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
9859 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
9860 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9861 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
9862 ; EG-NEXT:     MOV T4.X, PV.W,
9863 ; EG-NEXT:     MOV T0.Y, T5.X,
9864 ; EG-NEXT:     BFE_UINT * T0.W, T11.Y, literal.x, T0.W,
9865 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
9866 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.x,
9867 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
9868 ; EG-NEXT:     OR_INT * T0.W, PV.W, T0.W,
9869 ; EG-NEXT:     MOV * T5.X, PV.W,
9870 ; EG-NEXT:     MOV T0.Y, PV.X,
9871 ; EG-NEXT:     LSHR * T0.W, T11.Y, literal.x,
9872 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
9873 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
9874 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
9875 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
9876 ; EG-NEXT:     LSHR T11.X, KC0[2].Y, literal.x,
9877 ; EG-NEXT:     OR_INT * T12.W, PV.W, PS,
9878 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
9879 ; EG-NEXT:     MOV T5.X, PV.W,
9880 ; EG-NEXT:     MOV * T12.X, T8.X,
9881 ; EG-NEXT:     MOV * T12.Z, T4.X,
9883 ; GFX12-LABEL: constant_zextload_v8i8_to_v8i16:
9884 ; GFX12:       ; %bb.0:
9885 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
9886 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9887 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
9888 ; GFX12-NEXT:    s_wait_kmcnt 0x0
9889 ; GFX12-NEXT:    s_bfe_u32 s4, s2, 0x80008
9890 ; GFX12-NEXT:    s_lshr_b32 s5, s2, 24
9891 ; GFX12-NEXT:    s_bfe_u32 s6, s3, 0x80008
9892 ; GFX12-NEXT:    s_lshr_b32 s7, s3, 24
9893 ; GFX12-NEXT:    s_bfe_u32 s8, s3, 0x80010
9894 ; GFX12-NEXT:    s_and_b32 s3, s3, 0xff
9895 ; GFX12-NEXT:    s_bfe_u32 s9, s2, 0x80010
9896 ; GFX12-NEXT:    s_and_b32 s2, s2, 0xff
9897 ; GFX12-NEXT:    s_pack_ll_b32_b16 s7, s8, s7
9898 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s3, s6
9899 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s2, s4
9900 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s9, s5
9901 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
9902 ; GFX12-NEXT:    v_dual_mov_b32 v4, 0 :: v_dual_mov_b32 v1, s4
9903 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v3, s7
9904 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
9905 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
9906 ; GFX12-NEXT:    s_endpgm
9907   %load = load <8 x i8>, ptr addrspace(4) %in
9908   %ext = zext <8 x i8> %load to <8 x i16>
9909   store <8 x i16> %ext, ptr addrspace(1) %out
9910   ret void
9913 define amdgpu_kernel void @constant_sextload_v8i8_to_v8i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
9914 ; GFX6-NOHSA-LABEL: constant_sextload_v8i8_to_v8i16:
9915 ; GFX6-NOHSA:       ; %bb.0:
9916 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
9917 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9918 ; GFX6-NOHSA-NEXT:    s_load_dwordx2 s[4:5], s[2:3], 0x0
9919 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
9920 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9921 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s2, s5, 24
9922 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s6, s5, 0x80010
9923 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s7, s5, 0x80008
9924 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
9925 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s8, s4, 24
9926 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s9, s4, 0x80010
9927 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s10, s4, 0x80008
9928 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
9929 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s2, s2, 16
9930 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s6, 0xffff
9931 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s7, s7, 16
9932 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xffff
9933 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s8, s8, 16
9934 ; GFX6-NOHSA-NEXT:    s_and_b32 s9, s9, 0xffff
9935 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s10, s10, 16
9936 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xffff
9937 ; GFX6-NOHSA-NEXT:    s_or_b32 s6, s6, s2
9938 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s7
9939 ; GFX6-NOHSA-NEXT:    s_or_b32 s7, s9, s8
9940 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s10
9941 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
9942 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
9943 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s7
9944 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
9945 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
9946 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
9947 ; GFX6-NOHSA-NEXT:    s_endpgm
9949 ; GFX7-HSA-LABEL: constant_sextload_v8i8_to_v8i16:
9950 ; GFX7-HSA:       ; %bb.0:
9951 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
9952 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9953 ; GFX7-HSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
9954 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
9955 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
9956 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
9957 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s3, 24
9958 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s3, 0x80010
9959 ; GFX7-HSA-NEXT:    s_bfe_i32 s4, s3, 0x80008
9960 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s3, s3
9961 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
9962 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
9963 ; GFX7-HSA-NEXT:    s_lshl_b32 s4, s4, 16
9964 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xffff
9965 ; GFX7-HSA-NEXT:    s_or_b32 s0, s1, s0
9966 ; GFX7-HSA-NEXT:    s_or_b32 s1, s3, s4
9967 ; GFX7-HSA-NEXT:    s_ashr_i32 s3, s2, 24
9968 ; GFX7-HSA-NEXT:    s_bfe_i32 s4, s2, 0x80010
9969 ; GFX7-HSA-NEXT:    s_lshl_b32 s3, s3, 16
9970 ; GFX7-HSA-NEXT:    s_and_b32 s4, s4, 0xffff
9971 ; GFX7-HSA-NEXT:    s_or_b32 s3, s4, s3
9972 ; GFX7-HSA-NEXT:    s_bfe_i32 s4, s2, 0x80008
9973 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s2, s2
9974 ; GFX7-HSA-NEXT:    s_lshl_b32 s4, s4, 16
9975 ; GFX7-HSA-NEXT:    s_and_b32 s2, s2, 0xffff
9976 ; GFX7-HSA-NEXT:    s_or_b32 s2, s2, s4
9977 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
9978 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s3
9979 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s1
9980 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
9981 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
9982 ; GFX7-HSA-NEXT:    s_endpgm
9984 ; GFX8-NOHSA-LABEL: constant_sextload_v8i8_to_v8i16:
9985 ; GFX8-NOHSA:       ; %bb.0:
9986 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
9987 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9988 ; GFX8-NOHSA-NEXT:    s_load_dwordx2 s[2:3], s[2:3], 0x0
9989 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
9990 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
9991 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
9992 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s3
9993 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s3, 0x80000
9994 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
9995 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
9996 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
9997 ; GFX8-NOHSA-NEXT:    s_or_b32 s7, s1, s0
9998 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s2
9999 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s6, s2, 0x80000
10000 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
10001 ; GFX8-NOHSA-NEXT:    s_and_b32 s6, 0xffff, s6
10002 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
10003 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s5, s3, 16
10004 ; GFX8-NOHSA-NEXT:    s_or_b32 s6, s6, s0
10005 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[0:1], s[2:3], 56
10006 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s5, 0x80000
10007 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s4, s2, 16
10008 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
10009 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
10010 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s1, s0
10011 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s1, s2, 24
10012 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s2, s4, 0x80000
10013 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 16
10014 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, 0xffff, s2
10015 ; GFX8-NOHSA-NEXT:    s_or_b32 s1, s2, s1
10016 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
10017 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s1
10018 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
10019 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s0
10020 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10021 ; GFX8-NOHSA-NEXT:    s_endpgm
10023 ; EG-LABEL: constant_sextload_v8i8_to_v8i16:
10024 ; EG:       ; %bb.0:
10025 ; EG-NEXT:    ALU 1, @8, KC0[CB0:0-32], KC1[]
10026 ; EG-NEXT:    TEX 0 @6
10027 ; EG-NEXT:    ALU 74, @10, KC0[CB0:0-32], KC1[]
10028 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T12.XYZW, T11.X, 1
10029 ; EG-NEXT:    CF_END
10030 ; EG-NEXT:    PAD
10031 ; EG-NEXT:    Fetch clause starting at 6:
10032 ; EG-NEXT:     VTX_READ_64 T11.XY, T11.X, 0, #1
10033 ; EG-NEXT:    ALU clause starting at 8:
10034 ; EG-NEXT:     MOV * T0.Y, T8.X,
10035 ; EG-NEXT:     MOV * T11.X, KC0[2].Z,
10036 ; EG-NEXT:    ALU clause starting at 10:
10037 ; EG-NEXT:     BFE_INT * T0.W, T11.X, 0.0, literal.x,
10038 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10039 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
10040 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
10041 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
10042 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
10043 ; EG-NEXT:     MOV * T8.X, PV.W,
10044 ; EG-NEXT:     MOV T0.Y, PV.X,
10045 ; EG-NEXT:     LSHR * T0.W, T11.X, literal.x,
10046 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10047 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10048 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10049 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10050 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10051 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10052 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10053 ; EG-NEXT:     MOV T8.X, PV.W,
10054 ; EG-NEXT:     MOV T0.Y, T9.X,
10055 ; EG-NEXT:     LSHR * T0.W, T11.X, literal.x, BS:VEC_120/SCL_212
10056 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10057 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10058 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10059 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10060 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10061 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10062 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10063 ; EG-NEXT:     MOV * T9.X, PV.W,
10064 ; EG-NEXT:     MOV T0.Y, PV.X,
10065 ; EG-NEXT:     ASHR * T0.W, T11.X, literal.x,
10066 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
10067 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10068 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
10069 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
10070 ; EG-NEXT:     OR_INT * T12.Y, PV.W, PS,
10071 ; EG-NEXT:     MOV T9.X, PV.Y,
10072 ; EG-NEXT:     MOV T0.Y, T4.X,
10073 ; EG-NEXT:     BFE_INT * T0.W, T11.Y, 0.0, literal.x,
10074 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10075 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10076 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
10077 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
10078 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
10079 ; EG-NEXT:     MOV * T4.X, PV.W,
10080 ; EG-NEXT:     MOV T0.Y, PV.X,
10081 ; EG-NEXT:     LSHR * T0.W, T11.Y, literal.x,
10082 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10083 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10084 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10085 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10086 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10087 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10088 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10089 ; EG-NEXT:     MOV T4.X, PV.W,
10090 ; EG-NEXT:     MOV T0.Y, T5.X,
10091 ; EG-NEXT:     LSHR * T0.W, T11.Y, literal.x,
10092 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10093 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10094 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10095 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10096 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10097 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10098 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10099 ; EG-NEXT:     MOV * T5.X, PV.W,
10100 ; EG-NEXT:     MOV T0.Y, PV.X,
10101 ; EG-NEXT:     ASHR * T0.W, T11.Y, literal.x,
10102 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
10103 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10104 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
10105 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
10106 ; EG-NEXT:     LSHR T11.X, KC0[2].Y, literal.x,
10107 ; EG-NEXT:     OR_INT * T12.W, PV.W, PS,
10108 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
10109 ; EG-NEXT:     MOV T5.X, PV.W,
10110 ; EG-NEXT:     MOV * T12.X, T8.X,
10111 ; EG-NEXT:     MOV * T12.Z, T4.X,
10113 ; GFX12-LABEL: constant_sextload_v8i8_to_v8i16:
10114 ; GFX12:       ; %bb.0:
10115 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
10116 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10117 ; GFX12-NEXT:    s_load_b64 s[2:3], s[2:3], 0x0
10118 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10119 ; GFX12-NEXT:    s_ashr_i64 s[4:5], s[2:3], 56
10120 ; GFX12-NEXT:    s_lshr_b32 s6, s2, 16
10121 ; GFX12-NEXT:    s_lshr_b32 s7, s3, 16
10122 ; GFX12-NEXT:    s_bfe_i32 s5, s3, 0x80000
10123 ; GFX12-NEXT:    s_sext_i32_i16 s3, s3
10124 ; GFX12-NEXT:    s_ashr_i32 s8, s2, 24
10125 ; GFX12-NEXT:    s_bfe_i32 s9, s2, 0x80000
10126 ; GFX12-NEXT:    s_sext_i32_i16 s2, s2
10127 ; GFX12-NEXT:    s_bfe_i32 s7, s7, 0x80000
10128 ; GFX12-NEXT:    s_lshr_b32 s3, s3, 8
10129 ; GFX12-NEXT:    s_bfe_i32 s6, s6, 0x80000
10130 ; GFX12-NEXT:    s_lshr_b32 s2, s2, 8
10131 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s7, s4
10132 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s5, s3
10133 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s9, s2
10134 ; GFX12-NEXT:    s_pack_ll_b32_b16 s5, s6, s8
10135 ; GFX12-NEXT:    s_delay_alu instid0(SALU_CYCLE_1)
10136 ; GFX12-NEXT:    v_dual_mov_b32 v4, 0 :: v_dual_mov_b32 v1, s5
10137 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v3, s4
10138 ; GFX12-NEXT:    v_mov_b32_e32 v2, s3
10139 ; GFX12-NEXT:    global_store_b128 v4, v[0:3], s[0:1]
10140 ; GFX12-NEXT:    s_endpgm
10141   %load = load <8 x i8>, ptr addrspace(4) %in
10142   %ext = sext <8 x i8> %load to <8 x i16>
10143   store <8 x i16> %ext, ptr addrspace(1) %out
10144   ret void
10147 define amdgpu_kernel void @constant_zextload_v16i8_to_v16i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
10148 ; GFX6-NOHSA-LABEL: constant_zextload_v16i8_to_v16i16:
10149 ; GFX6-NOHSA:       ; %bb.0:
10150 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
10151 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10152 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10153 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
10154 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
10155 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10156 ; GFX6-NOHSA-NEXT:    s_and_b32 s8, s6, 0xff00
10157 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s9, s6, 24
10158 ; GFX6-NOHSA-NEXT:    s_and_b32 s10, s7, 0xff00
10159 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s11, s7, 24
10160 ; GFX6-NOHSA-NEXT:    s_and_b32 s12, s4, 0xff00
10161 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s13, s4, 24
10162 ; GFX6-NOHSA-NEXT:    s_and_b32 s14, s5, 0xff00
10163 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s15, s5, 24
10164 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s5
10165 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xff
10166 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s4
10167 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
10168 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
10169 ; GFX6-NOHSA-NEXT:    s_and_b32 s7, s7, 0xff
10170 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s6
10171 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s6, 0xff
10172 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v0, s15, v0, 16
10173 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s14, s14, 8
10174 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v1, s13, v1, 16
10175 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s12, s12, 8
10176 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v2, s11, v2, 16
10177 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s10, s10, 8
10178 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v4, s9, v3, 16
10179 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s8, s8, 8
10180 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
10181 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s14
10182 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v1
10183 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s12
10184 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v7, 0xff00ff, v2
10185 ; GFX6-NOHSA-NEXT:    s_or_b32 s7, s7, s10
10186 ; GFX6-NOHSA-NEXT:    s_or_b32 s6, s6, s8
10187 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v5, 0xff00ff, v4
10188 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s6
10189 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s7
10190 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[0:3], 0 offset:16
10191 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
10192 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
10193 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
10194 ; GFX6-NOHSA-NEXT:    s_endpgm
10196 ; GFX7-HSA-LABEL: constant_zextload_v16i8_to_v16i16:
10197 ; GFX7-HSA:       ; %bb.0:
10198 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
10199 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
10200 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10201 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
10202 ; GFX7-HSA-NEXT:    s_lshr_b32 s13, s5, 24
10203 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
10204 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s13, v0, 16
10205 ; GFX7-HSA-NEXT:    s_lshr_b32 s11, s4, 24
10206 ; GFX7-HSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
10207 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
10208 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s11, v0, 16
10209 ; GFX7-HSA-NEXT:    s_lshr_b32 s9, s7, 24
10210 ; GFX7-HSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
10211 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
10212 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s9, v0, 16
10213 ; GFX7-HSA-NEXT:    s_and_b32 s2, s6, 0xff00
10214 ; GFX7-HSA-NEXT:    s_lshr_b32 s3, s6, 24
10215 ; GFX7-HSA-NEXT:    s_and_b32 s8, s7, 0xff00
10216 ; GFX7-HSA-NEXT:    s_and_b32 s10, s4, 0xff00
10217 ; GFX7-HSA-NEXT:    s_and_b32 s12, s5, 0xff00
10218 ; GFX7-HSA-NEXT:    v_and_b32_e32 v7, 0xff00ff, v0
10219 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
10220 ; GFX7-HSA-NEXT:    s_and_b32 s5, s5, 0xff
10221 ; GFX7-HSA-NEXT:    s_lshl_b32 s12, s12, 8
10222 ; GFX7-HSA-NEXT:    s_and_b32 s4, s4, 0xff
10223 ; GFX7-HSA-NEXT:    s_lshl_b32 s10, s10, 8
10224 ; GFX7-HSA-NEXT:    s_and_b32 s7, s7, 0xff
10225 ; GFX7-HSA-NEXT:    s_lshl_b32 s8, s8, 8
10226 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s3, v0, 16
10227 ; GFX7-HSA-NEXT:    s_and_b32 s3, s6, 0xff
10228 ; GFX7-HSA-NEXT:    s_lshl_b32 s2, s2, 8
10229 ; GFX7-HSA-NEXT:    s_or_b32 s5, s5, s12
10230 ; GFX7-HSA-NEXT:    s_or_b32 s4, s4, s10
10231 ; GFX7-HSA-NEXT:    s_or_b32 s7, s7, s8
10232 ; GFX7-HSA-NEXT:    s_or_b32 s2, s3, s2
10233 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
10234 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
10235 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
10236 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s3
10237 ; GFX7-HSA-NEXT:    v_and_b32_e32 v5, 0xff00ff, v0
10238 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s7
10239 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s2
10240 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[8:9], v[4:7]
10241 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
10242 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
10243 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
10244 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
10245 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10246 ; GFX7-HSA-NEXT:    s_endpgm
10248 ; GFX8-NOHSA-LABEL: constant_zextload_v16i8_to_v16i16:
10249 ; GFX8-NOHSA:       ; %bb.0:
10250 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
10251 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10252 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10253 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10254 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s3, s4, 24
10255 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
10256 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s3, v0, 16
10257 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, s4, 0xff
10258 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s4, s4, 8
10259 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s5, 24
10260 ; GFX8-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff0000
10261 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s5, 0x80010
10262 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s8, s8, 16
10263 ; GFX8-NOHSA-NEXT:    s_or_b32 s4, s3, s4
10264 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s3, s7, 24
10265 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s2, s6, 24
10266 ; GFX8-NOHSA-NEXT:    s_or_b32 s8, s9, s8
10267 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
10268 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s3, s3, 16
10269 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s9, s7, 0x80010
10270 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
10271 ; GFX8-NOHSA-NEXT:    s_and_b32 s10, s5, 0xff
10272 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s5, s5, 8
10273 ; GFX8-NOHSA-NEXT:    s_or_b32 s3, s9, s3
10274 ; GFX8-NOHSA-NEXT:    s_and_b32 s9, s7, 0xff
10275 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s7, s7, 8
10276 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s2, v0, 16
10277 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, s6, 0xff
10278 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s6, s6, 8
10279 ; GFX8-NOHSA-NEXT:    s_and_b32 s5, s5, 0xff0000
10280 ; GFX8-NOHSA-NEXT:    s_and_b32 s7, s7, 0xff0000
10281 ; GFX8-NOHSA-NEXT:    s_and_b32 s6, s6, 0xff0000
10282 ; GFX8-NOHSA-NEXT:    s_or_b32 s5, s10, s5
10283 ; GFX8-NOHSA-NEXT:    s_or_b32 s7, s9, s7
10284 ; GFX8-NOHSA-NEXT:    s_or_b32 s2, s2, s6
10285 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
10286 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
10287 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
10288 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
10289 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v7, s3
10290 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
10291 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s7
10292 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v6, s2
10293 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[6:7], v[2:5]
10294 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
10295 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
10296 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
10297 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
10298 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
10299 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10300 ; GFX8-NOHSA-NEXT:    s_endpgm
10302 ; EG-LABEL: constant_zextload_v16i8_to_v16i16:
10303 ; EG:       ; %bb.0:
10304 ; EG-NEXT:    ALU 1, @10, KC0[CB0:0-32], KC1[]
10305 ; EG-NEXT:    TEX 0 @8
10306 ; EG-NEXT:    ALU 103, @12, KC0[], KC1[]
10307 ; EG-NEXT:    ALU 20, @116, KC0[CB0:0-32], KC1[]
10308 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T22.X, 0
10309 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T21.X, 1
10310 ; EG-NEXT:    CF_END
10311 ; EG-NEXT:    PAD
10312 ; EG-NEXT:    Fetch clause starting at 8:
10313 ; EG-NEXT:     VTX_READ_128 T19.XYZW, T19.X, 0, #1
10314 ; EG-NEXT:    ALU clause starting at 10:
10315 ; EG-NEXT:     MOV * T0.Y, T16.X,
10316 ; EG-NEXT:     MOV * T19.X, KC0[2].Z,
10317 ; EG-NEXT:    ALU clause starting at 12:
10318 ; EG-NEXT:     AND_INT T0.W, T19.X, literal.x,
10319 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
10320 ; EG-NEXT:    255(3.573311e-43), -65536(nan)
10321 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
10322 ; EG-NEXT:     MOV * T16.X, PV.W,
10323 ; EG-NEXT:     MOV T0.Y, PV.X,
10324 ; EG-NEXT:     LSHL * T0.W, T19.X, literal.x,
10325 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10326 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10327 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
10328 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10329 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
10330 ; EG-NEXT:     MOV T16.X, PV.W,
10331 ; EG-NEXT:     MOV T0.Y, T17.X,
10332 ; EG-NEXT:     MOV * T0.W, literal.x,
10333 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10334 ; EG-NEXT:     BFE_UINT T1.W, T19.X, literal.x, PV.W,
10335 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.y,
10336 ; EG-NEXT:    16(2.242078e-44), -65536(nan)
10337 ; EG-NEXT:     OR_INT * T1.W, PS, PV.W,
10338 ; EG-NEXT:     MOV * T17.X, PV.W,
10339 ; EG-NEXT:     MOV T0.Y, PV.X,
10340 ; EG-NEXT:     LSHR * T1.W, T19.X, literal.x,
10341 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10342 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10343 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10344 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10345 ; EG-NEXT:     OR_INT * T20.Y, PV.W, PS,
10346 ; EG-NEXT:     MOV T17.X, PV.Y,
10347 ; EG-NEXT:     MOV * T0.Y, T12.X,
10348 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10349 ; EG-NEXT:     AND_INT * T2.W, T19.Y, literal.y,
10350 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
10351 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10352 ; EG-NEXT:     MOV * T12.X, PV.W,
10353 ; EG-NEXT:     MOV T0.Y, PV.X,
10354 ; EG-NEXT:     LSHL * T1.W, T19.Y, literal.x,
10355 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10356 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10357 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10358 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10359 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10360 ; EG-NEXT:     MOV T12.X, PV.W,
10361 ; EG-NEXT:     MOV T0.Y, T13.X,
10362 ; EG-NEXT:     BFE_UINT * T1.W, T19.Y, literal.x, T0.W,
10363 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10364 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
10365 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
10366 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
10367 ; EG-NEXT:     MOV * T13.X, PV.W,
10368 ; EG-NEXT:     MOV T0.Y, PV.X,
10369 ; EG-NEXT:     LSHR * T1.W, T19.Y, literal.x,
10370 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10371 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10372 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10373 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10374 ; EG-NEXT:     OR_INT * T20.W, PV.W, PS,
10375 ; EG-NEXT:     MOV T13.X, PV.W,
10376 ; EG-NEXT:     MOV * T0.Y, T8.X,
10377 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10378 ; EG-NEXT:     AND_INT * T2.W, T19.Z, literal.y,
10379 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
10380 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10381 ; EG-NEXT:     MOV * T8.X, PV.W,
10382 ; EG-NEXT:     MOV T0.Y, PV.X,
10383 ; EG-NEXT:     LSHL * T1.W, T19.Z, literal.x,
10384 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10385 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10386 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10387 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10388 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10389 ; EG-NEXT:     MOV T8.X, PV.W,
10390 ; EG-NEXT:     MOV T0.Y, T9.X,
10391 ; EG-NEXT:     BFE_UINT * T1.W, T19.Z, literal.x, T0.W,
10392 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10393 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
10394 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
10395 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
10396 ; EG-NEXT:     MOV * T9.X, PV.W,
10397 ; EG-NEXT:     MOV T0.Y, PV.X,
10398 ; EG-NEXT:     LSHR * T1.W, T19.Z, literal.x,
10399 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10400 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10401 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10402 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10403 ; EG-NEXT:     OR_INT * T19.Y, PV.W, PS,
10404 ; EG-NEXT:     MOV T9.X, PV.Y,
10405 ; EG-NEXT:     MOV * T0.Y, T4.X,
10406 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10407 ; EG-NEXT:     AND_INT * T2.W, T19.W, literal.y,
10408 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
10409 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10410 ; EG-NEXT:     MOV * T4.X, PV.W,
10411 ; EG-NEXT:     MOV T0.Y, PV.X,
10412 ; EG-NEXT:     LSHL * T1.W, T19.W, literal.x,
10413 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10414 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
10415 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
10416 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
10417 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
10418 ; EG-NEXT:     MOV T4.X, PV.W,
10419 ; EG-NEXT:     MOV T0.Y, T5.X,
10420 ; EG-NEXT:     BFE_UINT * T0.W, T19.W, literal.x, T0.W,
10421 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10422 ; EG-NEXT:    ALU clause starting at 116:
10423 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.x,
10424 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
10425 ; EG-NEXT:     OR_INT * T0.W, PV.W, T0.W,
10426 ; EG-NEXT:     MOV * T5.X, PV.W,
10427 ; EG-NEXT:     MOV T0.Y, PV.X,
10428 ; EG-NEXT:     LSHR T0.W, T19.W, literal.x,
10429 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
10430 ; EG-NEXT:    8(1.121039e-44), 16(2.242078e-44)
10431 ; EG-NEXT:     LSHR T21.X, PS, literal.x,
10432 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.y,
10433 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.z,
10434 ; EG-NEXT:    2(2.802597e-45), 65535(9.183409e-41)
10435 ; EG-NEXT:    16711680(2.341805e-38), 0(0.000000e+00)
10436 ; EG-NEXT:     LSHR T22.X, KC0[2].Y, literal.x,
10437 ; EG-NEXT:     OR_INT * T19.W, PV.W, PS,
10438 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
10439 ; EG-NEXT:     MOV T5.X, PV.W,
10440 ; EG-NEXT:     MOV * T20.X, T16.X,
10441 ; EG-NEXT:     MOV * T20.Z, T12.X,
10442 ; EG-NEXT:     MOV T19.X, T8.X,
10443 ; EG-NEXT:     MOV * T19.Z, T4.X, BS:VEC_120/SCL_212
10445 ; GFX12-LABEL: constant_zextload_v16i8_to_v16i16:
10446 ; GFX12:       ; %bb.0:
10447 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
10448 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10449 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
10450 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10451 ; GFX12-NEXT:    s_bfe_u32 s2, s6, 0x80008
10452 ; GFX12-NEXT:    s_lshr_b32 s3, s6, 24
10453 ; GFX12-NEXT:    s_bfe_u32 s8, s7, 0x80008
10454 ; GFX12-NEXT:    s_lshr_b32 s9, s7, 24
10455 ; GFX12-NEXT:    s_bfe_u32 s16, s7, 0x80010
10456 ; GFX12-NEXT:    s_and_b32 s7, s7, 0xff
10457 ; GFX12-NEXT:    s_bfe_u32 s17, s6, 0x80010
10458 ; GFX12-NEXT:    s_and_b32 s6, s6, 0xff
10459 ; GFX12-NEXT:    s_bfe_u32 s10, s4, 0x80008
10460 ; GFX12-NEXT:    s_lshr_b32 s11, s4, 24
10461 ; GFX12-NEXT:    s_bfe_u32 s12, s5, 0x80008
10462 ; GFX12-NEXT:    s_lshr_b32 s13, s5, 24
10463 ; GFX12-NEXT:    s_bfe_u32 s14, s5, 0x80010
10464 ; GFX12-NEXT:    s_and_b32 s5, s5, 0xff
10465 ; GFX12-NEXT:    s_bfe_u32 s15, s4, 0x80010
10466 ; GFX12-NEXT:    s_and_b32 s4, s4, 0xff
10467 ; GFX12-NEXT:    s_pack_ll_b32_b16 s9, s16, s9
10468 ; GFX12-NEXT:    s_pack_ll_b32_b16 s7, s7, s8
10469 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s6, s2
10470 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s17, s3
10471 ; GFX12-NEXT:    s_pack_ll_b32_b16 s13, s14, s13
10472 ; GFX12-NEXT:    s_pack_ll_b32_b16 s5, s5, s12
10473 ; GFX12-NEXT:    s_pack_ll_b32_b16 s11, s15, s11
10474 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s4, s10
10475 ; GFX12-NEXT:    v_dual_mov_b32 v8, 0 :: v_dual_mov_b32 v1, s3
10476 ; GFX12-NEXT:    v_dual_mov_b32 v0, s2 :: v_dual_mov_b32 v3, s9
10477 ; GFX12-NEXT:    v_dual_mov_b32 v2, s7 :: v_dual_mov_b32 v5, s11
10478 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s13
10479 ; GFX12-NEXT:    v_mov_b32_e32 v6, s5
10480 ; GFX12-NEXT:    s_clause 0x1
10481 ; GFX12-NEXT:    global_store_b128 v8, v[0:3], s[0:1] offset:16
10482 ; GFX12-NEXT:    global_store_b128 v8, v[4:7], s[0:1]
10483 ; GFX12-NEXT:    s_endpgm
10484   %load = load <16 x i8>, ptr addrspace(4) %in
10485   %ext = zext <16 x i8> %load to <16 x i16>
10486   store <16 x i16> %ext, ptr addrspace(1) %out
10487   ret void
10490 define amdgpu_kernel void @constant_sextload_v16i8_to_v16i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
10491 ; GFX6-NOHSA-LABEL: constant_sextload_v16i8_to_v16i16:
10492 ; GFX6-NOHSA:       ; %bb.0:
10493 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x9
10494 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10495 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10496 ; GFX6-NOHSA-NEXT:    s_mov_b32 s3, 0xf000
10497 ; GFX6-NOHSA-NEXT:    s_mov_b32 s2, -1
10498 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10499 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s8, s5, 24
10500 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s9, s5, 0x80010
10501 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s10, s5, 0x80008
10502 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
10503 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s11, s4, 24
10504 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s12, s4, 0x80010
10505 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s13, s4, 0x80008
10506 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
10507 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s14, s7, 24
10508 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s15, s7, 0x80010
10509 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s16, s7, 0x80008
10510 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
10511 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s17, s6, 24
10512 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s18, s6, 0x80010
10513 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s19, s6, 0x80008
10514 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
10515 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s8, s8, 16
10516 ; GFX6-NOHSA-NEXT:    s_and_b32 s9, s9, 0xffff
10517 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s10, s10, 16
10518 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xffff
10519 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s11, s11, 16
10520 ; GFX6-NOHSA-NEXT:    s_and_b32 s12, s12, 0xffff
10521 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s13, s13, 16
10522 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xffff
10523 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s14, s14, 16
10524 ; GFX6-NOHSA-NEXT:    s_and_b32 s15, s15, 0xffff
10525 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s16, s16, 16
10526 ; GFX6-NOHSA-NEXT:    s_and_b32 s7, s7, 0xffff
10527 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s17, s17, 16
10528 ; GFX6-NOHSA-NEXT:    s_and_b32 s18, s18, 0xffff
10529 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s19, s19, 16
10530 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s6, 0xffff
10531 ; GFX6-NOHSA-NEXT:    s_or_b32 s8, s9, s8
10532 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s10
10533 ; GFX6-NOHSA-NEXT:    s_or_b32 s9, s12, s11
10534 ; GFX6-NOHSA-NEXT:    s_or_b32 s10, s15, s14
10535 ; GFX6-NOHSA-NEXT:    s_or_b32 s7, s7, s16
10536 ; GFX6-NOHSA-NEXT:    s_or_b32 s11, s18, s17
10537 ; GFX6-NOHSA-NEXT:    s_or_b32 s6, s6, s19
10538 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s13
10539 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
10540 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s11
10541 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
10542 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s10
10543 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0 offset:16
10544 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
10545 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
10546 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s9
10547 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
10548 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s8
10549 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[0:3], 0
10550 ; GFX6-NOHSA-NEXT:    s_endpgm
10552 ; GFX7-HSA-LABEL: constant_sextload_v16i8_to_v16i16:
10553 ; GFX7-HSA:       ; %bb.0:
10554 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[0:3], s[8:9], 0x0
10555 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
10556 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10557 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
10558 ; GFX7-HSA-NEXT:    s_ashr_i32 s2, s5, 24
10559 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s5, 0x80010
10560 ; GFX7-HSA-NEXT:    s_lshl_b32 s2, s2, 16
10561 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xffff
10562 ; GFX7-HSA-NEXT:    s_bfe_i32 s8, s5, 0x80008
10563 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s5, s5
10564 ; GFX7-HSA-NEXT:    s_ashr_i32 s9, s4, 24
10565 ; GFX7-HSA-NEXT:    s_or_b32 s10, s3, s2
10566 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s4, 0x80010
10567 ; GFX7-HSA-NEXT:    s_lshl_b32 s8, s8, 16
10568 ; GFX7-HSA-NEXT:    s_and_b32 s5, s5, 0xffff
10569 ; GFX7-HSA-NEXT:    s_lshl_b32 s2, s9, 16
10570 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xffff
10571 ; GFX7-HSA-NEXT:    s_or_b32 s5, s5, s8
10572 ; GFX7-HSA-NEXT:    s_or_b32 s8, s3, s2
10573 ; GFX7-HSA-NEXT:    s_bfe_i32 s2, s4, 0x80008
10574 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s3, s4
10575 ; GFX7-HSA-NEXT:    s_lshl_b32 s2, s2, 16
10576 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xffff
10577 ; GFX7-HSA-NEXT:    s_or_b32 s4, s3, s2
10578 ; GFX7-HSA-NEXT:    s_ashr_i32 s2, s7, 24
10579 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s7, 0x80010
10580 ; GFX7-HSA-NEXT:    s_lshl_b32 s2, s2, 16
10581 ; GFX7-HSA-NEXT:    s_and_b32 s3, s3, 0xffff
10582 ; GFX7-HSA-NEXT:    s_or_b32 s2, s3, s2
10583 ; GFX7-HSA-NEXT:    s_bfe_i32 s3, s7, 0x80008
10584 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s7
10585 ; GFX7-HSA-NEXT:    s_lshl_b32 s3, s3, 16
10586 ; GFX7-HSA-NEXT:    s_and_b32 s7, s7, 0xffff
10587 ; GFX7-HSA-NEXT:    s_or_b32 s3, s7, s3
10588 ; GFX7-HSA-NEXT:    s_ashr_i32 s7, s6, 24
10589 ; GFX7-HSA-NEXT:    s_bfe_i32 s9, s6, 0x80010
10590 ; GFX7-HSA-NEXT:    s_lshl_b32 s7, s7, 16
10591 ; GFX7-HSA-NEXT:    s_and_b32 s9, s9, 0xffff
10592 ; GFX7-HSA-NEXT:    s_or_b32 s7, s9, s7
10593 ; GFX7-HSA-NEXT:    s_bfe_i32 s9, s6, 0x80008
10594 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s6, s6
10595 ; GFX7-HSA-NEXT:    s_lshl_b32 s9, s9, 16
10596 ; GFX7-HSA-NEXT:    s_and_b32 s6, s6, 0xffff
10597 ; GFX7-HSA-NEXT:    s_or_b32 s6, s6, s9
10598 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s2
10599 ; GFX7-HSA-NEXT:    s_add_u32 s2, s0, 16
10600 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
10601 ; GFX7-HSA-NEXT:    s_addc_u32 s3, s1, 0
10602 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s3
10603 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
10604 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s7
10605 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
10606 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10607 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
10608 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
10609 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s8
10610 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
10611 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s10
10612 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
10613 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10614 ; GFX7-HSA-NEXT:    s_endpgm
10616 ; GFX8-NOHSA-LABEL: constant_sextload_v16i8_to_v16i16:
10617 ; GFX8-NOHSA:       ; %bb.0:
10618 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[0:3], s[4:5], 0x24
10619 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10620 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[4:7], s[2:3], 0x0
10621 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10622 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s3, s5, 16
10623 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s10, s5
10624 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s11, s5, 0x80000
10625 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s5, s5, 16
10626 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s5, s5, 8
10627 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s3, 0x80000
10628 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s2, s4, 16
10629 ; GFX8-NOHSA-NEXT:    s_and_b32 s5, s5, 0xffff0000
10630 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, 0xffff, s3
10631 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s12, s4
10632 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s10, s10, 8
10633 ; GFX8-NOHSA-NEXT:    s_or_b32 s5, s3, s5
10634 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s3, s4, 24
10635 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s2, s2, 0x80000
10636 ; GFX8-NOHSA-NEXT:    s_and_b32 s11, 0xffff, s11
10637 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s12, s12, 8
10638 ; GFX8-NOHSA-NEXT:    s_and_b32 s10, s10, 0xffff0000
10639 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s3, s3, 16
10640 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, 0xffff, s2
10641 ; GFX8-NOHSA-NEXT:    s_or_b32 s10, s11, s10
10642 ; GFX8-NOHSA-NEXT:    s_and_b32 s11, s12, 0xffff0000
10643 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s12, s4, 0x80000
10644 ; GFX8-NOHSA-NEXT:    s_or_b32 s4, s2, s3
10645 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s2, s7
10646 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 8
10647 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s7, 0x80000
10648 ; GFX8-NOHSA-NEXT:    s_and_b32 s12, 0xffff, s12
10649 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, s2, 0xffff0000
10650 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, 0xffff, s3
10651 ; GFX8-NOHSA-NEXT:    s_or_b32 s11, s12, s11
10652 ; GFX8-NOHSA-NEXT:    s_or_b32 s12, s3, s2
10653 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s2, s6
10654 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 8
10655 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s6, 0x80000
10656 ; GFX8-NOHSA-NEXT:    s_and_b32 s2, s2, 0xffff0000
10657 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, 0xffff, s3
10658 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s9, s7, 16
10659 ; GFX8-NOHSA-NEXT:    s_or_b32 s13, s3, s2
10660 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[2:3], s[6:7], 56
10661 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s3, s9, 0x80000
10662 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s8, s6, 16
10663 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s2, s2, 16
10664 ; GFX8-NOHSA-NEXT:    s_and_b32 s3, 0xffff, s3
10665 ; GFX8-NOHSA-NEXT:    s_or_b32 s2, s3, s2
10666 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s3, s6, 24
10667 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s6, s8, 0x80000
10668 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s3, s3, 16
10669 ; GFX8-NOHSA-NEXT:    s_and_b32 s6, 0xffff, s6
10670 ; GFX8-NOHSA-NEXT:    s_or_b32 s3, s6, s3
10671 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
10672 ; GFX8-NOHSA-NEXT:    s_add_u32 s2, s0, 16
10673 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s3
10674 ; GFX8-NOHSA-NEXT:    s_addc_u32 s3, s1, 0
10675 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s3
10676 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s13
10677 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s12
10678 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
10679 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10680 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
10681 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s11
10682 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s4
10683 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s10
10684 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s5
10685 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
10686 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
10687 ; GFX8-NOHSA-NEXT:    s_endpgm
10689 ; EG-LABEL: constant_sextload_v16i8_to_v16i16:
10690 ; EG:       ; %bb.0:
10691 ; EG-NEXT:    ALU 1, @10, KC0[CB0:0-32], KC1[]
10692 ; EG-NEXT:    TEX 0 @8
10693 ; EG-NEXT:    ALU 104, @12, KC0[], KC1[]
10694 ; EG-NEXT:    ALU 46, @117, KC0[CB0:0-32], KC1[]
10695 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T20.XYZW, T22.X, 0
10696 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T19.XYZW, T21.X, 1
10697 ; EG-NEXT:    CF_END
10698 ; EG-NEXT:    PAD
10699 ; EG-NEXT:    Fetch clause starting at 8:
10700 ; EG-NEXT:     VTX_READ_128 T19.XYZW, T19.X, 0, #1
10701 ; EG-NEXT:    ALU clause starting at 10:
10702 ; EG-NEXT:     MOV * T0.Y, T16.X,
10703 ; EG-NEXT:     MOV * T19.X, KC0[2].Z,
10704 ; EG-NEXT:    ALU clause starting at 12:
10705 ; EG-NEXT:     BFE_INT * T0.W, T19.X, 0.0, literal.x,
10706 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10707 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
10708 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
10709 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
10710 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
10711 ; EG-NEXT:     MOV * T16.X, PV.W,
10712 ; EG-NEXT:     MOV T0.Y, PV.X,
10713 ; EG-NEXT:     LSHR * T0.W, T19.X, literal.x,
10714 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10715 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10716 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10717 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10718 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10719 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10720 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10721 ; EG-NEXT:     MOV T16.X, PV.W,
10722 ; EG-NEXT:     MOV T0.Y, T17.X,
10723 ; EG-NEXT:     LSHR * T0.W, T19.X, literal.x, BS:VEC_120/SCL_212
10724 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10725 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10726 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10727 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10728 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10729 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10730 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10731 ; EG-NEXT:     MOV * T17.X, PV.W,
10732 ; EG-NEXT:     MOV T0.Y, PV.X,
10733 ; EG-NEXT:     ASHR * T0.W, T19.X, literal.x,
10734 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
10735 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10736 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
10737 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
10738 ; EG-NEXT:     OR_INT * T20.Y, PV.W, PS,
10739 ; EG-NEXT:     MOV T17.X, PV.Y,
10740 ; EG-NEXT:     MOV T0.Y, T12.X,
10741 ; EG-NEXT:     BFE_INT * T0.W, T19.Y, 0.0, literal.x,
10742 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10743 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10744 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
10745 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
10746 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
10747 ; EG-NEXT:     MOV * T12.X, PV.W,
10748 ; EG-NEXT:     MOV T0.Y, PV.X,
10749 ; EG-NEXT:     LSHR * T0.W, T19.Y, literal.x,
10750 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10751 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10752 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10753 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10754 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10755 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10756 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10757 ; EG-NEXT:     MOV T12.X, PV.W,
10758 ; EG-NEXT:     MOV T0.Y, T13.X,
10759 ; EG-NEXT:     LSHR * T0.W, T19.Y, literal.x,
10760 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10761 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10762 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10763 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10764 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10765 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10766 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10767 ; EG-NEXT:     MOV * T13.X, PV.W,
10768 ; EG-NEXT:     MOV T0.Y, PV.X,
10769 ; EG-NEXT:     ASHR * T0.W, T19.Y, literal.x,
10770 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
10771 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10772 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
10773 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
10774 ; EG-NEXT:     OR_INT * T20.W, PV.W, PS,
10775 ; EG-NEXT:     MOV T13.X, PV.W,
10776 ; EG-NEXT:     MOV T0.Y, T8.X,
10777 ; EG-NEXT:     BFE_INT * T0.W, T19.Z, 0.0, literal.x,
10778 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10779 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10780 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
10781 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
10782 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
10783 ; EG-NEXT:     MOV * T8.X, PV.W,
10784 ; EG-NEXT:     MOV T0.Y, PV.X,
10785 ; EG-NEXT:     LSHR * T0.W, T19.Z, literal.x,
10786 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10787 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10788 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10789 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10790 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10791 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10792 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10793 ; EG-NEXT:     MOV T8.X, PV.W,
10794 ; EG-NEXT:     MOV T0.Y, T9.X,
10795 ; EG-NEXT:     LSHR * T0.W, T19.Z, literal.x,
10796 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10797 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10798 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10799 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10800 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10801 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10802 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10803 ; EG-NEXT:     MOV * T9.X, PV.W,
10804 ; EG-NEXT:     MOV T0.Y, PV.X,
10805 ; EG-NEXT:     ASHR * T0.W, T19.Z, literal.x,
10806 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
10807 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10808 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
10809 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
10810 ; EG-NEXT:    ALU clause starting at 117:
10811 ; EG-NEXT:     OR_INT * T19.Y, T1.W, T0.W,
10812 ; EG-NEXT:     MOV T9.X, PV.Y,
10813 ; EG-NEXT:     MOV T0.Y, T4.X,
10814 ; EG-NEXT:     BFE_INT * T0.W, T19.W, 0.0, literal.x,
10815 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10816 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
10817 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
10818 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
10819 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
10820 ; EG-NEXT:     MOV * T4.X, PV.W,
10821 ; EG-NEXT:     MOV T0.Y, PV.X,
10822 ; EG-NEXT:     LSHR * T0.W, T19.W, literal.x,
10823 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
10824 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10825 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10826 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
10827 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
10828 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10829 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10830 ; EG-NEXT:     MOV T4.X, PV.W,
10831 ; EG-NEXT:     MOV T0.Y, T5.X,
10832 ; EG-NEXT:     LSHR * T0.W, T19.W, literal.x,
10833 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10834 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
10835 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
10836 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
10837 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
10838 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
10839 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
10840 ; EG-NEXT:     MOV * T5.X, PV.W,
10841 ; EG-NEXT:     MOV T0.Y, PV.X,
10842 ; EG-NEXT:     ASHR T0.W, T19.W, literal.x,
10843 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
10844 ; EG-NEXT:    24(3.363116e-44), 16(2.242078e-44)
10845 ; EG-NEXT:     LSHR T21.X, PS, literal.x,
10846 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.y,
10847 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.z,
10848 ; EG-NEXT:    2(2.802597e-45), 65535(9.183409e-41)
10849 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
10850 ; EG-NEXT:     LSHR T22.X, KC0[2].Y, literal.x,
10851 ; EG-NEXT:     OR_INT * T19.W, PV.W, PS,
10852 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
10853 ; EG-NEXT:     MOV T5.X, PV.W,
10854 ; EG-NEXT:     MOV * T20.X, T16.X,
10855 ; EG-NEXT:     MOV * T20.Z, T12.X,
10856 ; EG-NEXT:     MOV T19.X, T8.X,
10857 ; EG-NEXT:     MOV * T19.Z, T4.X, BS:VEC_120/SCL_212
10859 ; GFX12-LABEL: constant_sextload_v16i8_to_v16i16:
10860 ; GFX12:       ; %bb.0:
10861 ; GFX12-NEXT:    s_load_b128 s[0:3], s[4:5], 0x24
10862 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10863 ; GFX12-NEXT:    s_load_b128 s[4:7], s[2:3], 0x0
10864 ; GFX12-NEXT:    s_wait_kmcnt 0x0
10865 ; GFX12-NEXT:    s_ashr_i64 s[2:3], s[6:7], 56
10866 ; GFX12-NEXT:    s_lshr_b32 s8, s6, 16
10867 ; GFX12-NEXT:    s_lshr_b32 s9, s7, 16
10868 ; GFX12-NEXT:    s_bfe_i32 s3, s7, 0x80000
10869 ; GFX12-NEXT:    s_sext_i32_i16 s7, s7
10870 ; GFX12-NEXT:    s_ashr_i32 s16, s6, 24
10871 ; GFX12-NEXT:    s_bfe_i32 s17, s6, 0x80000
10872 ; GFX12-NEXT:    s_sext_i32_i16 s6, s6
10873 ; GFX12-NEXT:    s_lshr_b32 s10, s4, 16
10874 ; GFX12-NEXT:    s_lshr_b32 s11, s5, 16
10875 ; GFX12-NEXT:    s_ashr_i32 s12, s5, 16
10876 ; GFX12-NEXT:    s_bfe_i32 s13, s5, 0x80000
10877 ; GFX12-NEXT:    s_sext_i32_i16 s5, s5
10878 ; GFX12-NEXT:    s_ashr_i32 s14, s4, 24
10879 ; GFX12-NEXT:    s_bfe_i32 s15, s4, 0x80000
10880 ; GFX12-NEXT:    s_sext_i32_i16 s4, s4
10881 ; GFX12-NEXT:    s_bfe_i32 s9, s9, 0x80000
10882 ; GFX12-NEXT:    s_lshr_b32 s7, s7, 8
10883 ; GFX12-NEXT:    s_bfe_i32 s8, s8, 0x80000
10884 ; GFX12-NEXT:    s_lshr_b32 s6, s6, 8
10885 ; GFX12-NEXT:    s_lshr_b32 s12, s12, 8
10886 ; GFX12-NEXT:    s_bfe_i32 s11, s11, 0x80000
10887 ; GFX12-NEXT:    s_lshr_b32 s5, s5, 8
10888 ; GFX12-NEXT:    s_bfe_i32 s10, s10, 0x80000
10889 ; GFX12-NEXT:    s_lshr_b32 s4, s4, 8
10890 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s9, s2
10891 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s3, s7
10892 ; GFX12-NEXT:    s_pack_ll_b32_b16 s6, s17, s6
10893 ; GFX12-NEXT:    s_pack_ll_b32_b16 s7, s8, s16
10894 ; GFX12-NEXT:    s_pack_ll_b32_b16 s11, s11, s12
10895 ; GFX12-NEXT:    s_pack_ll_b32_b16 s5, s13, s5
10896 ; GFX12-NEXT:    s_pack_ll_b32_b16 s10, s10, s14
10897 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s15, s4
10898 ; GFX12-NEXT:    v_dual_mov_b32 v8, 0 :: v_dual_mov_b32 v1, s7
10899 ; GFX12-NEXT:    v_dual_mov_b32 v0, s6 :: v_dual_mov_b32 v3, s2
10900 ; GFX12-NEXT:    v_dual_mov_b32 v2, s3 :: v_dual_mov_b32 v5, s10
10901 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s11
10902 ; GFX12-NEXT:    v_mov_b32_e32 v6, s5
10903 ; GFX12-NEXT:    s_clause 0x1
10904 ; GFX12-NEXT:    global_store_b128 v8, v[0:3], s[0:1] offset:16
10905 ; GFX12-NEXT:    global_store_b128 v8, v[4:7], s[0:1]
10906 ; GFX12-NEXT:    s_endpgm
10907   %load = load <16 x i8>, ptr addrspace(4) %in
10908   %ext = sext <16 x i8> %load to <16 x i16>
10909   store <16 x i16> %ext, ptr addrspace(1) %out
10910   ret void
10913 define amdgpu_kernel void @constant_zextload_v32i8_to_v32i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
10914 ; GFX6-NOHSA-LABEL: constant_zextload_v32i8_to_v32i16:
10915 ; GFX6-NOHSA:       ; %bb.0:
10916 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x9
10917 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10918 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
10919 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, 0xf000
10920 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, -1
10921 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
10922 ; GFX6-NOHSA-NEXT:    s_and_b32 s12, s6, 0xff00
10923 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s13, s6, 24
10924 ; GFX6-NOHSA-NEXT:    s_and_b32 s14, s7, 0xff00
10925 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s15, s7, 24
10926 ; GFX6-NOHSA-NEXT:    s_and_b32 s16, s4, 0xff00
10927 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s17, s4, 24
10928 ; GFX6-NOHSA-NEXT:    s_and_b32 s18, s5, 0xff00
10929 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s19, s5, 24
10930 ; GFX6-NOHSA-NEXT:    s_and_b32 s20, s2, 0xff00
10931 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s21, s2, 24
10932 ; GFX6-NOHSA-NEXT:    s_and_b32 s22, s3, 0xff00
10933 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s23, s3, 24
10934 ; GFX6-NOHSA-NEXT:    s_and_b32 s24, s0, 0xff00
10935 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s25, s0, 24
10936 ; GFX6-NOHSA-NEXT:    s_and_b32 s26, s1, 0xff00
10937 ; GFX6-NOHSA-NEXT:    s_lshr_b32 s27, s1, 24
10938 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s1
10939 ; GFX6-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff
10940 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s0
10941 ; GFX6-NOHSA-NEXT:    s_and_b32 s0, s0, 0xff
10942 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
10943 ; GFX6-NOHSA-NEXT:    s_and_b32 s3, s3, 0xff
10944 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s2
10945 ; GFX6-NOHSA-NEXT:    s_and_b32 s2, s2, 0xff
10946 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s5
10947 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xff
10948 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v5, s4
10949 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xff
10950 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s7
10951 ; GFX6-NOHSA-NEXT:    s_and_b32 s7, s7, 0xff
10952 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v7, s6
10953 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s6, 0xff
10954 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v0, s27, v0, 16
10955 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s26, s26, 8
10956 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v1, s25, v1, 16
10957 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s24, s24, 8
10958 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v2, s23, v2, 16
10959 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s22, s22, 8
10960 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v8, s21, v3, 16
10961 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s20, s20, 8
10962 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v4, s19, v4, 16
10963 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s18, s18, 8
10964 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v9, s17, v5, 16
10965 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s16, s16, 8
10966 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v6, s15, v6, 16
10967 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s14, s14, 8
10968 ; GFX6-NOHSA-NEXT:    v_alignbit_b32 v10, s13, v7, 16
10969 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s12, s12, 8
10970 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
10971 ; GFX6-NOHSA-NEXT:    s_or_b32 s1, s1, s26
10972 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v1
10973 ; GFX6-NOHSA-NEXT:    s_or_b32 s0, s0, s24
10974 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v7, 0xff00ff, v2
10975 ; GFX6-NOHSA-NEXT:    s_or_b32 s3, s3, s22
10976 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v5, 0xff00ff, v8
10977 ; GFX6-NOHSA-NEXT:    s_or_b32 s2, s2, s20
10978 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v11, 0xff00ff, v4
10979 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s18
10980 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v9, 0xff00ff, v9
10981 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s16
10982 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v15, 0xff00ff, v6
10983 ; GFX6-NOHSA-NEXT:    s_or_b32 s7, s7, s14
10984 ; GFX6-NOHSA-NEXT:    s_or_b32 s6, s6, s12
10985 ; GFX6-NOHSA-NEXT:    v_and_b32_e32 v13, 0xff00ff, v10
10986 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v12, s6
10987 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v14, s7
10988 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[12:15], off, s[8:11], 0 offset:48
10989 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v8, s4
10990 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v10, s5
10991 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[8:11], off, s[8:11], 0 offset:32
10992 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v4, s2
10993 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v6, s3
10994 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[4:7], off, s[8:11], 0 offset:16
10995 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
10996 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s1
10997 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0
10998 ; GFX6-NOHSA-NEXT:    s_endpgm
11000 ; GFX7-HSA-LABEL: constant_zextload_v32i8_to_v32i16:
11001 ; GFX7-HSA:       ; %bb.0:
11002 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[8:11], s[8:9], 0x0
11003 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
11004 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
11005 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
11006 ; GFX7-HSA-NEXT:    s_lshr_b32 s25, s1, 24
11007 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s1
11008 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s25, v0, 16
11009 ; GFX7-HSA-NEXT:    s_lshr_b32 s23, s0, 24
11010 ; GFX7-HSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
11011 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s0
11012 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s23, v0, 16
11013 ; GFX7-HSA-NEXT:    s_lshr_b32 s21, s3, 24
11014 ; GFX7-HSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
11015 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s3
11016 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s21, v0, 16
11017 ; GFX7-HSA-NEXT:    s_lshr_b32 s19, s2, 24
11018 ; GFX7-HSA-NEXT:    s_and_b32 s24, s1, 0xff00
11019 ; GFX7-HSA-NEXT:    v_and_b32_e32 v7, 0xff00ff, v0
11020 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
11021 ; GFX7-HSA-NEXT:    s_and_b32 s22, s0, 0xff00
11022 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xff
11023 ; GFX7-HSA-NEXT:    s_lshl_b32 s24, s24, 8
11024 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s19, v0, 16
11025 ; GFX7-HSA-NEXT:    s_lshr_b32 s17, s5, 24
11026 ; GFX7-HSA-NEXT:    s_and_b32 s20, s3, 0xff00
11027 ; GFX7-HSA-NEXT:    s_or_b32 s24, s1, s24
11028 ; GFX7-HSA-NEXT:    s_and_b32 s0, s0, 0xff
11029 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s22, 8
11030 ; GFX7-HSA-NEXT:    v_and_b32_e32 v5, 0xff00ff, v0
11031 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s5
11032 ; GFX7-HSA-NEXT:    s_and_b32 s18, s2, 0xff00
11033 ; GFX7-HSA-NEXT:    s_or_b32 s22, s0, s1
11034 ; GFX7-HSA-NEXT:    s_and_b32 s0, s3, 0xff
11035 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s20, 8
11036 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s17, v0, 16
11037 ; GFX7-HSA-NEXT:    s_lshr_b32 s15, s4, 24
11038 ; GFX7-HSA-NEXT:    s_and_b32 s16, s5, 0xff00
11039 ; GFX7-HSA-NEXT:    s_or_b32 s3, s0, s1
11040 ; GFX7-HSA-NEXT:    s_and_b32 s0, s2, 0xff
11041 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s18, 8
11042 ; GFX7-HSA-NEXT:    v_and_b32_e32 v11, 0xff00ff, v0
11043 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
11044 ; GFX7-HSA-NEXT:    s_and_b32 s14, s4, 0xff00
11045 ; GFX7-HSA-NEXT:    s_or_b32 s2, s0, s1
11046 ; GFX7-HSA-NEXT:    s_and_b32 s0, s5, 0xff
11047 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s16, 8
11048 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s15, v0, 16
11049 ; GFX7-HSA-NEXT:    s_and_b32 s12, s7, 0xff00
11050 ; GFX7-HSA-NEXT:    s_lshr_b32 s13, s7, 24
11051 ; GFX7-HSA-NEXT:    s_or_b32 s5, s0, s1
11052 ; GFX7-HSA-NEXT:    v_and_b32_e32 v9, 0xff00ff, v0
11053 ; GFX7-HSA-NEXT:    s_and_b32 s0, s4, 0xff
11054 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s14, 8
11055 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s7
11056 ; GFX7-HSA-NEXT:    s_and_b32 s10, s6, 0xff00
11057 ; GFX7-HSA-NEXT:    s_or_b32 s4, s0, s1
11058 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s13, v0, 16
11059 ; GFX7-HSA-NEXT:    s_and_b32 s0, s7, 0xff
11060 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s12, 8
11061 ; GFX7-HSA-NEXT:    s_lshr_b32 s11, s6, 24
11062 ; GFX7-HSA-NEXT:    v_and_b32_e32 v15, 0xff00ff, v0
11063 ; GFX7-HSA-NEXT:    s_or_b32 s0, s0, s1
11064 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
11065 ; GFX7-HSA-NEXT:    s_and_b32 s1, s6, 0xff
11066 ; GFX7-HSA-NEXT:    s_lshl_b32 s6, s10, 8
11067 ; GFX7-HSA-NEXT:    s_or_b32 s1, s1, s6
11068 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v14, s0
11069 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 48
11070 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v12, s1
11071 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11072 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v17, s1
11073 ; GFX7-HSA-NEXT:    v_alignbit_b32 v0, s11, v0, 16
11074 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v16, s0
11075 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 32
11076 ; GFX7-HSA-NEXT:    v_and_b32_e32 v13, 0xff00ff, v0
11077 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11078 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[16:17], v[12:15]
11079 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s4
11080 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v13, s1
11081 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v12, s0
11082 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 16
11083 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v10, s5
11084 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11085 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[12:13], v[8:11]
11086 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s2
11087 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v9, s1
11088 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v6, s3
11089 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v8, s0
11090 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[8:9], v[4:7]
11091 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s22
11092 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s8
11093 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s24
11094 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s9
11095 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11096 ; GFX7-HSA-NEXT:    s_endpgm
11098 ; GFX8-NOHSA-LABEL: constant_zextload_v32i8_to_v32i16:
11099 ; GFX8-NOHSA:       ; %bb.0:
11100 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x24
11101 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11102 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
11103 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11104 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s14, s1, 24
11105 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s15, s1, 0x80010
11106 ; GFX8-NOHSA-NEXT:    s_and_b32 s16, s1, 0xff
11107 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 8
11108 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s14, s14, 16
11109 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff0000
11110 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s13, s0, 24
11111 ; GFX8-NOHSA-NEXT:    s_or_b32 s14, s15, s14
11112 ; GFX8-NOHSA-NEXT:    s_or_b32 s15, s16, s1
11113 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
11114 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s0, 0xff
11115 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11116 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xff0000
11117 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s13, v0, 16
11118 ; GFX8-NOHSA-NEXT:    s_or_b32 s13, s1, s0
11119 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s3, 24
11120 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11121 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s1, s3, 0x80010
11122 ; GFX8-NOHSA-NEXT:    s_or_b32 s16, s1, s0
11123 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s3, 8
11124 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s3, 0xff
11125 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff0000
11126 ; GFX8-NOHSA-NEXT:    s_or_b32 s3, s0, s1
11127 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s2, 8
11128 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s2, 0xff
11129 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff0000
11130 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s2, 24
11131 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v1, 0xff00ff, v0
11132 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
11133 ; GFX8-NOHSA-NEXT:    s_or_b32 s2, s0, s1
11134 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s5, 24
11135 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11136 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s1, s5, 0x80010
11137 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s12, v0, 16
11138 ; GFX8-NOHSA-NEXT:    s_or_b32 s12, s1, s0
11139 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s5, 8
11140 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s5, 0xff
11141 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff0000
11142 ; GFX8-NOHSA-NEXT:    s_or_b32 s5, s0, s1
11143 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s4, 8
11144 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s4, 0xff
11145 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xff0000
11146 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s11, s4, 24
11147 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v3, 0xff00ff, v0
11148 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
11149 ; GFX8-NOHSA-NEXT:    s_or_b32 s4, s0, s1
11150 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s0, s7, 24
11151 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11152 ; GFX8-NOHSA-NEXT:    s_bfe_u32 s1, s7, 0x80010
11153 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s1, s0
11154 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s7, 0xff
11155 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s7, s7, 8
11156 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s11, v0, 16
11157 ; GFX8-NOHSA-NEXT:    s_and_b32 s7, s7, 0xff0000
11158 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s10, s6, 24
11159 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v5, 0xff00ff, v0
11160 ; GFX8-NOHSA-NEXT:    s_or_b32 s1, s1, s7
11161 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
11162 ; GFX8-NOHSA-NEXT:    s_and_b32 s7, s6, 0xff
11163 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s6, s6, 8
11164 ; GFX8-NOHSA-NEXT:    s_and_b32 s6, s6, 0xff0000
11165 ; GFX8-NOHSA-NEXT:    s_or_b32 s6, s7, s6
11166 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v9, s0
11167 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 48
11168 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v8, s1
11169 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11170 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v11, s1
11171 ; GFX8-NOHSA-NEXT:    v_alignbit_b32 v0, s10, v0, 16
11172 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v10, s0
11173 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 32
11174 ; GFX8-NOHSA-NEXT:    v_and_b32_e32 v7, 0xff00ff, v0
11175 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v6, s6
11176 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11177 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[10:11], v[6:9]
11178 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s4
11179 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v9, s1
11180 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v8, s0
11181 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 16
11182 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v6, s5
11183 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v7, s12
11184 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11185 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[8:9], v[4:7]
11186 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s2
11187 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v7, s1
11188 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s3
11189 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s16
11190 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v6, s0
11191 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[6:7], v[2:5]
11192 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s13
11193 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s8
11194 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s15
11195 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
11196 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s9
11197 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11198 ; GFX8-NOHSA-NEXT:    s_endpgm
11200 ; EG-LABEL: constant_zextload_v32i8_to_v32i16:
11201 ; EG:       ; %bb.0:
11202 ; EG-NEXT:    ALU 1, @14, KC0[CB0:0-32], KC1[]
11203 ; EG-NEXT:    TEX 1 @10
11204 ; EG-NEXT:    ALU 103, @16, KC0[], KC1[]
11205 ; EG-NEXT:    ALU 104, @120, KC0[], KC1[]
11206 ; EG-NEXT:    ALU 41, @225, KC0[CB0:0-32], KC1[]
11207 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T36.XYZW, T42.X, 0
11208 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T37.XYZW, T41.X, 0
11209 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T38.XYZW, T40.X, 0
11210 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T35.XYZW, T39.X, 1
11211 ; EG-NEXT:    CF_END
11212 ; EG-NEXT:    Fetch clause starting at 10:
11213 ; EG-NEXT:     VTX_READ_128 T37.XYZW, T35.X, 16, #1
11214 ; EG-NEXT:     VTX_READ_128 T35.XYZW, T35.X, 0, #1
11215 ; EG-NEXT:    ALU clause starting at 14:
11216 ; EG-NEXT:     MOV * T0.Y, T16.X,
11217 ; EG-NEXT:     MOV * T35.X, KC0[2].Z,
11218 ; EG-NEXT:    ALU clause starting at 16:
11219 ; EG-NEXT:     AND_INT T0.W, T37.X, literal.x,
11220 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
11221 ; EG-NEXT:    255(3.573311e-43), -65536(nan)
11222 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
11223 ; EG-NEXT:     MOV * T16.X, PV.W,
11224 ; EG-NEXT:     MOV T0.Y, PV.X,
11225 ; EG-NEXT:     LSHL * T0.W, T37.X, literal.x,
11226 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11227 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11228 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
11229 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11230 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
11231 ; EG-NEXT:     MOV T16.X, PV.W,
11232 ; EG-NEXT:     MOV T0.Y, T17.X,
11233 ; EG-NEXT:     MOV * T0.W, literal.x,
11234 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11235 ; EG-NEXT:     BFE_UINT T1.W, T37.X, literal.x, PV.W,
11236 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.y,
11237 ; EG-NEXT:    16(2.242078e-44), -65536(nan)
11238 ; EG-NEXT:     OR_INT * T1.W, PS, PV.W,
11239 ; EG-NEXT:     MOV * T17.X, PV.W,
11240 ; EG-NEXT:     MOV T0.Y, PV.X,
11241 ; EG-NEXT:     LSHR * T1.W, T37.X, literal.x,
11242 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11243 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11244 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11245 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11246 ; EG-NEXT:     OR_INT * T36.Y, PV.W, PS,
11247 ; EG-NEXT:     MOV T17.X, PV.Y,
11248 ; EG-NEXT:     MOV * T0.Y, T12.X,
11249 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11250 ; EG-NEXT:     AND_INT * T2.W, T37.Y, literal.y,
11251 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11252 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11253 ; EG-NEXT:     MOV * T12.X, PV.W,
11254 ; EG-NEXT:     MOV T0.Y, PV.X,
11255 ; EG-NEXT:     LSHL * T1.W, T37.Y, literal.x,
11256 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11257 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11258 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11259 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11260 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11261 ; EG-NEXT:     MOV T12.X, PV.W,
11262 ; EG-NEXT:     MOV T0.Y, T13.X,
11263 ; EG-NEXT:     BFE_UINT * T1.W, T37.Y, literal.x, T0.W,
11264 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11265 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
11266 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11267 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11268 ; EG-NEXT:     MOV * T13.X, PV.W,
11269 ; EG-NEXT:     MOV T0.Y, PV.X,
11270 ; EG-NEXT:     LSHR * T1.W, T37.Y, literal.x,
11271 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11272 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11273 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11274 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11275 ; EG-NEXT:     OR_INT * T36.W, PV.W, PS,
11276 ; EG-NEXT:     MOV T13.X, PV.W,
11277 ; EG-NEXT:     MOV * T0.Y, T8.X,
11278 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11279 ; EG-NEXT:     AND_INT * T2.W, T37.Z, literal.y,
11280 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11281 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11282 ; EG-NEXT:     MOV * T8.X, PV.W,
11283 ; EG-NEXT:     MOV T0.Y, PV.X,
11284 ; EG-NEXT:     LSHL * T1.W, T37.Z, literal.x,
11285 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11286 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11287 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11288 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11289 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11290 ; EG-NEXT:     MOV T8.X, PV.W,
11291 ; EG-NEXT:     MOV T0.Y, T9.X,
11292 ; EG-NEXT:     BFE_UINT * T1.W, T37.Z, literal.x, T0.W,
11293 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11294 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
11295 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11296 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11297 ; EG-NEXT:     MOV * T9.X, PV.W,
11298 ; EG-NEXT:     MOV T0.Y, PV.X,
11299 ; EG-NEXT:     LSHR * T1.W, T37.Z, literal.x,
11300 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11301 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11302 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11303 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11304 ; EG-NEXT:     OR_INT * T37.Y, PV.W, PS,
11305 ; EG-NEXT:     MOV T9.X, PV.Y,
11306 ; EG-NEXT:     MOV * T0.Y, T4.X,
11307 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11308 ; EG-NEXT:     AND_INT * T2.W, T37.W, literal.y,
11309 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11310 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11311 ; EG-NEXT:     MOV * T4.X, PV.W,
11312 ; EG-NEXT:     MOV T0.Y, PV.X,
11313 ; EG-NEXT:     LSHL * T1.W, T37.W, literal.x,
11314 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11315 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11316 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11317 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11318 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11319 ; EG-NEXT:     MOV T4.X, PV.W,
11320 ; EG-NEXT:     MOV T0.Y, T5.X,
11321 ; EG-NEXT:     BFE_UINT * T1.W, T37.W, literal.x, T0.W,
11322 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11323 ; EG-NEXT:    ALU clause starting at 120:
11324 ; EG-NEXT:     AND_INT * T2.W, T0.Y, literal.x,
11325 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11326 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11327 ; EG-NEXT:     MOV * T5.X, PV.W,
11328 ; EG-NEXT:     MOV T0.Y, PV.X,
11329 ; EG-NEXT:     LSHR * T1.W, T37.W, literal.x,
11330 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11331 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11332 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11333 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11334 ; EG-NEXT:     OR_INT * T37.W, PV.W, PS,
11335 ; EG-NEXT:     MOV T5.X, PV.W,
11336 ; EG-NEXT:     MOV * T0.Y, T32.X,
11337 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11338 ; EG-NEXT:     AND_INT * T2.W, T35.X, literal.y,
11339 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11340 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11341 ; EG-NEXT:     MOV * T32.X, PV.W,
11342 ; EG-NEXT:     MOV T0.Y, PV.X,
11343 ; EG-NEXT:     LSHL * T1.W, T35.X, literal.x,
11344 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11345 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11346 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11347 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11348 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11349 ; EG-NEXT:     MOV T32.X, PV.W,
11350 ; EG-NEXT:     MOV T0.Y, T33.X,
11351 ; EG-NEXT:     BFE_UINT * T1.W, T35.X, literal.x, T0.W, BS:VEC_120/SCL_212
11352 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11353 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
11354 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11355 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11356 ; EG-NEXT:     MOV * T33.X, PV.W,
11357 ; EG-NEXT:     MOV T0.Y, PV.X,
11358 ; EG-NEXT:     LSHR * T1.W, T35.X, literal.x,
11359 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11360 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11361 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11362 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11363 ; EG-NEXT:     OR_INT * T38.Y, PV.W, PS,
11364 ; EG-NEXT:     MOV T33.X, PV.Y,
11365 ; EG-NEXT:     MOV * T0.Y, T28.X,
11366 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11367 ; EG-NEXT:     AND_INT * T2.W, T35.Y, literal.y,
11368 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11369 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11370 ; EG-NEXT:     MOV * T28.X, PV.W,
11371 ; EG-NEXT:     MOV T0.Y, PV.X,
11372 ; EG-NEXT:     LSHL * T1.W, T35.Y, literal.x,
11373 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11374 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11375 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11376 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11377 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11378 ; EG-NEXT:     MOV T28.X, PV.W,
11379 ; EG-NEXT:     MOV T0.Y, T29.X,
11380 ; EG-NEXT:     BFE_UINT * T1.W, T35.Y, literal.x, T0.W,
11381 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11382 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
11383 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11384 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11385 ; EG-NEXT:     MOV * T29.X, PV.W,
11386 ; EG-NEXT:     MOV T0.Y, PV.X,
11387 ; EG-NEXT:     LSHR * T1.W, T35.Y, literal.x,
11388 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11389 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11390 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11391 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11392 ; EG-NEXT:     OR_INT * T38.W, PV.W, PS,
11393 ; EG-NEXT:     MOV T29.X, PV.W,
11394 ; EG-NEXT:     MOV * T0.Y, T24.X,
11395 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11396 ; EG-NEXT:     AND_INT * T2.W, T35.Z, literal.y,
11397 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11398 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11399 ; EG-NEXT:     MOV * T24.X, PV.W,
11400 ; EG-NEXT:     MOV T0.Y, PV.X,
11401 ; EG-NEXT:     LSHL * T1.W, T35.Z, literal.x,
11402 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11403 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11404 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11405 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11406 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11407 ; EG-NEXT:     MOV T24.X, PV.W,
11408 ; EG-NEXT:     MOV T0.Y, T25.X,
11409 ; EG-NEXT:     BFE_UINT * T1.W, T35.Z, literal.x, T0.W,
11410 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11411 ; EG-NEXT:     AND_INT * T2.W, PV.Y, literal.x,
11412 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11413 ; EG-NEXT:     OR_INT * T1.W, PV.W, T1.W,
11414 ; EG-NEXT:     MOV * T25.X, PV.W,
11415 ; EG-NEXT:     MOV T0.Y, PV.X,
11416 ; EG-NEXT:     LSHR * T1.W, T35.Z, literal.x,
11417 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11418 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11419 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11420 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11421 ; EG-NEXT:     OR_INT * T35.Y, PV.W, PS,
11422 ; EG-NEXT:     MOV T25.X, PV.Y,
11423 ; EG-NEXT:     MOV * T0.Y, T20.X,
11424 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11425 ; EG-NEXT:     AND_INT * T2.W, T35.W, literal.y,
11426 ; EG-NEXT:    -65536(nan), 255(3.573311e-43)
11427 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11428 ; EG-NEXT:     MOV * T20.X, PV.W,
11429 ; EG-NEXT:    ALU clause starting at 225:
11430 ; EG-NEXT:     MOV T0.Y, T20.X,
11431 ; EG-NEXT:     LSHL * T1.W, T35.W, literal.x,
11432 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11433 ; EG-NEXT:     AND_INT T2.W, PV.Y, literal.x,
11434 ; EG-NEXT:     AND_INT * T1.W, PV.W, literal.y,
11435 ; EG-NEXT:    65535(9.183409e-41), 16711680(2.341805e-38)
11436 ; EG-NEXT:     OR_INT * T1.W, PV.W, PS,
11437 ; EG-NEXT:     MOV T20.X, PV.W,
11438 ; EG-NEXT:     MOV T0.Y, T21.X,
11439 ; EG-NEXT:     BFE_UINT * T0.W, T35.W, literal.x, T0.W,
11440 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11441 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.x,
11442 ; EG-NEXT:    -65536(nan), 0(0.000000e+00)
11443 ; EG-NEXT:     OR_INT * T0.W, PV.W, T0.W,
11444 ; EG-NEXT:     MOV * T21.X, PV.W,
11445 ; EG-NEXT:     MOV T0.Y, PV.X,
11446 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
11447 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11448 ; EG-NEXT:     LSHR T39.X, PV.W, literal.x,
11449 ; EG-NEXT:     LSHR * T40.X, KC0[2].Y, literal.x,
11450 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
11451 ; EG-NEXT:     LSHR T0.W, T35.W, literal.x,
11452 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
11453 ; EG-NEXT:    8(1.121039e-44), 48(6.726233e-44)
11454 ; EG-NEXT:     LSHR T41.X, PS, literal.x,
11455 ; EG-NEXT:     AND_INT T0.Z, T0.Y, literal.y,
11456 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.z,
11457 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
11458 ; EG-NEXT:    2(2.802597e-45), 65535(9.183409e-41)
11459 ; EG-NEXT:    16711680(2.341805e-38), 32(4.484155e-44)
11460 ; EG-NEXT:     LSHR T42.X, PS, literal.x,
11461 ; EG-NEXT:     OR_INT * T35.W, PV.Z, PV.W,
11462 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
11463 ; EG-NEXT:     MOV T21.X, PV.W,
11464 ; EG-NEXT:     MOV * T36.X, T16.X,
11465 ; EG-NEXT:     MOV * T36.Z, T12.X,
11466 ; EG-NEXT:     MOV T37.X, T8.X,
11467 ; EG-NEXT:     MOV T37.Z, T4.X, BS:VEC_120/SCL_212
11468 ; EG-NEXT:     MOV * T38.X, T32.X,
11469 ; EG-NEXT:     MOV * T38.Z, T28.X,
11470 ; EG-NEXT:     MOV T35.X, T24.X,
11471 ; EG-NEXT:     MOV * T35.Z, T20.X, BS:VEC_120/SCL_212
11473 ; GFX12-LABEL: constant_zextload_v32i8_to_v32i16:
11474 ; GFX12:       ; %bb.0:
11475 ; GFX12-NEXT:    s_load_b128 s[8:11], s[4:5], 0x24
11476 ; GFX12-NEXT:    s_wait_kmcnt 0x0
11477 ; GFX12-NEXT:    s_load_b256 s[0:7], s[10:11], 0x0
11478 ; GFX12-NEXT:    s_wait_kmcnt 0x0
11479 ; GFX12-NEXT:    s_bfe_u32 s12, s7, 0x80008
11480 ; GFX12-NEXT:    s_lshr_b32 s13, s7, 24
11481 ; GFX12-NEXT:    s_bfe_u32 s33, s7, 0x80010
11482 ; GFX12-NEXT:    s_and_b32 s7, s7, 0xff
11483 ; GFX12-NEXT:    s_bfe_u32 s10, s6, 0x80008
11484 ; GFX12-NEXT:    s_lshr_b32 s11, s6, 24
11485 ; GFX12-NEXT:    s_pack_ll_b32_b16 s7, s7, s12
11486 ; GFX12-NEXT:    s_and_b32 s12, s6, 0xff
11487 ; GFX12-NEXT:    s_bfe_u32 s6, s6, 0x80010
11488 ; GFX12-NEXT:    s_bfe_u32 s14, s4, 0x80008
11489 ; GFX12-NEXT:    s_lshr_b32 s15, s4, 24
11490 ; GFX12-NEXT:    s_bfe_u32 s16, s5, 0x80008
11491 ; GFX12-NEXT:    s_lshr_b32 s17, s5, 24
11492 ; GFX12-NEXT:    s_bfe_u32 s30, s5, 0x80010
11493 ; GFX12-NEXT:    s_and_b32 s5, s5, 0xff
11494 ; GFX12-NEXT:    s_bfe_u32 s31, s4, 0x80010
11495 ; GFX12-NEXT:    s_and_b32 s4, s4, 0xff
11496 ; GFX12-NEXT:    s_bfe_u32 s18, s2, 0x80008
11497 ; GFX12-NEXT:    s_lshr_b32 s19, s2, 24
11498 ; GFX12-NEXT:    s_bfe_u32 s20, s3, 0x80008
11499 ; GFX12-NEXT:    s_lshr_b32 s21, s3, 24
11500 ; GFX12-NEXT:    s_bfe_u32 s28, s3, 0x80010
11501 ; GFX12-NEXT:    s_and_b32 s3, s3, 0xff
11502 ; GFX12-NEXT:    s_bfe_u32 s29, s2, 0x80010
11503 ; GFX12-NEXT:    s_and_b32 s2, s2, 0xff
11504 ; GFX12-NEXT:    s_pack_ll_b32_b16 s13, s33, s13
11505 ; GFX12-NEXT:    s_pack_ll_b32_b16 s10, s12, s10
11506 ; GFX12-NEXT:    s_pack_ll_b32_b16 s6, s6, s11
11507 ; GFX12-NEXT:    s_bfe_u32 s22, s0, 0x80008
11508 ; GFX12-NEXT:    s_lshr_b32 s23, s0, 24
11509 ; GFX12-NEXT:    s_bfe_u32 s24, s1, 0x80008
11510 ; GFX12-NEXT:    s_lshr_b32 s25, s1, 24
11511 ; GFX12-NEXT:    s_bfe_u32 s26, s1, 0x80010
11512 ; GFX12-NEXT:    s_and_b32 s1, s1, 0xff
11513 ; GFX12-NEXT:    s_bfe_u32 s27, s0, 0x80010
11514 ; GFX12-NEXT:    s_and_b32 s0, s0, 0xff
11515 ; GFX12-NEXT:    s_pack_ll_b32_b16 s17, s30, s17
11516 ; GFX12-NEXT:    s_pack_ll_b32_b16 s5, s5, s16
11517 ; GFX12-NEXT:    s_pack_ll_b32_b16 s15, s31, s15
11518 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s4, s14
11519 ; GFX12-NEXT:    v_dual_mov_b32 v16, 0 :: v_dual_mov_b32 v1, s6
11520 ; GFX12-NEXT:    s_pack_ll_b32_b16 s21, s28, s21
11521 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s3, s20
11522 ; GFX12-NEXT:    s_pack_ll_b32_b16 s19, s29, s19
11523 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s2, s18
11524 ; GFX12-NEXT:    v_dual_mov_b32 v0, s10 :: v_dual_mov_b32 v3, s13
11525 ; GFX12-NEXT:    v_dual_mov_b32 v2, s7 :: v_dual_mov_b32 v5, s15
11526 ; GFX12-NEXT:    s_pack_ll_b32_b16 s25, s26, s25
11527 ; GFX12-NEXT:    s_pack_ll_b32_b16 s1, s1, s24
11528 ; GFX12-NEXT:    s_pack_ll_b32_b16 s23, s27, s23
11529 ; GFX12-NEXT:    s_pack_ll_b32_b16 s0, s0, s22
11530 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s17
11531 ; GFX12-NEXT:    v_dual_mov_b32 v6, s5 :: v_dual_mov_b32 v9, s19
11532 ; GFX12-NEXT:    v_dual_mov_b32 v8, s2 :: v_dual_mov_b32 v11, s21
11533 ; GFX12-NEXT:    v_dual_mov_b32 v10, s3 :: v_dual_mov_b32 v13, s23
11534 ; GFX12-NEXT:    v_dual_mov_b32 v12, s0 :: v_dual_mov_b32 v15, s25
11535 ; GFX12-NEXT:    v_mov_b32_e32 v14, s1
11536 ; GFX12-NEXT:    s_clause 0x3
11537 ; GFX12-NEXT:    global_store_b128 v16, v[0:3], s[8:9] offset:48
11538 ; GFX12-NEXT:    global_store_b128 v16, v[4:7], s[8:9] offset:32
11539 ; GFX12-NEXT:    global_store_b128 v16, v[8:11], s[8:9] offset:16
11540 ; GFX12-NEXT:    global_store_b128 v16, v[12:15], s[8:9]
11541 ; GFX12-NEXT:    s_endpgm
11542   %load = load <32 x i8>, ptr addrspace(4) %in
11543   %ext = zext <32 x i8> %load to <32 x i16>
11544   store <32 x i16> %ext, ptr addrspace(1) %out
11545   ret void
11548 define amdgpu_kernel void @constant_sextload_v32i8_to_v32i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
11549 ; GFX6-NOHSA-LABEL: constant_sextload_v32i8_to_v32i16:
11550 ; GFX6-NOHSA:       ; %bb.0:
11551 ; GFX6-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x9
11552 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11553 ; GFX6-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
11554 ; GFX6-NOHSA-NEXT:    s_mov_b32 s11, 0xf000
11555 ; GFX6-NOHSA-NEXT:    s_mov_b32 s10, -1
11556 ; GFX6-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11557 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s12, s1, 24
11558 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s13, s1, 0x80010
11559 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s14, s1, 0x80008
11560 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s1, s1
11561 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s15, s0, 24
11562 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s16, s0, 0x80010
11563 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s17, s0, 0x80008
11564 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s0, s0
11565 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s18, s3, 24
11566 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s19, s3, 0x80010
11567 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s20, s3, 0x80008
11568 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s3, s3
11569 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s21, s2, 24
11570 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s22, s2, 0x80010
11571 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s23, s2, 0x80008
11572 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s2, s2
11573 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s24, s5, 24
11574 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s25, s5, 0x80010
11575 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s26, s5, 0x80008
11576 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s5, s5
11577 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s27, s4, 24
11578 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s28, s4, 0x80010
11579 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s29, s4, 0x80008
11580 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s4, s4
11581 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s30, s7, 24
11582 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s31, s7, 0x80010
11583 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s33, s7, 0x80008
11584 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s7, s7
11585 ; GFX6-NOHSA-NEXT:    s_ashr_i32 s34, s6, 24
11586 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s35, s6, 0x80010
11587 ; GFX6-NOHSA-NEXT:    s_bfe_i32 s36, s6, 0x80008
11588 ; GFX6-NOHSA-NEXT:    s_sext_i32_i8 s6, s6
11589 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s12, s12, 16
11590 ; GFX6-NOHSA-NEXT:    s_and_b32 s13, s13, 0xffff
11591 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s14, s14, 16
11592 ; GFX6-NOHSA-NEXT:    s_and_b32 s1, s1, 0xffff
11593 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s15, s15, 16
11594 ; GFX6-NOHSA-NEXT:    s_and_b32 s16, s16, 0xffff
11595 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s17, s17, 16
11596 ; GFX6-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff
11597 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s18, s18, 16
11598 ; GFX6-NOHSA-NEXT:    s_and_b32 s19, s19, 0xffff
11599 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s20, s20, 16
11600 ; GFX6-NOHSA-NEXT:    s_and_b32 s3, s3, 0xffff
11601 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s21, s21, 16
11602 ; GFX6-NOHSA-NEXT:    s_and_b32 s22, s22, 0xffff
11603 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s23, s23, 16
11604 ; GFX6-NOHSA-NEXT:    s_and_b32 s2, s2, 0xffff
11605 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s24, s24, 16
11606 ; GFX6-NOHSA-NEXT:    s_and_b32 s25, s25, 0xffff
11607 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s26, s26, 16
11608 ; GFX6-NOHSA-NEXT:    s_and_b32 s5, s5, 0xffff
11609 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s27, s27, 16
11610 ; GFX6-NOHSA-NEXT:    s_and_b32 s28, s28, 0xffff
11611 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s29, s29, 16
11612 ; GFX6-NOHSA-NEXT:    s_and_b32 s4, s4, 0xffff
11613 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s30, s30, 16
11614 ; GFX6-NOHSA-NEXT:    s_and_b32 s31, s31, 0xffff
11615 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s33, s33, 16
11616 ; GFX6-NOHSA-NEXT:    s_and_b32 s7, s7, 0xffff
11617 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s34, s34, 16
11618 ; GFX6-NOHSA-NEXT:    s_and_b32 s35, s35, 0xffff
11619 ; GFX6-NOHSA-NEXT:    s_lshl_b32 s36, s36, 16
11620 ; GFX6-NOHSA-NEXT:    s_and_b32 s6, s6, 0xffff
11621 ; GFX6-NOHSA-NEXT:    s_or_b32 s12, s13, s12
11622 ; GFX6-NOHSA-NEXT:    s_or_b32 s1, s1, s14
11623 ; GFX6-NOHSA-NEXT:    s_or_b32 s13, s16, s15
11624 ; GFX6-NOHSA-NEXT:    s_or_b32 s0, s0, s17
11625 ; GFX6-NOHSA-NEXT:    s_or_b32 s14, s19, s18
11626 ; GFX6-NOHSA-NEXT:    s_or_b32 s3, s3, s20
11627 ; GFX6-NOHSA-NEXT:    s_or_b32 s15, s22, s21
11628 ; GFX6-NOHSA-NEXT:    s_or_b32 s2, s2, s23
11629 ; GFX6-NOHSA-NEXT:    s_or_b32 s16, s25, s24
11630 ; GFX6-NOHSA-NEXT:    s_or_b32 s5, s5, s26
11631 ; GFX6-NOHSA-NEXT:    s_or_b32 s17, s28, s27
11632 ; GFX6-NOHSA-NEXT:    s_or_b32 s18, s31, s30
11633 ; GFX6-NOHSA-NEXT:    s_or_b32 s7, s7, s33
11634 ; GFX6-NOHSA-NEXT:    s_or_b32 s19, s35, s34
11635 ; GFX6-NOHSA-NEXT:    s_or_b32 s6, s6, s36
11636 ; GFX6-NOHSA-NEXT:    s_or_b32 s4, s4, s29
11637 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s6
11638 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s19
11639 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s7
11640 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s18
11641 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:48
11642 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
11643 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s4
11644 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s17
11645 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s5
11646 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s16
11647 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:32
11648 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
11649 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s2
11650 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s15
11651 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s3
11652 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s14
11653 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0 offset:16
11654 ; GFX6-NOHSA-NEXT:    s_waitcnt expcnt(0)
11655 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v0, s0
11656 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v1, s13
11657 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v2, s1
11658 ; GFX6-NOHSA-NEXT:    v_mov_b32_e32 v3, s12
11659 ; GFX6-NOHSA-NEXT:    buffer_store_dwordx4 v[0:3], off, s[8:11], 0
11660 ; GFX6-NOHSA-NEXT:    s_endpgm
11662 ; GFX7-HSA-LABEL: constant_sextload_v32i8_to_v32i16:
11663 ; GFX7-HSA:       ; %bb.0:
11664 ; GFX7-HSA-NEXT:    s_load_dwordx4 s[8:11], s[8:9], 0x0
11665 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
11666 ; GFX7-HSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
11667 ; GFX7-HSA-NEXT:    s_waitcnt lgkmcnt(0)
11668 ; GFX7-HSA-NEXT:    s_ashr_i32 s10, s1, 24
11669 ; GFX7-HSA-NEXT:    s_bfe_i32 s11, s1, 0x80010
11670 ; GFX7-HSA-NEXT:    s_bfe_i32 s12, s1, 0x80008
11671 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s1
11672 ; GFX7-HSA-NEXT:    s_lshl_b32 s10, s10, 16
11673 ; GFX7-HSA-NEXT:    s_and_b32 s11, s11, 0xffff
11674 ; GFX7-HSA-NEXT:    s_lshl_b32 s12, s12, 16
11675 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11676 ; GFX7-HSA-NEXT:    s_ashr_i32 s13, s0, 24
11677 ; GFX7-HSA-NEXT:    s_or_b32 s10, s11, s10
11678 ; GFX7-HSA-NEXT:    s_or_b32 s11, s1, s12
11679 ; GFX7-HSA-NEXT:    s_bfe_i32 s12, s0, 0x80010
11680 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s13, 16
11681 ; GFX7-HSA-NEXT:    s_and_b32 s12, s12, 0xffff
11682 ; GFX7-HSA-NEXT:    s_or_b32 s12, s12, s1
11683 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s0, 0x80008
11684 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s0, s0
11685 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s1, 16
11686 ; GFX7-HSA-NEXT:    s_and_b32 s0, s0, 0xffff
11687 ; GFX7-HSA-NEXT:    s_or_b32 s13, s0, s1
11688 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s3, 24
11689 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s3, 0x80010
11690 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11691 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11692 ; GFX7-HSA-NEXT:    s_or_b32 s14, s1, s0
11693 ; GFX7-HSA-NEXT:    s_bfe_i32 s0, s3, 0x80008
11694 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s3
11695 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11696 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11697 ; GFX7-HSA-NEXT:    s_or_b32 s3, s1, s0
11698 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s2, 24
11699 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s2, 0x80010
11700 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11701 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11702 ; GFX7-HSA-NEXT:    s_or_b32 s15, s1, s0
11703 ; GFX7-HSA-NEXT:    s_bfe_i32 s0, s2, 0x80008
11704 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s2
11705 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11706 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11707 ; GFX7-HSA-NEXT:    s_or_b32 s2, s1, s0
11708 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s5, 24
11709 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s5, 0x80010
11710 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11711 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11712 ; GFX7-HSA-NEXT:    s_or_b32 s16, s1, s0
11713 ; GFX7-HSA-NEXT:    s_bfe_i32 s0, s5, 0x80008
11714 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s5
11715 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11716 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11717 ; GFX7-HSA-NEXT:    s_or_b32 s5, s1, s0
11718 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s4, 24
11719 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s4, 0x80010
11720 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11721 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11722 ; GFX7-HSA-NEXT:    s_or_b32 s17, s1, s0
11723 ; GFX7-HSA-NEXT:    s_bfe_i32 s0, s4, 0x80008
11724 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s1, s4
11725 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11726 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11727 ; GFX7-HSA-NEXT:    s_or_b32 s4, s1, s0
11728 ; GFX7-HSA-NEXT:    s_ashr_i32 s0, s7, 24
11729 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s7, 0x80010
11730 ; GFX7-HSA-NEXT:    s_lshl_b32 s0, s0, 16
11731 ; GFX7-HSA-NEXT:    s_and_b32 s1, s1, 0xffff
11732 ; GFX7-HSA-NEXT:    s_or_b32 s0, s1, s0
11733 ; GFX7-HSA-NEXT:    s_bfe_i32 s1, s7, 0x80008
11734 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s7, s7
11735 ; GFX7-HSA-NEXT:    s_lshl_b32 s1, s1, 16
11736 ; GFX7-HSA-NEXT:    s_and_b32 s7, s7, 0xffff
11737 ; GFX7-HSA-NEXT:    s_or_b32 s1, s7, s1
11738 ; GFX7-HSA-NEXT:    s_ashr_i32 s7, s6, 24
11739 ; GFX7-HSA-NEXT:    s_bfe_i32 s18, s6, 0x80010
11740 ; GFX7-HSA-NEXT:    s_lshl_b32 s7, s7, 16
11741 ; GFX7-HSA-NEXT:    s_and_b32 s18, s18, 0xffff
11742 ; GFX7-HSA-NEXT:    s_or_b32 s7, s18, s7
11743 ; GFX7-HSA-NEXT:    s_bfe_i32 s18, s6, 0x80008
11744 ; GFX7-HSA-NEXT:    s_sext_i32_i8 s6, s6
11745 ; GFX7-HSA-NEXT:    s_lshl_b32 s18, s18, 16
11746 ; GFX7-HSA-NEXT:    s_and_b32 s6, s6, 0xffff
11747 ; GFX7-HSA-NEXT:    s_or_b32 s6, s6, s18
11748 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s0
11749 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 48
11750 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s1
11751 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11752 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
11753 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
11754 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 32
11755 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s6
11756 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s7
11757 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11758 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11759 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
11760 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
11761 ; GFX7-HSA-NEXT:    s_add_u32 s0, s8, 16
11762 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s4
11763 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s17
11764 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s5
11765 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s16
11766 ; GFX7-HSA-NEXT:    s_addc_u32 s1, s9, 0
11767 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11768 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s1
11769 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s2
11770 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s15
11771 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s3
11772 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s14
11773 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s0
11774 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11775 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v4, s8
11776 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v0, s13
11777 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v1, s12
11778 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v2, s11
11779 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v3, s10
11780 ; GFX7-HSA-NEXT:    v_mov_b32_e32 v5, s9
11781 ; GFX7-HSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11782 ; GFX7-HSA-NEXT:    s_endpgm
11784 ; GFX8-NOHSA-LABEL: constant_sextload_v32i8_to_v32i16:
11785 ; GFX8-NOHSA:       ; %bb.0:
11786 ; GFX8-NOHSA-NEXT:    s_load_dwordx4 s[8:11], s[4:5], 0x24
11787 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11788 ; GFX8-NOHSA-NEXT:    s_load_dwordx8 s[0:7], s[10:11], 0x0
11789 ; GFX8-NOHSA-NEXT:    s_waitcnt lgkmcnt(0)
11790 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s17, s1, 16
11791 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s18, s1
11792 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s19, s1, 0x80000
11793 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s1, s1, 16
11794 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s18, s18, 8
11795 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 8
11796 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s17, s17, 0x80000
11797 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s16, s0, 16
11798 ; GFX8-NOHSA-NEXT:    s_and_b32 s18, s18, 0xffff0000
11799 ; GFX8-NOHSA-NEXT:    s_and_b32 s19, 0xffff, s19
11800 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xffff0000
11801 ; GFX8-NOHSA-NEXT:    s_and_b32 s17, 0xffff, s17
11802 ; GFX8-NOHSA-NEXT:    s_or_b32 s18, s19, s18
11803 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s19, s0
11804 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s20, s0, 0x80000
11805 ; GFX8-NOHSA-NEXT:    s_or_b32 s17, s17, s1
11806 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s0, s0, 24
11807 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s16, 0x80000
11808 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11809 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11810 ; GFX8-NOHSA-NEXT:    s_or_b32 s16, s1, s0
11811 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s3
11812 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s19, s19, 8
11813 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11814 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s3, 0x80000
11815 ; GFX8-NOHSA-NEXT:    s_and_b32 s19, s19, 0xffff0000
11816 ; GFX8-NOHSA-NEXT:    s_and_b32 s20, 0xffff, s20
11817 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11818 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11819 ; GFX8-NOHSA-NEXT:    s_or_b32 s19, s20, s19
11820 ; GFX8-NOHSA-NEXT:    s_or_b32 s20, s1, s0
11821 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s2
11822 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11823 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s2, 0x80000
11824 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11825 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11826 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s15, s3, 16
11827 ; GFX8-NOHSA-NEXT:    s_or_b32 s21, s1, s0
11828 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s0, s3, 16
11829 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11830 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s15, 0x80000
11831 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s14, s2, 16
11832 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11833 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11834 ; GFX8-NOHSA-NEXT:    s_or_b32 s3, s1, s0
11835 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s0, s2, 24
11836 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s14, 0x80000
11837 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11838 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11839 ; GFX8-NOHSA-NEXT:    s_or_b32 s2, s1, s0
11840 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s5
11841 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11842 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s5, 0x80000
11843 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11844 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11845 ; GFX8-NOHSA-NEXT:    s_or_b32 s14, s1, s0
11846 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s4
11847 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11848 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s4, 0x80000
11849 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11850 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11851 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s13, s5, 16
11852 ; GFX8-NOHSA-NEXT:    s_or_b32 s15, s1, s0
11853 ; GFX8-NOHSA-NEXT:    s_ashr_i64 s[0:1], s[4:5], 56
11854 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s13, 0x80000
11855 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s12, s4, 16
11856 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11857 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11858 ; GFX8-NOHSA-NEXT:    s_or_b32 s5, s1, s0
11859 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s0, s4, 24
11860 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s12, 0x80000
11861 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 16
11862 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11863 ; GFX8-NOHSA-NEXT:    s_or_b32 s4, s1, s0
11864 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s0, s7
11865 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s0, s0, 8
11866 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s1, s7, 0x80000
11867 ; GFX8-NOHSA-NEXT:    s_and_b32 s0, s0, 0xffff0000
11868 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, 0xffff, s1
11869 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s10, s6, 16
11870 ; GFX8-NOHSA-NEXT:    s_lshr_b32 s11, s7, 16
11871 ; GFX8-NOHSA-NEXT:    s_or_b32 s0, s1, s0
11872 ; GFX8-NOHSA-NEXT:    s_sext_i32_i16 s1, s6
11873 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s7, s7, 16
11874 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s1, s1, 8
11875 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s12, s6, 0x80000
11876 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s7, s7, 8
11877 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s11, s11, 0x80000
11878 ; GFX8-NOHSA-NEXT:    s_ashr_i32 s6, s6, 24
11879 ; GFX8-NOHSA-NEXT:    s_bfe_i32 s10, s10, 0x80000
11880 ; GFX8-NOHSA-NEXT:    s_and_b32 s1, s1, 0xffff0000
11881 ; GFX8-NOHSA-NEXT:    s_and_b32 s12, 0xffff, s12
11882 ; GFX8-NOHSA-NEXT:    s_and_b32 s7, s7, 0xffff0000
11883 ; GFX8-NOHSA-NEXT:    s_and_b32 s11, 0xffff, s11
11884 ; GFX8-NOHSA-NEXT:    s_lshl_b32 s6, s6, 16
11885 ; GFX8-NOHSA-NEXT:    s_and_b32 s10, 0xffff, s10
11886 ; GFX8-NOHSA-NEXT:    s_or_b32 s1, s12, s1
11887 ; GFX8-NOHSA-NEXT:    s_or_b32 s7, s11, s7
11888 ; GFX8-NOHSA-NEXT:    s_or_b32 s6, s10, s6
11889 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s0
11890 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 48
11891 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s1
11892 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11893 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
11894 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
11895 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 32
11896 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s6
11897 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s7
11898 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11899 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11900 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
11901 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
11902 ; GFX8-NOHSA-NEXT:    s_add_u32 s0, s8, 16
11903 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s15
11904 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s4
11905 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s14
11906 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s5
11907 ; GFX8-NOHSA-NEXT:    s_addc_u32 s1, s9, 0
11908 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11909 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s1
11910 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s21
11911 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s2
11912 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s20
11913 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s3
11914 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s0
11915 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11916 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v4, s8
11917 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v0, s19
11918 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v1, s16
11919 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v2, s18
11920 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v3, s17
11921 ; GFX8-NOHSA-NEXT:    v_mov_b32_e32 v5, s9
11922 ; GFX8-NOHSA-NEXT:    flat_store_dwordx4 v[4:5], v[0:3]
11923 ; GFX8-NOHSA-NEXT:    s_endpgm
11925 ; EG-LABEL: constant_sextload_v32i8_to_v32i16:
11926 ; EG:       ; %bb.0:
11927 ; EG-NEXT:    ALU 1, @14, KC0[CB0:0-32], KC1[]
11928 ; EG-NEXT:    TEX 1 @10
11929 ; EG-NEXT:    ALU 104, @16, KC0[], KC1[]
11930 ; EG-NEXT:    ALU 104, @121, KC0[], KC1[]
11931 ; EG-NEXT:    ALU 95, @226, KC0[CB0:0-32], KC1[]
11932 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T36.XYZW, T42.X, 0
11933 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T37.XYZW, T41.X, 0
11934 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T38.XYZW, T40.X, 0
11935 ; EG-NEXT:    MEM_RAT_CACHELESS STORE_RAW T35.XYZW, T39.X, 1
11936 ; EG-NEXT:    CF_END
11937 ; EG-NEXT:    Fetch clause starting at 10:
11938 ; EG-NEXT:     VTX_READ_128 T37.XYZW, T35.X, 16, #1
11939 ; EG-NEXT:     VTX_READ_128 T35.XYZW, T35.X, 0, #1
11940 ; EG-NEXT:    ALU clause starting at 14:
11941 ; EG-NEXT:     MOV * T0.Y, T16.X,
11942 ; EG-NEXT:     MOV * T35.X, KC0[2].Z,
11943 ; EG-NEXT:    ALU clause starting at 16:
11944 ; EG-NEXT:     BFE_INT * T0.W, T37.X, 0.0, literal.x,
11945 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11946 ; EG-NEXT:     AND_INT T0.W, PV.W, literal.x,
11947 ; EG-NEXT:     AND_INT * T1.W, T0.Y, literal.y,
11948 ; EG-NEXT:    65535(9.183409e-41), -65536(nan)
11949 ; EG-NEXT:     OR_INT * T0.W, PS, PV.W,
11950 ; EG-NEXT:     MOV * T16.X, PV.W,
11951 ; EG-NEXT:     MOV T0.Y, PV.X,
11952 ; EG-NEXT:     LSHR * T0.W, T37.X, literal.x,
11953 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11954 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
11955 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
11956 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
11957 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
11958 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11959 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
11960 ; EG-NEXT:     MOV T16.X, PV.W,
11961 ; EG-NEXT:     MOV T0.Y, T17.X,
11962 ; EG-NEXT:     LSHR * T0.W, T37.X, literal.x, BS:VEC_120/SCL_212
11963 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11964 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
11965 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
11966 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
11967 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
11968 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
11969 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
11970 ; EG-NEXT:     MOV * T17.X, PV.W,
11971 ; EG-NEXT:     MOV T0.Y, PV.X,
11972 ; EG-NEXT:     ASHR * T0.W, T37.X, literal.x,
11973 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
11974 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11975 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
11976 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
11977 ; EG-NEXT:     OR_INT * T36.Y, PV.W, PS,
11978 ; EG-NEXT:     MOV T17.X, PV.Y,
11979 ; EG-NEXT:     MOV T0.Y, T12.X,
11980 ; EG-NEXT:     BFE_INT * T0.W, T37.Y, 0.0, literal.x,
11981 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11982 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
11983 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
11984 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
11985 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
11986 ; EG-NEXT:     MOV * T12.X, PV.W,
11987 ; EG-NEXT:     MOV T0.Y, PV.X,
11988 ; EG-NEXT:     LSHR * T0.W, T37.Y, literal.x,
11989 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
11990 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
11991 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
11992 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
11993 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
11994 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
11995 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
11996 ; EG-NEXT:     MOV T12.X, PV.W,
11997 ; EG-NEXT:     MOV T0.Y, T13.X,
11998 ; EG-NEXT:     LSHR * T0.W, T37.Y, literal.x,
11999 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12000 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12001 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12002 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12003 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12004 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12005 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12006 ; EG-NEXT:     MOV * T13.X, PV.W,
12007 ; EG-NEXT:     MOV T0.Y, PV.X,
12008 ; EG-NEXT:     ASHR * T0.W, T37.Y, literal.x,
12009 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12010 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12011 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
12012 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12013 ; EG-NEXT:     OR_INT * T36.W, PV.W, PS,
12014 ; EG-NEXT:     MOV T13.X, PV.W,
12015 ; EG-NEXT:     MOV T0.Y, T8.X,
12016 ; EG-NEXT:     BFE_INT * T0.W, T37.Z, 0.0, literal.x,
12017 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12018 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12019 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12020 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12021 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12022 ; EG-NEXT:     MOV * T8.X, PV.W,
12023 ; EG-NEXT:     MOV T0.Y, PV.X,
12024 ; EG-NEXT:     LSHR * T0.W, T37.Z, literal.x,
12025 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12026 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12027 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12028 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12029 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12030 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12031 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12032 ; EG-NEXT:     MOV T8.X, PV.W,
12033 ; EG-NEXT:     MOV T0.Y, T9.X,
12034 ; EG-NEXT:     LSHR * T0.W, T37.Z, literal.x,
12035 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12036 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12037 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12038 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12039 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12040 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12041 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12042 ; EG-NEXT:     MOV * T9.X, PV.W,
12043 ; EG-NEXT:     MOV T0.Y, PV.X,
12044 ; EG-NEXT:     ASHR * T0.W, T37.Z, literal.x,
12045 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12046 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12047 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
12048 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12049 ; EG-NEXT:    ALU clause starting at 121:
12050 ; EG-NEXT:     OR_INT * T37.Y, T1.W, T0.W,
12051 ; EG-NEXT:     MOV T9.X, PV.Y,
12052 ; EG-NEXT:     MOV T0.Y, T4.X,
12053 ; EG-NEXT:     BFE_INT * T0.W, T37.W, 0.0, literal.x,
12054 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12055 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12056 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12057 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12058 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12059 ; EG-NEXT:     MOV * T4.X, PV.W,
12060 ; EG-NEXT:     MOV T0.Y, PV.X,
12061 ; EG-NEXT:     LSHR * T0.W, T37.W, literal.x,
12062 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12063 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12064 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12065 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12066 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12067 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12068 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12069 ; EG-NEXT:     MOV T4.X, PV.W,
12070 ; EG-NEXT:     MOV T0.Y, T5.X,
12071 ; EG-NEXT:     LSHR * T0.W, T37.W, literal.x,
12072 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12073 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12074 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12075 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12076 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12077 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12078 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12079 ; EG-NEXT:     MOV * T5.X, PV.W,
12080 ; EG-NEXT:     MOV T0.Y, PV.X,
12081 ; EG-NEXT:     ASHR * T0.W, T37.W, literal.x,
12082 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12083 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12084 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
12085 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12086 ; EG-NEXT:     OR_INT * T37.W, PV.W, PS,
12087 ; EG-NEXT:     MOV T5.X, PV.W,
12088 ; EG-NEXT:     MOV T0.Y, T32.X,
12089 ; EG-NEXT:     BFE_INT * T0.W, T35.X, 0.0, literal.x, BS:VEC_120/SCL_212
12090 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12091 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12092 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12093 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12094 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12095 ; EG-NEXT:     MOV * T32.X, PV.W,
12096 ; EG-NEXT:     MOV T0.Y, PV.X,
12097 ; EG-NEXT:     LSHR * T0.W, T35.X, literal.x,
12098 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12099 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12100 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12101 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12102 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12103 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12104 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12105 ; EG-NEXT:     MOV T32.X, PV.W,
12106 ; EG-NEXT:     MOV T0.Y, T33.X,
12107 ; EG-NEXT:     LSHR * T0.W, T35.X, literal.x, BS:VEC_120/SCL_212
12108 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12109 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12110 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12111 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12112 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12113 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12114 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12115 ; EG-NEXT:     MOV * T33.X, PV.W,
12116 ; EG-NEXT:     MOV T0.Y, PV.X,
12117 ; EG-NEXT:     ASHR * T0.W, T35.X, literal.x,
12118 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12119 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12120 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
12121 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12122 ; EG-NEXT:     OR_INT * T38.Y, PV.W, PS,
12123 ; EG-NEXT:     MOV T33.X, PV.Y,
12124 ; EG-NEXT:     MOV T0.Y, T28.X,
12125 ; EG-NEXT:     BFE_INT * T0.W, T35.Y, 0.0, literal.x,
12126 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12127 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12128 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12129 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12130 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12131 ; EG-NEXT:     MOV * T28.X, PV.W,
12132 ; EG-NEXT:     MOV T0.Y, PV.X,
12133 ; EG-NEXT:     LSHR * T0.W, T35.Y, literal.x,
12134 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12135 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12136 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12137 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12138 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12139 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12140 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12141 ; EG-NEXT:     MOV T28.X, PV.W,
12142 ; EG-NEXT:     MOV T0.Y, T29.X,
12143 ; EG-NEXT:     LSHR * T0.W, T35.Y, literal.x,
12144 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12145 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12146 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12147 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12148 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12149 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12150 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12151 ; EG-NEXT:     MOV * T29.X, PV.W,
12152 ; EG-NEXT:     MOV T0.Y, PV.X,
12153 ; EG-NEXT:     ASHR * T0.W, T35.Y, literal.x,
12154 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12155 ; EG-NEXT:    ALU clause starting at 226:
12156 ; EG-NEXT:     AND_INT T1.W, T0.Y, literal.x,
12157 ; EG-NEXT:     LSHL * T0.W, T0.W, literal.y,
12158 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12159 ; EG-NEXT:     OR_INT * T38.W, PV.W, PS,
12160 ; EG-NEXT:     MOV T29.X, PV.W,
12161 ; EG-NEXT:     MOV T0.Y, T24.X,
12162 ; EG-NEXT:     BFE_INT * T0.W, T35.Z, 0.0, literal.x,
12163 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12164 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12165 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12166 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12167 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12168 ; EG-NEXT:     MOV * T24.X, PV.W,
12169 ; EG-NEXT:     MOV T0.Y, PV.X,
12170 ; EG-NEXT:     LSHR * T0.W, T35.Z, literal.x,
12171 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12172 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12173 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12174 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12175 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12176 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12177 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12178 ; EG-NEXT:     MOV T24.X, PV.W,
12179 ; EG-NEXT:     MOV T0.Y, T25.X,
12180 ; EG-NEXT:     LSHR * T0.W, T35.Z, literal.x,
12181 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12182 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12183 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12184 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12185 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12186 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12187 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12188 ; EG-NEXT:     MOV * T25.X, PV.W,
12189 ; EG-NEXT:     MOV T0.Y, PV.X,
12190 ; EG-NEXT:     ASHR * T0.W, T35.Z, literal.x,
12191 ; EG-NEXT:    24(3.363116e-44), 0(0.000000e+00)
12192 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12193 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.y,
12194 ; EG-NEXT:    65535(9.183409e-41), 16(2.242078e-44)
12195 ; EG-NEXT:     OR_INT * T35.Y, PV.W, PS,
12196 ; EG-NEXT:     MOV T25.X, PV.Y,
12197 ; EG-NEXT:     MOV T0.Y, T20.X,
12198 ; EG-NEXT:     BFE_INT * T0.W, T35.W, 0.0, literal.x,
12199 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12200 ; EG-NEXT:     AND_INT T1.W, PV.Y, literal.x,
12201 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.y,
12202 ; EG-NEXT:    -65536(nan), 65535(9.183409e-41)
12203 ; EG-NEXT:     OR_INT * T0.W, PV.W, PS,
12204 ; EG-NEXT:     MOV * T20.X, PV.W,
12205 ; EG-NEXT:     MOV T0.Y, PV.X,
12206 ; EG-NEXT:     LSHR * T0.W, T35.W, literal.x,
12207 ; EG-NEXT:    8(1.121039e-44), 0(0.000000e+00)
12208 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12209 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12210 ; EG-NEXT:    8(1.121039e-44), 65535(9.183409e-41)
12211 ; EG-NEXT:     LSHL * T0.W, PV.W, literal.x,
12212 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12213 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12214 ; EG-NEXT:     MOV T20.X, PV.W,
12215 ; EG-NEXT:     MOV T0.Y, T21.X,
12216 ; EG-NEXT:     LSHR * T0.W, T35.W, literal.x,
12217 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12218 ; EG-NEXT:     BFE_INT T0.W, PV.W, 0.0, literal.x,
12219 ; EG-NEXT:     AND_INT * T1.W, PV.Y, literal.y,
12220 ; EG-NEXT:    8(1.121039e-44), -65536(nan)
12221 ; EG-NEXT:     AND_INT * T0.W, PV.W, literal.x,
12222 ; EG-NEXT:    65535(9.183409e-41), 0(0.000000e+00)
12223 ; EG-NEXT:     OR_INT * T0.W, T1.W, PV.W,
12224 ; EG-NEXT:     MOV * T21.X, PV.W,
12225 ; EG-NEXT:     MOV T0.Y, PV.X,
12226 ; EG-NEXT:     ADD_INT * T0.W, KC0[2].Y, literal.x,
12227 ; EG-NEXT:    16(2.242078e-44), 0(0.000000e+00)
12228 ; EG-NEXT:     LSHR T39.X, PV.W, literal.x,
12229 ; EG-NEXT:     LSHR * T40.X, KC0[2].Y, literal.x,
12230 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
12231 ; EG-NEXT:     ASHR T0.W, T35.W, literal.x,
12232 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.y,
12233 ; EG-NEXT:    24(3.363116e-44), 48(6.726233e-44)
12234 ; EG-NEXT:     LSHR T41.X, PS, literal.x,
12235 ; EG-NEXT:     AND_INT T0.Z, T0.Y, literal.y,
12236 ; EG-NEXT:     LSHL T0.W, PV.W, literal.z,
12237 ; EG-NEXT:     ADD_INT * T1.W, KC0[2].Y, literal.w,
12238 ; EG-NEXT:    2(2.802597e-45), 65535(9.183409e-41)
12239 ; EG-NEXT:    16(2.242078e-44), 32(4.484155e-44)
12240 ; EG-NEXT:     LSHR T42.X, PS, literal.x,
12241 ; EG-NEXT:     OR_INT * T35.W, PV.Z, PV.W,
12242 ; EG-NEXT:    2(2.802597e-45), 0(0.000000e+00)
12243 ; EG-NEXT:     MOV T21.X, PV.W,
12244 ; EG-NEXT:     MOV * T36.X, T16.X,
12245 ; EG-NEXT:     MOV * T36.Z, T12.X,
12246 ; EG-NEXT:     MOV T37.X, T8.X,
12247 ; EG-NEXT:     MOV T37.Z, T4.X, BS:VEC_120/SCL_212
12248 ; EG-NEXT:     MOV * T38.X, T32.X,
12249 ; EG-NEXT:     MOV * T38.Z, T28.X,
12250 ; EG-NEXT:     MOV T35.X, T24.X,
12251 ; EG-NEXT:     MOV * T35.Z, T20.X, BS:VEC_120/SCL_212
12253 ; GFX12-LABEL: constant_sextload_v32i8_to_v32i16:
12254 ; GFX12:       ; %bb.0:
12255 ; GFX12-NEXT:    s_load_b128 s[8:11], s[4:5], 0x24
12256 ; GFX12-NEXT:    s_wait_kmcnt 0x0
12257 ; GFX12-NEXT:    s_load_b256 s[0:7], s[10:11], 0x0
12258 ; GFX12-NEXT:    s_wait_kmcnt 0x0
12259 ; GFX12-NEXT:    s_lshr_b32 s13, s5, 16
12260 ; GFX12-NEXT:    s_lshr_b32 s16, s0, 16
12261 ; GFX12-NEXT:    s_lshr_b32 s17, s1, 16
12262 ; GFX12-NEXT:    s_ashr_i32 s18, s1, 16
12263 ; GFX12-NEXT:    s_bfe_i32 s19, s1, 0x80000
12264 ; GFX12-NEXT:    s_sext_i32_i16 s20, s1
12265 ; GFX12-NEXT:    s_ashr_i32 s21, s0, 24
12266 ; GFX12-NEXT:    s_bfe_i32 s22, s0, 0x80000
12267 ; GFX12-NEXT:    s_sext_i32_i16 s23, s0
12268 ; GFX12-NEXT:    s_ashr_i64 s[0:1], s[4:5], 56
12269 ; GFX12-NEXT:    s_lshr_b32 s12, s4, 16
12270 ; GFX12-NEXT:    s_bfe_i32 s1, s5, 0x80000
12271 ; GFX12-NEXT:    s_sext_i32_i16 s5, s5
12272 ; GFX12-NEXT:    s_bfe_i32 s13, s13, 0x80000
12273 ; GFX12-NEXT:    s_lshr_b32 s5, s5, 8
12274 ; GFX12-NEXT:    s_pack_ll_b32_b16 s0, s13, s0
12275 ; GFX12-NEXT:    s_ashr_i32 s13, s4, 24
12276 ; GFX12-NEXT:    s_bfe_i32 s12, s12, 0x80000
12277 ; GFX12-NEXT:    s_pack_ll_b32_b16 s1, s1, s5
12278 ; GFX12-NEXT:    s_pack_ll_b32_b16 s5, s12, s13
12279 ; GFX12-NEXT:    s_sext_i32_i16 s12, s4
12280 ; GFX12-NEXT:    s_bfe_i32 s4, s4, 0x80000
12281 ; GFX12-NEXT:    s_lshr_b32 s12, s12, 8
12282 ; GFX12-NEXT:    s_ashr_i32 s13, s7, 16
12283 ; GFX12-NEXT:    s_pack_ll_b32_b16 s4, s4, s12
12284 ; GFX12-NEXT:    s_lshr_b32 s12, s13, 8
12285 ; GFX12-NEXT:    s_sext_i32_i16 s13, s7
12286 ; GFX12-NEXT:    s_lshr_b32 s11, s7, 16
12287 ; GFX12-NEXT:    s_bfe_i32 s7, s7, 0x80000
12288 ; GFX12-NEXT:    s_lshr_b32 s13, s13, 8
12289 ; GFX12-NEXT:    s_lshr_b32 s10, s6, 16
12290 ; GFX12-NEXT:    s_bfe_i32 s11, s11, 0x80000
12291 ; GFX12-NEXT:    s_pack_ll_b32_b16 s7, s7, s13
12292 ; GFX12-NEXT:    s_sext_i32_i16 s13, s6
12293 ; GFX12-NEXT:    s_lshr_b32 s14, s2, 16
12294 ; GFX12-NEXT:    s_lshr_b32 s15, s3, 16
12295 ; GFX12-NEXT:    s_ashr_i32 s24, s3, 16
12296 ; GFX12-NEXT:    s_bfe_i32 s25, s3, 0x80000
12297 ; GFX12-NEXT:    s_sext_i32_i16 s3, s3
12298 ; GFX12-NEXT:    s_ashr_i32 s26, s2, 24
12299 ; GFX12-NEXT:    s_bfe_i32 s27, s2, 0x80000
12300 ; GFX12-NEXT:    s_sext_i32_i16 s2, s2
12301 ; GFX12-NEXT:    s_pack_ll_b32_b16 s11, s11, s12
12302 ; GFX12-NEXT:    s_ashr_i32 s12, s6, 24
12303 ; GFX12-NEXT:    s_bfe_i32 s6, s6, 0x80000
12304 ; GFX12-NEXT:    s_lshr_b32 s13, s13, 8
12305 ; GFX12-NEXT:    s_bfe_i32 s10, s10, 0x80000
12306 ; GFX12-NEXT:    s_lshr_b32 s24, s24, 8
12307 ; GFX12-NEXT:    s_bfe_i32 s15, s15, 0x80000
12308 ; GFX12-NEXT:    s_lshr_b32 s3, s3, 8
12309 ; GFX12-NEXT:    s_bfe_i32 s14, s14, 0x80000
12310 ; GFX12-NEXT:    s_lshr_b32 s2, s2, 8
12311 ; GFX12-NEXT:    s_pack_ll_b32_b16 s6, s6, s13
12312 ; GFX12-NEXT:    s_pack_ll_b32_b16 s10, s10, s12
12313 ; GFX12-NEXT:    s_lshr_b32 s18, s18, 8
12314 ; GFX12-NEXT:    s_bfe_i32 s17, s17, 0x80000
12315 ; GFX12-NEXT:    s_lshr_b32 s20, s20, 8
12316 ; GFX12-NEXT:    s_bfe_i32 s16, s16, 0x80000
12317 ; GFX12-NEXT:    s_lshr_b32 s23, s23, 8
12318 ; GFX12-NEXT:    v_dual_mov_b32 v16, 0 :: v_dual_mov_b32 v1, s10
12319 ; GFX12-NEXT:    s_pack_ll_b32_b16 s15, s15, s24
12320 ; GFX12-NEXT:    s_pack_ll_b32_b16 s3, s25, s3
12321 ; GFX12-NEXT:    s_pack_ll_b32_b16 s14, s14, s26
12322 ; GFX12-NEXT:    s_pack_ll_b32_b16 s2, s27, s2
12323 ; GFX12-NEXT:    v_dual_mov_b32 v0, s6 :: v_dual_mov_b32 v3, s11
12324 ; GFX12-NEXT:    v_dual_mov_b32 v2, s7 :: v_dual_mov_b32 v5, s5
12325 ; GFX12-NEXT:    s_pack_ll_b32_b16 s17, s17, s18
12326 ; GFX12-NEXT:    s_pack_ll_b32_b16 s18, s19, s20
12327 ; GFX12-NEXT:    s_pack_ll_b32_b16 s16, s16, s21
12328 ; GFX12-NEXT:    s_pack_ll_b32_b16 s19, s22, s23
12329 ; GFX12-NEXT:    v_dual_mov_b32 v4, s4 :: v_dual_mov_b32 v7, s0
12330 ; GFX12-NEXT:    v_dual_mov_b32 v6, s1 :: v_dual_mov_b32 v9, s14
12331 ; GFX12-NEXT:    v_dual_mov_b32 v8, s2 :: v_dual_mov_b32 v11, s15
12332 ; GFX12-NEXT:    v_dual_mov_b32 v10, s3 :: v_dual_mov_b32 v13, s16
12333 ; GFX12-NEXT:    v_dual_mov_b32 v12, s19 :: v_dual_mov_b32 v15, s17
12334 ; GFX12-NEXT:    v_mov_b32_e32 v14, s18
12335 ; GFX12-NEXT:    s_clause 0x3
12336 ; GFX12-NEXT:    global_store_b128 v16, v[0:3], s[8:9] offset:48
12337 ; GFX12-NEXT:    global_store_b128 v16, v[4:7], s[8:9] offset:32
12338 ; GFX12-NEXT:    global_store_b128 v16, v[8:11], s[8:9] offset:16
12339 ; GFX12-NEXT:    global_store_b128 v16, v[12:15], s[8:9]
12340 ; GFX12-NEXT:    s_endpgm
12341   %load = load <32 x i8>, ptr addrspace(4) %in
12342   %ext = sext <32 x i8> %load to <32 x i16>
12343   store <32 x i16> %ext, ptr addrspace(1) %out
12344   ret void
12347 ; XFUNC-LABEL: {{^}}constant_zextload_v64i8_to_v64i16:
12348 ; define amdgpu_kernel void @constant_zextload_v64i8_to_v64i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
12349 ;   %load = load <64 x i8>, ptr addrspace(4) %in
12350 ;   %ext = zext <64 x i8> %load to <64 x i16>
12351 ;   store <64 x i16> %ext, ptr addrspace(1) %out
12352 ;   ret void
12353 ; }
12355 ; XFUNC-LABEL: {{^}}constant_sextload_v64i8_to_v64i16:
12356 ; define amdgpu_kernel void @constant_sextload_v64i8_to_v64i16(ptr addrspace(1) %out, ptr addrspace(4) %in) #0 {
12357 ;   %load = load <64 x i8>, ptr addrspace(4) %in
12358 ;   %ext = sext <64 x i8> %load to <64 x i16>
12359 ;   store <64 x i16> %ext, ptr addrspace(1) %out
12360 ;   ret void
12361 ; }
12363 attributes #0 = { nounwind }