[rtsan] Add fork/execve interceptors (#117198)
[llvm-project.git] / llvm / test / CodeGen / ARM / usat-with-shift.ll
blobcc3de9d6d340783a3682e7ade148ffb561b4714a
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=armv6-eabi %s -o - | FileCheck %s
3 ; RUN: llc -mtriple=thumbv8.1m.main-arm-none-eabi -mattr=+dsp %s -o - | FileCheck %s
5 define arm_aapcs_vfpcc i32 @usat_lsl(i32 %num){
6 ; CHECK-LABEL:  usat_lsl
7 ; CHECK:        @ %bb.0: @ %entry
8 ; CHECK-NEXT:   usat    r0, #7, r0, lsl #2
9 ; CHECK-NEXT:   bx      lr
10 entry:
11   %shl = shl i32 %num, 2
12   %0 = tail call i32 @llvm.arm.usat(i32 %shl, i32 7)
13   ret i32 %0
16 define arm_aapcs_vfpcc i32 @usat_asr(i32 %num){
17 ; CHECK-LABEL:  usat_asr
18 ; CHECK:        @ %bb.0: @ %entry
19 ; CHECK-NEXT:   usat    r0, #7, r0, asr #2
20 ; CHECK-NEXT:   bx      lr
21 entry:
22   %shr = ashr i32 %num, 2
23   %0 = tail call i32 @llvm.arm.usat(i32 %shr, i32 7)
24   ret i32 %0
27 define arm_aapcs_vfpcc i32 @usat_lsl2(i32 %num){
28 ; CHECK-LABEL: usat_lsl2:
29 ; CHECK:       @ %bb.0: @ %entry
30 ; CHECK-NEXT:    usat r0, #15, r0, lsl #15
31 ; CHECK-NEXT:    bx lr
32 entry:
33   %shl = shl nsw i32 %num, 15
34   %0 = icmp sgt i32 %shl, 0
35   %1 = select i1 %0, i32 %shl, i32 0
36   %2 = icmp slt i32 %1, 32767
37   %3 = select i1 %2, i32 %1, i32 32767
38   ret i32 %3
41 define arm_aapcs_vfpcc i32 @usat_asr2(i32 %num){
42 ; CHECK-LABEL: usat_asr2:
43 ; CHECK:       @ %bb.0: @ %entry
44 ; CHECK-NEXT:    usat r0, #15, r0, asr #15
45 ; CHECK-NEXT:    bx lr
46 entry:
47   %shr = ashr i32 %num, 15
48   %0 = icmp sgt i32 %shr, 0
49   %1 = select i1 %0, i32 %shr, i32 0
50   %2 = icmp slt i32 %1, 32767
51   %3 = select i1 %2, i32 %1, i32 32767
52   ret i32 %3
55 declare i32 @llvm.arm.usat(i32, i32)