1 ; RUN: llc -mattr=addsubiw < %s -march=avr | FileCheck %s
3 define i8 @add8_reg_reg(i8 %a, i8 %b) {
4 ; CHECK-LABEL: add8_reg_reg:
6 %result = add i8 %a, %b
10 define i8 @add8_reg_imm(i8 %a) {
11 ; CHECK-LABEL: add8_reg_imm:
13 %result = add i8 %a, 5
17 define i8 @add8_reg_increment(i8 %a) {
18 ; CHECK-LABEL: add8_reg_increment:
20 %result = add i8 %a, 1
25 define i16 @add16_reg_reg(i16 %a, i16 %b) {
26 ; CHECK-LABEL: add16_reg_reg:
29 %result = add i16 %a, %b
33 define i16 @add16_reg_imm(i16 %a) {
34 ; CHECK-LABEL: add16_reg_imm:
36 %result = add i16 %a, 63
40 define i16 @add16_reg_imm_subi(i16 %a) {
41 ; CHECK-LABEL: add16_reg_imm_subi:
42 ; CHECK: subi r24, 133
43 ; CHECK: sbci r25, 255
44 %result = add i16 %a, 123
48 define i16 @add16_reg_reg_zext(i16 %a, i1 zeroext %b) {
49 ; CHECK-LABEL: add16_reg_reg_zext:
54 %zext = zext i1 %b to i16
55 %result = add i16 %a, %zext
59 define i32 @add32_reg_reg(i32 %a, i32 %b) {
60 ; CHECK-LABEL: add32_reg_reg:
65 %result = add i32 %a, %b
69 define i32 @add32_reg_imm(i32 %a) {
70 ; CHECK-LABEL: add32_reg_imm:
71 ; CHECK: subi r22, 251
72 ; CHECK: sbci r23, 255
73 ; CHECK: sbci r24, 255
74 ; CHECK: sbci r25, 255
75 %result = add i32 %a, 5
79 define i32 @add32_reg_reg_zext(i32 %a, i1 zeroext %b) {
80 ; CHECK-LABEL: add32_reg_reg_zext:
89 %zext = zext i1 %b to i32
90 %result = add i32 %a, %zext
94 define i64 @add64_reg_reg(i64 %a, i64 %b) {
95 ; CHECK-LABEL: add64_reg_reg:
100 ; CHECK: adc r23, r15
101 ; CHECK: adc r24, r16
102 ; CHECK: adc r25, r17
103 %result = add i64 %a, %b
107 define i64 @add64_reg_imm(i64 %a) {
108 ; CHECK-LABEL: add64_reg_imm:
109 ; CHECK: subi r18, 251
110 ; CHECK: sbci r19, 255
111 ; CHECK: sbci r20, 255
112 ; CHECK: sbci r21, 255
113 ; CHECK: sbci r22, 255
114 ; CHECK: sbci r23, 255
115 ; CHECK: sbci r24, 255
116 ; CHECK: sbci r25, 255
117 %result = add i64 %a, 5
121 define i64 @add64_reg_reg_zext(i64 %a, i1 zeroext %b) {
122 ; CHECK-LABEL: add64_reg_reg_zext:
123 ; CHECK: mov r30, r16
127 ; CHECK: add r18, r30
128 ; CHECK: adc r19, r31
129 ; CHECK: adc r20, r26
130 ; CHECK: adc r21, r27
131 ; CHECK: adc r22, r26
132 ; CHECK: adc r23, r27
133 ; CHECK: adc r24, r26
134 ; CHECK: adc r25, r27
135 %zext = zext i1 %b to i64
136 %result = add i64 %a, %zext