[test] Pre-commit llvm.experimental.memset.pattern tests prior to MemoryLocation...
[llvm-project.git] / llvm / test / CodeGen / Hexagon / autohvx / isel-hvx-concat-truncate.ll
blobd3defd8bd382f4a52781a0a21a79b4254a341e2c
1 ; RUN: llc -mtriple=hexagon -hexagon-hvx-widen=32 < %s | FileCheck %s
3 ; Check that this doesn't crash.
4 ; CHECK: memw
6 target datalayout = "e-m:e-p:32:32:32-a:0-n16:32-i64:64:64-i32:32:32-i16:16:16-i1:8:8-f32:32:32-f64:64:64-v32:32:32-v64:64:64-v512:512:512-v1024:1024:1024-v2048:2048:2048"
7 target triple = "hexagon"
9 define dllexport void @f0(ptr %a0) #0 {
10 b0:
11   %v1 = getelementptr inbounds i32, ptr %a0, i32 undef
12   %v3 = load i8, ptr undef, align 1
13   %v4 = insertelement <7 x i8> undef, i8 %v3, i32 0
14   %v5 = shufflevector <7 x i8> %v4, <7 x i8> undef, <7 x i32> zeroinitializer
15   %v6 = zext <7 x i8> %v5 to <7 x i32>
16   %v7 = load <7 x i8>, ptr undef, align 1
17   %v8 = zext <7 x i8> %v7 to <7 x i32>
18   %v9 = mul nsw <7 x i32> %v6, %v8
19   %v10 = add nsw <7 x i32> %v9, zeroinitializer
20   store <7 x i32> %v10, ptr %v1, align 4
21   ret void
24 attributes #0 = { "target-features"="+hvx,+hvx-length128b" }