[Clang] replace 'bitfield' with 'bit-field' for consistency (#117881)
[llvm-project.git] / llvm / test / CodeGen / Hexagon / cext-opt-stack-no-rr.mir
blob150cc073983effa02a92f927a34951624d4df848
1 # RUN: llc -march=hexagon -run-pass hexagon-cext-opt -hexagon-cext-threshold=1 -o - %s | FileCheck %s
3 # Make sure that the stores to the stack slot are not converted into rr forms.
4 # CHECK: %[[REG:[0-9]+]]:intregs = PS_fi %stack.0, 267
5 # CHECK: S2_pstorerbt_io %{{[0-9]+}}, %[[REG]], 0
6 # CHECK: S2_pstorerbt_io %{{[0-9]+}}, %[[REG]], 0
8 ---
9 name: fred
10 stack:
11   - { id: 0, type: default, size: 272, alignment: 4 }
12 body: |
13   bb.0:
14     successors: %bb.1, %bb.2
16     %0:intregs = IMPLICIT_DEF
17     %1:intregs = L2_loadrub_io killed %0:intregs, 0 :: (load (s8) from `ptr undef`, align 2)
18     %2:predregs = C2_cmpeqi %1:intregs, 5
19     %3:intregs = A2_tfrsi 0
20     S2_pstorerbt_io %2:predregs, %stack.0, 267, killed %3:intregs :: (store (s8) into %stack.0)
21     J2_jumpt %2:predregs, %bb.2, implicit-def $pc
23   bb.1:
24     successors: %bb.2
26     %4:predregs = C2_cmpeqi %1:intregs, 6
27     %5:intregs = A2_tfrsi 2
28     S2_pstorerbt_io %4:predregs, %stack.0, 267, killed %5:intregs :: (store (s8) into %stack.0)
30   bb.2:
31     %6:intregs = A2_tfrsi 32968
32     S2_storerh_io %stack.0, 0, killed %6:intregs :: (store (s16) into %stack.0, align 4)
33     PS_jmpret $r31, implicit-def dead $pc
34 ...