[mlir][tensor] fix typo in pad tiling comment
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lasx / ir-instruction / fneg.ll
blob5eb468fc55a0ec6685ad9524d87615a1b6305bb4
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s
4 define void @fneg_v8f32(ptr %res, ptr %a0) nounwind {
5 ; CHECK-LABEL: fneg_v8f32:
6 ; CHECK:       # %bb.0: # %entry
7 ; CHECK-NEXT:    xvld $xr0, $a1, 0
8 ; CHECK-NEXT:    xvbitrevi.w $xr0, $xr0, 31
9 ; CHECK-NEXT:    xvst $xr0, $a0, 0
10 ; CHECK-NEXT:    ret
11 entry:
12   %v0 = load <8 x float>, ptr %a0
13   %v1 = fneg <8 x float> %v0
14   store <8 x float> %v1, ptr %res
15   ret void
17 define void @fneg_v4f64(ptr %res, ptr %a0) nounwind {
18 ; CHECK-LABEL: fneg_v4f64:
19 ; CHECK:       # %bb.0: # %entry
20 ; CHECK-NEXT:    xvld $xr0, $a1, 0
21 ; CHECK-NEXT:    xvbitrevi.d $xr0, $xr0, 63
22 ; CHECK-NEXT:    xvst $xr0, $a0, 0
23 ; CHECK-NEXT:    ret
24 entry:
25   %v0 = load <4 x double>, ptr %a0
26   %v1 = fneg <4 x double> %v0
27   store <4 x double> %v1, ptr %res
28   ret void