[mlir][tensor] fix typo in pad tiling comment
[llvm-project.git] / llvm / test / CodeGen / LoongArch / lasx / ir-instruction / shuffle-as-xvpack.ll
blob2ff9af4069b9bd873fe72248fdfe5a4a5a1b80da
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 5
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx %s -o - | FileCheck %s
4 ;; xvpackev.b
5 define <32 x i8> @shufflevector_pack_ev_v32i8(<32 x i8> %a, <32 x i8> %b) {
6 ; CHECK-LABEL: shufflevector_pack_ev_v32i8:
7 ; CHECK:       # %bb.0:
8 ; CHECK-NEXT:    xvpackev.b $xr0, $xr1, $xr0
9 ; CHECK-NEXT:    ret
10     %c = shufflevector <32 x i8> %a, <32 x i8> %b, <32 x i32> <i32 0, i32 32, i32 2, i32 34, i32 4, i32 36, i32 6, i32 38, i32 8, i32 40, i32 10, i32 42, i32 12, i32 44, i32 14, i32 46,
11                                                                i32 16, i32 48, i32 18, i32 50, i32 20, i32 52, i32 22, i32 54, i32 24, i32 56, i32 26, i32 58, i32 28, i32 60, i32 30, i32 62>
12     ret <32 x i8> %c
15 ;; xvpackev.h
16 define <16 x i16> @shufflevector_pack_ev_v16i16(<16 x i16> %a, <16 x i16> %b) {
17 ; CHECK-LABEL: shufflevector_pack_ev_v16i16:
18 ; CHECK:       # %bb.0:
19 ; CHECK-NEXT:    xvpackev.h $xr0, $xr1, $xr0
20 ; CHECK-NEXT:    ret
21     %c = shufflevector <16 x i16> %a, <16 x i16> %b, <16 x i32> <i32 0, i32 16, i32 2, i32 18, i32 4, i32 20, i32 6, i32 22, i32 8, i32 24, i32 10, i32 26, i32 12, i32 28, i32 14, i32 30>
22     ret <16 x i16> %c
25 ;; xvpackev.w
26 define <8 x i32> @shufflevector_pack_ev_v8i32(<8 x i32> %a, <8 x i32> %b) {
27 ; CHECK-LABEL: shufflevector_pack_ev_v8i32:
28 ; CHECK:       # %bb.0:
29 ; CHECK-NEXT:    xvpackev.w $xr0, $xr1, $xr0
30 ; CHECK-NEXT:    ret
31     %c = shufflevector <8 x i32> %a, <8 x i32> %b, <8 x i32> <i32 0, i32 8, i32 2, i32 10, i32 4, i32 12, i32 6, i32 14>
32     ret <8 x i32> %c
35 ;; xvpickev.d/xvpackev.d/xvilvl.d
36 define <4 x i64> @shufflevector_pack_ev_v4i64(<4 x i64> %a, <4 x i64> %b) {
37 ; CHECK-LABEL: shufflevector_pack_ev_v4i64:
38 ; CHECK:       # %bb.0:
39 ; CHECK-NEXT:    xvpackev.d $xr0, $xr1, $xr0
40 ; CHECK-NEXT:    ret
41     %c = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 4, i32 2, i32 6>
42     ret <4 x i64> %c
45 ;; xvpackev.w
46 define <8 x float> @shufflevector_pack_ev_v8f32(<8 x float> %a, <8 x float> %b) {
47 ; CHECK-LABEL: shufflevector_pack_ev_v8f32:
48 ; CHECK:       # %bb.0:
49 ; CHECK-NEXT:    xvpackev.w $xr0, $xr1, $xr0
50 ; CHECK-NEXT:    ret
51     %c = shufflevector <8 x float> %a, <8 x float> %b, <8 x i32> <i32 0, i32 8, i32 2, i32 10, i32 4, i32 12, i32 6, i32 14>
52     ret <8 x float> %c
55 ;; xvpickev.d/xvpackev.d/xvilvl.d
56 define <4 x double> @shufflevector_pack_ev_v4f64(<4 x double> %a, <4 x double> %b) {
57 ; CHECK-LABEL: shufflevector_pack_ev_v4f64:
58 ; CHECK:       # %bb.0:
59 ; CHECK-NEXT:    xvpackev.d $xr0, $xr1, $xr0
60 ; CHECK-NEXT:    ret
61     %c = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 4, i32 2, i32 6>
62     ret <4 x double> %c
65 ;; xvpackod.b
66 define <32 x i8> @shufflevector_pack_od_v32i8(<32 x i8> %a, <32 x i8> %b) {
67 ; CHECK-LABEL: shufflevector_pack_od_v32i8:
68 ; CHECK:       # %bb.0:
69 ; CHECK-NEXT:    xvpackod.b $xr0, $xr1, $xr0
70 ; CHECK-NEXT:    ret
71     %c = shufflevector <32 x i8> %a, <32 x i8> %b, <32 x i32> <i32 1, i32 33, i32 3, i32 35, i32 5, i32 37, i32 7, i32 39, i32 9, i32 41, i32 11, i32 43, i32 13, i32 45, i32 15, i32 47,
72                                                               i32 17, i32 49, i32 19, i32 51, i32 21, i32 53, i32 23, i32 55, i32 25, i32 57, i32 27, i32 59, i32 29, i32 61, i32 31, i32 63>
73     ret <32 x i8> %c
76 ;; xvpackod.h
77 define <16 x i16> @shufflevector_pack_od_v16i16(<16 x i16> %a, <16 x i16> %b) {
78 ; CHECK-LABEL: shufflevector_pack_od_v16i16:
79 ; CHECK:       # %bb.0:
80 ; CHECK-NEXT:    xvpackod.h $xr0, $xr1, $xr0
81 ; CHECK-NEXT:    ret
82     %c = shufflevector <16 x i16> %a, <16 x i16> %b, <16 x i32> <i32 1, i32 17, i32 3, i32 19, i32 5, i32 21, i32 7, i32 23, i32 9, i32 25, i32 11, i32 27, i32 13, i32 29, i32 15, i32 31>
83     ret <16 x i16> %c
86 ;; xvpackod.w
87 define <8 x i32> @shufflevector_pack_od_v8i32(<8 x i32> %a, <8 x i32> %b) {
88 ; CHECK-LABEL: shufflevector_pack_od_v8i32:
89 ; CHECK:       # %bb.0:
90 ; CHECK-NEXT:    xvpackod.w $xr0, $xr1, $xr0
91 ; CHECK-NEXT:    ret
92     %c = shufflevector <8 x i32> %a, <8 x i32> %b, <8 x i32> <i32 1, i32 9, i32 3, i32 11, i32 5, i32 13, i32 7, i32 15>
93     ret <8 x i32> %c
96 ;; xvpickod.d/xvpackod.d/xvilvh.d
97 define <4 x i64> @shufflodector_pack_od_v4i64(<4 x i64> %a, <4 x i64> %b) {
98 ; CHECK-LABEL: shufflodector_pack_od_v4i64:
99 ; CHECK:       # %bb.0:
100 ; CHECK-NEXT:    xvpackod.d $xr0, $xr1, $xr0
101 ; CHECK-NEXT:    ret
102     %c = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 1, i32 5, i32 3, i32 7>
103     ret <4 x i64> %c
106 ;; xvpackod.w
107 define <8 x float> @shufflodector_pack_od_v8f32(<8 x float> %a, <8 x float> %b) {
108 ; CHECK-LABEL: shufflodector_pack_od_v8f32:
109 ; CHECK:       # %bb.0:
110 ; CHECK-NEXT:    xvpackod.w $xr0, $xr1, $xr0
111 ; CHECK-NEXT:    ret
112     %c = shufflevector <8 x float> %a, <8 x float> %b, <8 x i32> <i32 1, i32 9, i32 3, i32 11, i32 5, i32 13, i32 7, i32 15>
113     ret <8 x float> %c
116 ;; xvpickod.d/xvpackod.d/xvilvh.d
117 define <4 x double> @shufflodector_pack_od_v4f64(<4 x double> %a, <4 x double> %b) {
118 ; CHECK-LABEL: shufflodector_pack_od_v4f64:
119 ; CHECK:       # %bb.0:
120 ; CHECK-NEXT:    xvpackod.d $xr0, $xr1, $xr0
121 ; CHECK-NEXT:    ret
122     %c = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 5, i32 3, i32 7>
123     ret <4 x double> %c