[OpenACC] Enable 'attach' clause for combined constructs
[llvm-project.git] / llvm / test / CodeGen / Mips / bswap.ll
blobace6c3d6021d2d2280b07b6b5bd8322f3f7cb3dd
1 ; RUN: llc  < %s -march=mipsel -mcpu=mips32r2 \
2 ; RUN:   | FileCheck %s -check-prefix=MIPS32
3 ; RUN: llc  < %s -march=mipsel -mcpu=mips32r2 -mattr=+micromips \
4 ; RUN:   | FileCheck %s -check-prefix=MM
5 ; RUN: llc  < %s -march=mips64el -mcpu=mips64r2 \
6 ; RUN:   | FileCheck %s -check-prefix=MIPS64
7 ; RUN: llc  < %s -march=mipsel -mcpu=mips32r2 -mattr=+mips16 \
8 ; RUN:   | FileCheck %s -check-prefix=MIPS16
10 define i32 @bswap32(i32 signext %x) nounwind readnone {
11 entry:
12 ; MIPS32-LABEL: bswap32:
13 ; MIPS32: wsbh $[[R0:[0-9]+]]
14 ; MIPS32: rotr ${{[0-9]+}}, $[[R0]], 16
16 ; MM-LABEL: bswap32:
17 ; MM: wsbh $[[R0:[0-9]+]]
18 ; MM: rotr ${{[0-9]+}}, $[[R0]], 16
20 ; MIPS64-LABEL: bswap32:
21 ; MIPS64: wsbh $[[R0:[0-9]+]]
22 ; MIPS64: rotr ${{[0-9]+}}, $[[R0]], 16
24 ; MIPS16-LABEL: bswap32:
25 ; MIPS16-DAG: srl $[[R0:[0-9]+]], $4, 8
26 ; MIPS16-DAG: li  $[[R4:[0-9]+]], 65280
27 ; MIPS16-DAG: and $[[R0]], $[[R4]]
28 ; MIPS16-DAG: srl $[[R1:[0-9]+]], $4, 24
29 ; MIPS16-DAG: or $[[R1]], $[[R0]]
30 ; MIPS16-DAG: and $[[R4]], $4
31 ; MIPS16-DAG: sll $[[R2:[0-9]+]], $[[R4]], 8
32 ; MIPS16-DAG: sll $[[R3:[0-9]+]], $4, 24
33 ; MIPS16-DAG: or $[[R3]], $[[R2]]
34 ; MIPS16-DAG: or $[[R3]], $[[R1]]
36   %or.3 = call i32 @llvm.bswap.i32(i32 %x)
37   ret i32 %or.3
40 define i64 @bswap64(i64 signext %x) nounwind readnone {
41 entry:
42 ; MIPS32-LABEL: bswap64:
43 ; MIPS32: wsbh $[[R0:[0-9]+]]
44 ; MIPS32: rotr ${{[0-9]+}}, $[[R0]], 16
45 ; MIPS32: wsbh $[[R0:[0-9]+]]
46 ; MIPS32: rotr ${{[0-9]+}}, $[[R0]], 16
48 ; MM-LABEL: bswap64:
49 ; MM: wsbh $[[R0:[0-9]+]]
50 ; MM: rotr ${{[0-9]+}}, $[[R0]], 16
51 ; MM: wsbh $[[R0:[0-9]+]]
52 ; MM: rotr ${{[0-9]+}}, $[[R0]], 16
54 ; MIPS64-LABEL: bswap64:
55 ; MIPS64: dsbh $[[R0:[0-9]+]]
56 ; MIPS64: dshd ${{[0-9]+}}, $[[R0]]
58 ; MIPS16-LABEL: bswap64:
59 ; MIPS16-DAG: srl $[[R0:[0-9]+]], $5, 8
60 ; MIPS16-DAG: li  $[[R4:[0-9]+]], 65280
61 ; MIPS16-DAG: and $[[R0]], $[[R4]]
62 ; MIPS16-DAG: srl $[[R1:[0-9]+]], $5, 24
63 ; MIPS16-DAG: or  $[[R1]], $[[R0]]
64 ; MIPS16-DAG: sll $[[R3:[0-9]+]], $5, 24
65 ; MIPS16-DAG: and $5, $[[R4]]
66 ; MIPS16-DAG: sll $[[R2:[0-9]+]], $5, 8
67 ; MIPS16-DAG: or $[[R0]], $[[R3]]
68 ; MIPS16-DAG: or $[[R0]], $[[R1]]
69 ; MIPS16-DAG: srl $[[R0:[0-9]+]], $4, 8
70 ; MIPS16-DAG: and $[[R0]], $[[R4]]
71 ; MIPS16-DAG: srl $[[R1:[0-9]+]], $4, 24
72 ; MIPS16-DAG: or  $[[R1]], $[[R0]]
73 ; MIPS16-DAG: and $[[R4]], $4
74 ; MIPS16-DAG: sll $[[R2:[0-9]+]], $[[R4]], 8
75 ; MIPS16-DAG: sll $[[R3:[0-9]+]], $4, 24
76 ; MIPS16-DAG: or  $[[R3]], $[[R2]]
77 ; MIPS16-DAG: or  $[[R3]], $[[R1]]
79   %or.7 = call i64 @llvm.bswap.i64(i64 %x)
80   ret i64 %or.7
83 define <4 x i32> @bswapv4i32(<4 x i32> %x) nounwind readnone {
84 entry:
85 ; MIPS32-LABEL: bswapv4i32:
86 ; MIPS32-DAG: wsbh $[[R0:[0-9]+]]
87 ; MIPS32-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
88 ; MIPS32-DAG: wsbh $[[R0:[0-9]+]]
89 ; MIPS32-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
90 ; MIPS32-DAG: wsbh $[[R0:[0-9]+]]
91 ; MIPS32-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
92 ; MIPS32-DAG: wsbh $[[R0:[0-9]+]]
93 ; MIPS32-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
95 ; MM-LABEL: bswapv4i32:
96 ; MM-DAG: wsbh $[[R0:[0-9]+]]
97 ; MM-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
98 ; MM-DAG: wsbh $[[R0:[0-9]+]]
99 ; MM-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
100 ; MM-DAG: wsbh $[[R0:[0-9]+]]
101 ; MM-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
102 ; MM-DAG: wsbh $[[R0:[0-9]+]]
103 ; MM-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
105 ; MIPS64-LABEL: bswapv4i32:
106 ; MIPS64-DAG: wsbh $[[R0:[0-9]+]]
107 ; MIPS64-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
108 ; MIPS64-DAG: wsbh $[[R0:[0-9]+]]
109 ; MIPS64-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
110 ; MIPS64-DAG: wsbh $[[R0:[0-9]+]]
111 ; MIPS64-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
112 ; MIPS64-DAG: wsbh $[[R0:[0-9]+]]
113 ; MIPS64-DAG: rotr ${{[0-9]+}}, $[[R0]], 16
115 ; Don't bother with a MIPS16 version. It's just bswap32 repeated four times and
116 ; would be very long
118   %ret = call <4 x i32> @llvm.bswap.v4i32(<4 x i32> %x)
119   ret <4 x i32> %ret
122 declare i32 @llvm.bswap.i32(i32) nounwind readnone
124 declare i64 @llvm.bswap.i64(i64) nounwind readnone
126 declare <4 x i32> @llvm.bswap.v4i32(<4 x i32>) nounwind readnone