[RISCV] Support f32/f64 libcalls for sin/cos/pow/log/log2/log10/exp/exp2
[llvm-project.git] / llvm / test / CodeGen / PowerPC / inlineasm-copy.ll
blob36fed54ba4efbdfa1e20e8ca56c6170354a9f1f4
1 ; RUN: llc < %s -mtriple=ppc32-- -no-integrated-as -verify-machineinstrs | FileCheck %s
3 ; CHECK-NOT: mr
4 define i32 @test(i32 %Y, i32 %X) {
5 entry:
6         %tmp = tail call i32 asm "foo $0", "=r"( )              ; <i32> [#uses=1]
7         ret i32 %tmp
10 define i32 @test2(i32 %Y, i32 %X) {
11 entry:
12         %tmp1 = tail call i32 asm "foo $0, $1", "=r,r"( i32 %X )                ; <i32> [#uses=1]
13         ret i32 %tmp1
16 ; CHECK: test3
17 define i32 @test3(i32 %Y, i32 %X) {
18 entry:
19         %tmp1 = tail call { i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32, i32 } asm sideeffect "foo $0, $1", "=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,=r,0,1,2,3,4,5,6,7,8,9,10,11,12,13,14,15,16,17,18,19"( i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y, i32 %X, i32 %Y )                ; <i32> [#uses=1]
20        ret i32 1