1 ; Test spilling of GPRs. The tests here assume z10 register pressure,
2 ; without the high words being available.
4 ; RUN: llc < %s -mtriple=s390x-linux-gnu -mcpu=z10 | FileCheck %s
6 ; We need to allocate a 4-byte spill slot, rounded to 8 bytes. The frame
7 ; size should be exactly 160 + 8 = 168.
8 define void @f1(ptr %ptr) {
10 ; CHECK: stmg %r6, %r15, 48(%r15)
11 ; CHECK: aghi %r15, -168
12 ; CHECK-NOT: 160(%r15)
13 ; CHECK: st [[REGISTER:%r[0-9]+]], 164(%r15)
14 ; CHECK-NOT: 160(%r15)
15 ; CHECK: l [[REGISTER]], 164(%r15)
16 ; CHECK-NOT: 160(%r15)
17 ; CHECK: lmg %r6, %r15, 216(%r15)
19 %l0 = load volatile i32, ptr %ptr
20 %l1 = load volatile i32, ptr %ptr
21 %l3 = load volatile i32, ptr %ptr
22 %l4 = load volatile i32, ptr %ptr
23 %l5 = load volatile i32, ptr %ptr
24 %l6 = load volatile i32, ptr %ptr
25 %l7 = load volatile i32, ptr %ptr
26 %l8 = load volatile i32, ptr %ptr
27 %l9 = load volatile i32, ptr %ptr
28 %l10 = load volatile i32, ptr %ptr
29 %l11 = load volatile i32, ptr %ptr
30 %l12 = load volatile i32, ptr %ptr
31 %l13 = load volatile i32, ptr %ptr
32 %l14 = load volatile i32, ptr %ptr
33 %lx = load volatile i32, ptr %ptr
34 store volatile i32 %lx, ptr %ptr
35 store volatile i32 %l14, ptr %ptr
36 store volatile i32 %l13, ptr %ptr
37 store volatile i32 %l12, ptr %ptr
38 store volatile i32 %l11, ptr %ptr
39 store volatile i32 %l10, ptr %ptr
40 store volatile i32 %l9, ptr %ptr
41 store volatile i32 %l8, ptr %ptr
42 store volatile i32 %l7, ptr %ptr
43 store volatile i32 %l6, ptr %ptr
44 store volatile i32 %l5, ptr %ptr
45 store volatile i32 %l4, ptr %ptr
46 store volatile i32 %l3, ptr %ptr
47 store volatile i32 %l1, ptr %ptr
48 store volatile i32 %l0, ptr %ptr
52 ; Same for i64, except that the full spill slot is used.
53 define void @f2(ptr %ptr) {
55 ; CHECK: stmg %r6, %r15, 48(%r15)
56 ; CHECK: aghi %r15, -168
57 ; CHECK: stg [[REGISTER:%r[0-9]+]], 160(%r15)
58 ; CHECK: lg [[REGISTER]], 160(%r15)
59 ; CHECK: lmg %r6, %r15, 216(%r15)
61 %l0 = load volatile i64, ptr %ptr
62 %l1 = load volatile i64, ptr %ptr
63 %l3 = load volatile i64, ptr %ptr
64 %l4 = load volatile i64, ptr %ptr
65 %l5 = load volatile i64, ptr %ptr
66 %l6 = load volatile i64, ptr %ptr
67 %l7 = load volatile i64, ptr %ptr
68 %l8 = load volatile i64, ptr %ptr
69 %l9 = load volatile i64, ptr %ptr
70 %l10 = load volatile i64, ptr %ptr
71 %l11 = load volatile i64, ptr %ptr
72 %l12 = load volatile i64, ptr %ptr
73 %l13 = load volatile i64, ptr %ptr
74 %l14 = load volatile i64, ptr %ptr
75 %lx = load volatile i64, ptr %ptr
76 store volatile i64 %lx, ptr %ptr
77 store volatile i64 %l14, ptr %ptr
78 store volatile i64 %l13, ptr %ptr
79 store volatile i64 %l12, ptr %ptr
80 store volatile i64 %l11, ptr %ptr
81 store volatile i64 %l10, ptr %ptr
82 store volatile i64 %l9, ptr %ptr
83 store volatile i64 %l8, ptr %ptr
84 store volatile i64 %l7, ptr %ptr
85 store volatile i64 %l6, ptr %ptr
86 store volatile i64 %l5, ptr %ptr
87 store volatile i64 %l4, ptr %ptr
88 store volatile i64 %l3, ptr %ptr
89 store volatile i64 %l1, ptr %ptr
90 store volatile i64 %l0, ptr %ptr