[AMDGPU] Mark AGPR tuple implicit in the first instr of AGPR spills. (#115285)
[llvm-project.git] / llvm / test / Transforms / InstCombine / ashr-icmp-minmax-idiom-break.ll
blobc6d6e916b2c7867b3c8aa188a79b1ce5d9c56c1e
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py UTC_ARGS: --version 2
2 ; RUN: opt < %s -passes=instcombine -S | FileCheck %s
4 ; Check we don't have sub-optimal codegen due to min/max idiom breakage.
5 ; On AArch64, these constants are also expensive to materialize,
6 ; and therefore generate poor code vs maintaining the min/max idiom.
8 define i64 @dont_break_minmax_i64(i64 %conv, i64 %conv2) {
9 ; CHECK-LABEL: define i64 @dont_break_minmax_i64
10 ; CHECK-SAME: (i64 [[CONV:%.*]], i64 [[CONV2:%.*]]) {
11 ; CHECK-NEXT:    [[MUL:%.*]] = mul nsw i64 [[CONV]], [[CONV2]]
12 ; CHECK-NEXT:    [[SHR:%.*]] = ashr i64 [[MUL]], 4
13 ; CHECK-NEXT:    [[SPEC_SELECT_I:%.*]] = call i64 @llvm.smin.i64(i64 [[SHR]], i64 348731)
14 ; CHECK-NEXT:    ret i64 [[SPEC_SELECT_I]]
16   %mul = mul nsw i64 %conv, %conv2
17   %shr = ashr i64 %mul, 4
18   %cmp4.i = icmp sgt i64 %shr, 348731
19   %switch.i = icmp ult i1 %cmp4.i, true
20   %spec.select.i = select i1 %switch.i, i64 %shr, i64 348731
21   ret i64 %spec.select.i