[libc++][NFC] Remove trailing whitespace from release notes
[llvm-project.git] / llvm / test / Transforms / LoopStrengthReduce / AMDGPU / preserve-addrspace-assert.ll
blobffb23575879a5d205b571d7be12f018f486e754b
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py UTC_ARGS: --version 5
2 ; RUN: opt -S -mtriple=amdgcn-amd-amdhsa -loop-reduce %s | FileCheck %s
4 ; Test for assert resulting from inconsistent isLegalAddressingMode
5 ; answers when the address space was dropped from the query.
7 target datalayout = "e-p:64:64-p1:64:64-p2:32:32-p3:32:32-p4:64:64-p5:32:32-p6:32:32-p7:160:256:256:32-p8:128:128-i64:64-v16:16-v24:32-v32:32-v48:64-v96:128-v192:256-v256:256-v512:512-v1024:1024-v2048:2048-n32:64-S32-A5"
9 %0 = type { i32, double, i32, float }
12 define amdgpu_kernel void @lsr_crash_preserve_addrspace_unknown_type() #0 {
13 ; CHECK-LABEL: define amdgpu_kernel void @lsr_crash_preserve_addrspace_unknown_type(
14 ; CHECK-SAME: ) #[[ATTR0:[0-9]+]] {
15 ; CHECK-NEXT:  [[BB:.*]]:
16 ; CHECK-NEXT:    br label %[[BB1:.*]]
17 ; CHECK:       [[BB1]]:
18 ; CHECK-NEXT:    [[TMP:%.*]] = phi ptr addrspace(3) [ undef, %[[BB]] ], [ [[TMP18:%.*]], %[[BB17:.*]] ]
19 ; CHECK-NEXT:    [[SCEVGEP1:%.*]] = getelementptr i8, ptr addrspace(3) [[TMP]], i32 8
20 ; CHECK-NEXT:    [[TMP3:%.*]] = load double, ptr addrspace(3) [[SCEVGEP1]], align 8
21 ; CHECK-NEXT:    br label %[[BB4:.*]]
22 ; CHECK:       [[BB4]]:
23 ; CHECK-NEXT:    br i1 false, label %[[BB8:.*]], label %[[BB5:.*]]
24 ; CHECK:       [[BB5]]:
25 ; CHECK-NEXT:    unreachable
26 ; CHECK:       [[BB8]]:
27 ; CHECK-NEXT:    [[TMP10:%.*]] = load i32, ptr addrspace(3) [[TMP]], align 4
28 ; CHECK-NEXT:    [[TMP11:%.*]] = icmp eq i32 0, [[TMP10]]
29 ; CHECK-NEXT:    br i1 [[TMP11]], label %[[BB12:.*]], label %[[BB17]]
30 ; CHECK:       [[BB12]]:
31 ; CHECK-NEXT:    [[SCEVGEP:%.*]] = getelementptr i8, ptr addrspace(3) [[TMP]], i32 16
32 ; CHECK-NEXT:    [[TMP14:%.*]] = load i32, ptr addrspace(3) [[SCEVGEP]], align 4
33 ; CHECK-NEXT:    [[TMP15:%.*]] = icmp eq i32 0, [[TMP14]]
34 ; CHECK-NEXT:    br i1 [[TMP15]], label %[[BB16:.*]], label %[[BB17]]
35 ; CHECK:       [[BB16]]:
36 ; CHECK-NEXT:    unreachable
37 ; CHECK:       [[BB17]]:
38 ; CHECK-NEXT:    [[TMP18]] = getelementptr inbounds [[TMP0:%.*]], ptr addrspace(3) [[TMP]], i64 2
39 ; CHECK-NEXT:    br label %[[BB1]]
41 bb:
42   br label %bb1
44 bb1:                                              ; preds = %bb17, %bb
45   %tmp = phi ptr addrspace(3) [ undef, %bb ], [ %tmp18, %bb17 ]
46   %tmp2 = getelementptr inbounds %0, ptr addrspace(3) %tmp, i64 0, i32 1
47   %tmp3 = load double, ptr addrspace(3) %tmp2, align 8
48   br label %bb4
50 bb4:                                              ; preds = %bb1
51   br i1 false, label %bb8, label %bb5
53 bb5:                                              ; preds = %bb4
54   unreachable
56 bb8:                                              ; preds = %bb4
57   %tmp10 = load i32, ptr addrspace(3) %tmp, align 4
58   %tmp11 = icmp eq i32 0, %tmp10
59   br i1 %tmp11, label %bb12, label %bb17
61 bb12:                                             ; preds = %bb8
62   %tmp13 = getelementptr inbounds %0, ptr addrspace(3) %tmp, i64 0, i32 2
63   %tmp14 = load i32, ptr addrspace(3) %tmp13, align 4
64   %tmp15 = icmp eq i32 0, %tmp14
65   br i1 %tmp15, label %bb16, label %bb17
67 bb16:                                             ; preds = %bb12
68   unreachable
70 bb17:                                             ; preds = %bb12, %bb8
71   %tmp18 = getelementptr inbounds %0, ptr addrspace(3) %tmp, i64 2
72   br label %bb1
75 define void @lsr_crash_preserve_addrspace_unknown_type2(ptr addrspace(5) %array, ptr addrspace(3) %array2) {
76 ; CHECK-LABEL: define void @lsr_crash_preserve_addrspace_unknown_type2(
77 ; CHECK-SAME: ptr addrspace(5) [[ARRAY:%.*]], ptr addrspace(3) [[ARRAY2:%.*]]) {
78 ; CHECK-NEXT:  [[ENTRY:.*]]:
79 ; CHECK-NEXT:    br label %[[FOR_BODY:.*]]
80 ; CHECK:       [[FOR_BODY]]:
81 ; CHECK-NEXT:    [[J:%.*]] = phi i32 [ [[ADD:%.*]], %[[FOR_INC:.*]] ], [ 0, %[[ENTRY]] ]
82 ; CHECK-NEXT:    [[IDX:%.*]] = getelementptr i8, ptr addrspace(5) [[ARRAY]], i32 [[J]]
83 ; CHECK-NEXT:    [[IDX1:%.*]] = getelementptr i8, ptr addrspace(3) [[ARRAY2]], i32 [[J]]
84 ; CHECK-NEXT:    [[T:%.*]] = getelementptr i8, ptr addrspace(5) [[ARRAY]], i32 [[J]]
85 ; CHECK-NEXT:    [[N8:%.*]] = load i8, ptr addrspace(5) [[T]], align 4
86 ; CHECK-NEXT:    [[N7:%.*]] = getelementptr i8, ptr addrspace(5) [[T]], i32 42
87 ; CHECK-NEXT:    [[N9:%.*]] = load i8, ptr addrspace(5) [[N7]], align 4
88 ; CHECK-NEXT:    [[CMP:%.*]] = icmp sgt i32 [[J]], 42
89 ; CHECK-NEXT:    br i1 [[CMP]], label %[[IF_THEN17:.*]], label %[[FOR_INC]]
90 ; CHECK:       [[IF_THEN17]]:
91 ; CHECK-NEXT:    call void @llvm.memcpy.p5.p3.i64(ptr addrspace(5) [[IDX]], ptr addrspace(3) [[IDX1]], i64 42, i1 false)
92 ; CHECK-NEXT:    call void @llvm.memmove.p5.p3.i64(ptr addrspace(5) [[IDX]], ptr addrspace(3) [[IDX1]], i64 42, i1 false)
93 ; CHECK-NEXT:    call void @llvm.memset.p5.i64(ptr addrspace(5) [[IDX]], i8 42, i64 42, i1 false)
94 ; CHECK-NEXT:    br label %[[FOR_INC]]
95 ; CHECK:       [[FOR_INC]]:
96 ; CHECK-NEXT:    [[EXITCOND:%.*]] = icmp eq i1 [[CMP]], true
97 ; CHECK-NEXT:    [[ADD]] = add nuw nsw i32 [[J]], 1
98 ; CHECK-NEXT:    br i1 [[EXITCOND]], label %[[END:.*]], label %[[FOR_BODY]]
99 ; CHECK:       [[END]]:
100 ; CHECK-NEXT:    ret void
102 entry:
103   br label %for.body
105 for.body:                                         ; preds = %entry, %for.inc
106   %j = phi i32 [ %add, %for.inc ], [ 0, %entry ]
107   %idx = getelementptr inbounds i8, ptr addrspace(5) %array, i32 %j
108   %idx1 = getelementptr inbounds i8, ptr addrspace(3) %array2, i32 %j
109   %t = getelementptr inbounds i8, ptr addrspace(5) %array, i32 %j
110   %n8 = load i8, ptr addrspace(5) %t, align 4
111   %n7 = getelementptr inbounds i8, ptr addrspace(5) %t, i32 42
112   %n9 = load i8, ptr addrspace(5) %n7, align 4
113   %cmp = icmp sgt i32 %j, 42
114   %add = add nuw nsw i32 %j, 1
115   br i1 %cmp, label %if.then17, label %for.inc
117 if.then17:                                        ; preds = %for.body
118   call void @llvm.memcpy.p5.p5.i64(ptr addrspace(5) %idx, ptr addrspace(3) %idx1, i64 42, i1 false)
119   call void @llvm.memmove.p5.p5.i64(ptr addrspace(5) %idx, ptr addrspace(3) %idx1, i64 42, i1 false)
120   call void @llvm.memset.p5.i64(ptr addrspace(5) %idx, i8 42, i64 42, i1 false)
121   br label %for.inc
123 for.inc:                                          ; preds = %for.body, %if.then17
124   %exitcond = icmp eq i1 %cmp, 1
125   br i1 %exitcond, label %end, label %for.body
127 end:                                              ; preds = %for.inc
128   ret void
131 declare void @llvm.memcpy.p5.p5.i64(ptr addrspace(5), ptr addrspace(3), i64, i1)
132 declare void @llvm.memmove.p5.p5.i64(ptr addrspace(5), ptr addrspace(3), i64, i1)
133 declare void @llvm.memset.p5.i64(ptr addrspace(5), i8, i64, i1)
135 attributes #0 = { nounwind }
136 attributes #1 = { nounwind readnone }