[AMDGPU] Mark AGPR tuple implicit in the first instr of AGPR spills. (#115285)
[llvm-project.git] / llvm / test / Transforms / LoopVectorize / no-fold-tail-by-masking-iv-external-uses.ll
blob7a3f9df6ec282124c958702bb4f49cf055afabd1
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py UTC_ARGS: --version 4
2 ; RUN: opt < %s -passes=loop-vectorize -force-vector-width=4 -force-vector-interleave=1 -S | FileCheck %s
5 ; The vectorizer should refuse to fold the tail by masking because
6 ; %conv is used outside of the loop. Test for this by checking that
7 ; %n.vec, the vector trip count, is rounded down to the next multiple of
8 ; 4. If folding the tail, it would have been rounded up instead.
9 ; Test case for #76069(https://github.com/llvm/llvm-project/issues/76069).
10 define i32 @test(ptr %arr, i64 %n) {
11 ; CHECK-LABEL: define i32 @test(
12 ; CHECK-SAME: ptr [[ARR:%.*]], i64 [[N:%.*]]) {
13 ; CHECK-NEXT:  entry:
14 ; CHECK-NEXT:    [[CMP1:%.*]] = icmp ugt i64 [[N]], 1
15 ; CHECK-NEXT:    br i1 [[CMP1]], label [[PREHEADER:%.*]], label [[DONE:%.*]]
16 ; CHECK:       preheader:
17 ; CHECK-NEXT:    [[TMP0:%.*]] = add i64 [[N]], -1
18 ; CHECK-NEXT:    [[MIN_ITERS_CHECK:%.*]] = icmp ult i64 [[TMP0]], 4
19 ; CHECK-NEXT:    br i1 [[MIN_ITERS_CHECK]], label [[SCALAR_PH:%.*]], label [[VECTOR_SCEVCHECK:%.*]]
20 ; CHECK:       vector.scevcheck:
21 ; CHECK-NEXT:    [[TMP1:%.*]] = add i64 [[N]], -2
22 ; CHECK-NEXT:    [[TMP2:%.*]] = trunc i64 [[TMP1]] to i8
23 ; CHECK-NEXT:    [[TMP3:%.*]] = add i8 1, [[TMP2]]
24 ; CHECK-NEXT:    [[TMP4:%.*]] = icmp ult i8 [[TMP3]], 1
25 ; CHECK-NEXT:    [[TMP5:%.*]] = icmp ugt i64 [[TMP1]], 255
26 ; CHECK-NEXT:    [[TMP6:%.*]] = or i1 [[TMP4]], [[TMP5]]
27 ; CHECK-NEXT:    [[TMP7:%.*]] = trunc i64 [[TMP1]] to i8
28 ; CHECK-NEXT:    [[TMP8:%.*]] = add i8 2, [[TMP7]]
29 ; CHECK-NEXT:    [[TMP9:%.*]] = icmp ult i8 [[TMP8]], 2
30 ; CHECK-NEXT:    [[TMP10:%.*]] = icmp ugt i64 [[TMP1]], 255
31 ; CHECK-NEXT:    [[TMP11:%.*]] = or i1 [[TMP9]], [[TMP10]]
32 ; CHECK-NEXT:    [[TMP12:%.*]] = or i1 [[TMP6]], [[TMP11]]
33 ; CHECK-NEXT:    br i1 [[TMP12]], label [[SCALAR_PH]], label [[VECTOR_PH:%.*]]
34 ; CHECK:       vector.ph:
35 ; CHECK-NEXT:    [[N_MOD_VF:%.*]] = urem i64 [[TMP0]], 4
36 ; CHECK-NEXT:    [[N_VEC:%.*]] = sub i64 [[TMP0]], [[N_MOD_VF]]
37 ; CHECK-NEXT:    [[IND_END:%.*]] = add i64 1, [[N_VEC]]
38 ; CHECK-NEXT:    [[DOTCAST:%.*]] = trunc i64 [[N_VEC]] to i8
39 ; CHECK-NEXT:    [[IND_END1:%.*]] = add i8 1, [[DOTCAST]]
40 ; CHECK-NEXT:    br label [[VECTOR_BODY:%.*]]
41 ; CHECK:       vector.body:
42 ; CHECK-NEXT:    [[INDEX:%.*]] = phi i64 [ 0, [[VECTOR_PH]] ], [ [[INDEX_NEXT:%.*]], [[VECTOR_BODY]] ]
43 ; CHECK-NEXT:    [[OFFSET_IDX:%.*]] = add i64 1, [[INDEX]]
44 ; CHECK-NEXT:    [[TMP13:%.*]] = add i64 [[OFFSET_IDX]], 0
45 ; CHECK-NEXT:    [[TMP17:%.*]] = add nsw i64 [[TMP13]], -1
46 ; CHECK-NEXT:    [[TMP18:%.*]] = getelementptr inbounds i32, ptr [[ARR]], i64 [[TMP17]]
47 ; CHECK-NEXT:    [[TMP19:%.*]] = getelementptr inbounds i32, ptr [[TMP18]], i32 0
48 ; CHECK-NEXT:    store <4 x i32> splat (i32 65), ptr [[TMP19]], align 4
49 ; CHECK-NEXT:    [[INDEX_NEXT]] = add nuw i64 [[INDEX]], 4
50 ; CHECK-NEXT:    [[TMP20:%.*]] = icmp eq i64 [[INDEX_NEXT]], [[N_VEC]]
51 ; CHECK-NEXT:    br i1 [[TMP20]], label [[MIDDLE_BLOCK:%.*]], label [[VECTOR_BODY]], !llvm.loop [[LOOP0:![0-9]+]]
52 ; CHECK:       middle.block:
53 ; CHECK-NEXT:    [[CMP_N:%.*]] = icmp eq i64 [[TMP0]], [[N_VEC]]
54 ; CHECK-NEXT:    [[IND_ESCAPE:%.*]] = sub i64 [[IND_END]], 1
55 ; CHECK-NEXT:    br i1 [[CMP_N]], label [[LOAD_VAL:%.*]], label [[SCALAR_PH]]
56 ; CHECK:       scalar.ph:
57 ; CHECK-NEXT:    [[BC_RESUME_VAL:%.*]] = phi i64 [ [[IND_END]], [[MIDDLE_BLOCK]] ], [ 1, [[PREHEADER]] ], [ 1, [[VECTOR_SCEVCHECK]] ]
58 ; CHECK-NEXT:    [[BC_RESUME_VAL2:%.*]] = phi i8 [ [[IND_END1]], [[MIDDLE_BLOCK]] ], [ 1, [[PREHEADER]] ], [ 1, [[VECTOR_SCEVCHECK]] ]
59 ; CHECK-NEXT:    br label [[LOOP:%.*]]
60 ; CHECK:       loop:
61 ; CHECK-NEXT:    [[CONV:%.*]] = phi i64 [ [[CONV2:%.*]], [[LOOP]] ], [ [[BC_RESUME_VAL]], [[SCALAR_PH]] ]
62 ; CHECK-NEXT:    [[I:%.*]] = phi i8 [ [[INC:%.*]], [[LOOP]] ], [ [[BC_RESUME_VAL2]], [[SCALAR_PH]] ]
63 ; CHECK-NEXT:    [[SUB:%.*]] = add nsw i64 [[CONV]], -1
64 ; CHECK-NEXT:    [[PTR:%.*]] = getelementptr inbounds i32, ptr [[ARR]], i64 [[SUB]]
65 ; CHECK-NEXT:    store i32 65, ptr [[PTR]], align 4
66 ; CHECK-NEXT:    [[INC]] = add i8 [[I]], 1
67 ; CHECK-NEXT:    [[CONV2]] = zext i8 [[INC]] to i64
68 ; CHECK-NEXT:    [[CMP2:%.*]] = icmp ult i64 [[CONV2]], [[N]]
69 ; CHECK-NEXT:    br i1 [[CMP2]], label [[LOOP]], label [[LOAD_VAL]], !llvm.loop [[LOOP4:![0-9]+]]
70 ; CHECK:       load_val:
71 ; CHECK-NEXT:    [[FINAL:%.*]] = phi i64 [ [[CONV]], [[LOOP]] ], [ [[IND_ESCAPE]], [[MIDDLE_BLOCK]] ]
72 ; CHECK-NEXT:    [[PTR2:%.*]] = getelementptr inbounds i32, ptr [[ARR]], i64 [[FINAL]]
73 ; CHECK-NEXT:    [[VAL:%.*]] = load i32, ptr [[PTR2]], align 4
74 ; CHECK-NEXT:    br label [[DONE]]
75 ; CHECK:       done:
76 ; CHECK-NEXT:    [[VALUE:%.*]] = phi i32 [ [[VAL]], [[LOAD_VAL]] ], [ 0, [[ENTRY:%.*]] ]
77 ; CHECK-NEXT:    ret i32 [[VALUE]]
79 entry:
80   %cmp1 = icmp ugt i64 %n, 1
81   br i1 %cmp1, label %preheader, label %done
83 preheader:
84   br label %loop
86 loop:
87   %conv = phi i64 [ %conv2, %loop ], [ 1, %preheader ]
88   %i = phi i8 [ %inc, %loop ], [ 1, %preheader ]
89   %sub = add nsw i64 %conv, -1
90   %ptr = getelementptr inbounds i32, ptr %arr, i64 %sub
91   store i32 65, ptr %ptr, align 4
92   %inc = add i8 %i, 1
93   %conv2 = zext i8 %inc to i64
94   %cmp2 = icmp ult i64 %conv2, %n
95   br i1 %cmp2, label %loop, label %load_val, !llvm.loop !0
97 load_val:
98   %final = phi i64 [ %conv, %loop ]
99   %ptr2 = getelementptr inbounds i32, ptr %arr, i64 %final
100   %val = load i32, ptr %ptr2, align 4
101   br label %done
103 done:
104   %value = phi i32 [ %val, %load_val ], [ 0, %entry ]
105   ret i32 %value
109 !0 = distinct !{!0, !1, !2, !3}
110 !1 = !{!"llvm.loop.unroll.disable"}
111 !2 = !{!"llvm.loop.vectorize.predicate.enable", i1 true}
112 !3 = !{!"llvm.loop.vectorize.enable", i1 true}
114 ; CHECK: [[LOOP0]] = distinct !{[[LOOP0]], [[META1:![0-9]+]], [[META2:![0-9]+]], [[META3:![0-9]+]]}
115 ; CHECK: [[META1]] = !{!"llvm.loop.unroll.disable"}
116 ; CHECK: [[META2]] = !{!"llvm.loop.isvectorized", i32 1}
117 ; CHECK: [[META3]] = !{!"llvm.loop.unroll.runtime.disable"}
118 ; CHECK: [[LOOP4]] = distinct !{[[LOOP4]], [[META1]], [[META2]]}