[RISCV] Match vcompress during shuffle lowering (#117748)
[llvm-project.git] / llvm / test / Transforms / SimplifyCFG / branch-cond-prop.ll
blob1dc45a04461f97a7e268bcc441adc0ab033974d7
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py
2 ; RUN: opt < %s -passes=simplifycfg -simplifycfg-require-and-preserve-domtree=1 -S | FileCheck %s
4 declare void @bar()
6 define void @test(i32 %X, i32 %Y) {
7 ; CHECK-LABEL: @test(
8 ; CHECK-NEXT:  entry:
9 ; CHECK-NEXT:    [[TMP_2:%.*]] = icmp slt i32 [[X:%.*]], [[Y:%.*]]
10 ; CHECK-NEXT:    ret void
12 entry:
13   %tmp.2 = icmp slt i32 %X, %Y            ; <i1> [#uses=2]
14   br i1 %tmp.2, label %shortcirc_next, label %UnifiedReturnBlock
15 shortcirc_next:         ; preds = %entry
16   br i1 %tmp.2, label %UnifiedReturnBlock, label %then
17 then:           ; preds = %shortcirc_next
18   call void @bar( )
19   ret void
20 UnifiedReturnBlock:             ; preds = %shortcirc_next, %entry
21   ret void