[clang][Driver] Support simplified triple versions for config files (#111387)
[llvm-project.git] / mlir / test / Dialect / X86Vector / legalize-for-llvm.mlir
blob8b9006395fdfe461e5682134af7b35b221936070
1 // RUN: mlir-opt %s -convert-vector-to-llvm="enable-x86vector" | mlir-opt | FileCheck %s
3 // CHECK-LABEL: func @avx512_mask_rndscale
4 func.func @avx512_mask_rndscale(%a: vector<16xf32>, %b: vector<8xf64>, %i32: i32, %i16: i16, %i8: i8)
5   -> (vector<16xf32>, vector<8xf64>, vector<16xf32>, vector<8xf64>)
7   // CHECK: x86vector.avx512.intr.mask.rndscale.ps.512
8   %0 = x86vector.avx512.mask.rndscale %a, %i32, %a, %i16, %i32: vector<16xf32>
9   // CHECK: x86vector.avx512.intr.mask.rndscale.pd.512
10   %1 = x86vector.avx512.mask.rndscale %b, %i32, %b, %i8, %i32: vector<8xf64>
12   // CHECK: x86vector.avx512.intr.mask.scalef.ps.512
13   %2 = x86vector.avx512.mask.scalef %a, %a, %a, %i16, %i32: vector<16xf32>
14   // CHECK: x86vector.avx512.intr.mask.scalef.pd.512
15   %3 = x86vector.avx512.mask.scalef %b, %b, %b, %i8, %i32: vector<8xf64>
17   // Keep results alive.
18   return %0, %1, %2, %3 : vector<16xf32>, vector<8xf64>, vector<16xf32>, vector<8xf64>
21 // CHECK-LABEL: func @avx512_mask_compress
22 func.func @avx512_mask_compress(%k1: vector<16xi1>, %a1: vector<16xf32>,
23                            %k2: vector<8xi1>, %a2: vector<8xi64>)
24   -> (vector<16xf32>, vector<16xf32>, vector<8xi64>)
26   // CHECK: x86vector.avx512.intr.mask.compress
27   %0 = x86vector.avx512.mask.compress %k1, %a1 : vector<16xf32>
28   // CHECK: x86vector.avx512.intr.mask.compress
29   %1 = x86vector.avx512.mask.compress %k1, %a1 {constant_src = dense<5.0> : vector<16xf32>} : vector<16xf32>
30   // CHECK: x86vector.avx512.intr.mask.compress
31   %2 = x86vector.avx512.mask.compress %k2, %a2, %a2 : vector<8xi64>, vector<8xi64>
32   return %0, %1, %2 : vector<16xf32>, vector<16xf32>, vector<8xi64>
35 // CHECK-LABEL: func @avx512_vp2intersect
36 func.func @avx512_vp2intersect(%a: vector<16xi32>, %b: vector<8xi64>)
37   -> (vector<16xi1>, vector<16xi1>, vector<8xi1>, vector<8xi1>)
39   // CHECK: x86vector.avx512.intr.vp2intersect.d.512
40   %0, %1 = x86vector.avx512.vp2intersect %a, %a : vector<16xi32>
41   // CHECK: x86vector.avx512.intr.vp2intersect.q.512
42   %2, %3 = x86vector.avx512.vp2intersect %b, %b : vector<8xi64>
43   return %0, %1, %2, %3 : vector<16xi1>, vector<16xi1>, vector<8xi1>, vector<8xi1>
46 // CHECK-LABEL: func @avx_rsqrt
47 func.func @avx_rsqrt(%a: vector<8xf32>) -> (vector<8xf32>)
49   // CHECK: x86vector.avx.intr.rsqrt.ps.256
50   %0 = x86vector.avx.rsqrt %a : vector<8xf32>
51   return %0 : vector<8xf32>
54 // CHECK-LABEL: func @avx_dot
55 func.func @avx_dot(%a: vector<8xf32>, %b: vector<8xf32>) -> (vector<8xf32>)
57   // CHECK: x86vector.avx.intr.dp.ps.256
58   %0 = x86vector.avx.intr.dot %a, %b : vector<8xf32>
59   return %0 : vector<8xf32>