[clang][modules] Don't prevent translation of FW_Private includes when explicitly...
[llvm-project.git] / llvm / test / CodeGen / AArch64 / sve-streaming-mode-fixed-length-fp-vselect.ll
blobee8704284def5ff96b4714dc3df462967de5a25c
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mattr=+sve -force-streaming-compatible-sve  < %s | FileCheck %s
3 ; RUN: llc -mattr=+sme -force-streaming-compatible-sve  < %s | FileCheck %s
5 target triple = "aarch64-unknown-linux-gnu"
7 define <2 x half> @select_v2f16(<2 x half> %op1, <2 x half> %op2, <2 x i1> %mask) {
8 ; CHECK-LABEL: select_v2f16:
9 ; CHECK:       // %bb.0:
10 ; CHECK-NEXT:    sub sp, sp, #16
11 ; CHECK-NEXT:    .cfi_def_cfa_offset 16
12 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
13 ; CHECK-NEXT:    mov z3.s, z2.s[1]
14 ; CHECK-NEXT:    fmov w8, s2
15 ; CHECK-NEXT:    // kill: def $d0 killed $d0 def $z0
16 ; CHECK-NEXT:    // kill: def $d1 killed $d1 def $z1
17 ; CHECK-NEXT:    ptrue p0.h
18 ; CHECK-NEXT:    strh w8, [sp, #8]
19 ; CHECK-NEXT:    fmov w8, s3
20 ; CHECK-NEXT:    strh w8, [sp, #10]
21 ; CHECK-NEXT:    ldr d2, [sp, #8]
22 ; CHECK-NEXT:    lsl z2.h, z2.h, #15
23 ; CHECK-NEXT:    asr z2.h, z2.h, #15
24 ; CHECK-NEXT:    and z2.h, z2.h, #0x1
25 ; CHECK-NEXT:    cmpne p0.h, p0/z, z2.h, #0
26 ; CHECK-NEXT:    sel z0.h, p0, z0.h, z1.h
27 ; CHECK-NEXT:    // kill: def $d0 killed $d0 killed $z0
28 ; CHECK-NEXT:    add sp, sp, #16
29 ; CHECK-NEXT:    ret
30   %sel = select <2 x i1> %mask, <2 x half> %op1, <2 x half> %op2
31   ret <2 x half> %sel
34 define <4 x half> @select_v4f16(<4 x half> %op1, <4 x half> %op2, <4 x i1> %mask) {
35 ; CHECK-LABEL: select_v4f16:
36 ; CHECK:       // %bb.0:
37 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
38 ; CHECK-NEXT:    ptrue p0.h
39 ; CHECK-NEXT:    // kill: def $d0 killed $d0 def $z0
40 ; CHECK-NEXT:    // kill: def $d1 killed $d1 def $z1
41 ; CHECK-NEXT:    lsl z2.h, z2.h, #15
42 ; CHECK-NEXT:    asr z2.h, z2.h, #15
43 ; CHECK-NEXT:    and z2.h, z2.h, #0x1
44 ; CHECK-NEXT:    cmpne p0.h, p0/z, z2.h, #0
45 ; CHECK-NEXT:    sel z0.h, p0, z0.h, z1.h
46 ; CHECK-NEXT:    // kill: def $d0 killed $d0 killed $z0
47 ; CHECK-NEXT:    ret
48   %sel = select <4 x i1> %mask, <4 x half> %op1, <4 x half> %op2
49   ret <4 x half> %sel
52 define <8 x half> @select_v8f16(<8 x half> %op1, <8 x half> %op2, <8 x i1> %mask) {
53 ; CHECK-LABEL: select_v8f16:
54 ; CHECK:       // %bb.0:
55 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
56 ; CHECK-NEXT:    ptrue p0.h
57 ; CHECK-NEXT:    // kill: def $q0 killed $q0 def $z0
58 ; CHECK-NEXT:    // kill: def $q1 killed $q1 def $z1
59 ; CHECK-NEXT:    uunpklo z2.h, z2.b
60 ; CHECK-NEXT:    lsl z2.h, z2.h, #15
61 ; CHECK-NEXT:    asr z2.h, z2.h, #15
62 ; CHECK-NEXT:    and z2.h, z2.h, #0x1
63 ; CHECK-NEXT:    cmpne p0.h, p0/z, z2.h, #0
64 ; CHECK-NEXT:    sel z0.h, p0, z0.h, z1.h
65 ; CHECK-NEXT:    // kill: def $q0 killed $q0 killed $z0
66 ; CHECK-NEXT:    ret
67   %sel = select <8 x i1> %mask, <8 x half> %op1, <8 x half> %op2
68   ret <8 x half> %sel
71 define void @select_v16f16(ptr %a, ptr %b) {
72 ; CHECK-LABEL: select_v16f16:
73 ; CHECK:       // %bb.0:
74 ; CHECK-NEXT:    ptrue p0.h, vl8
75 ; CHECK-NEXT:    ldp q0, q2, [x0]
76 ; CHECK-NEXT:    ldp q1, q3, [x1]
77 ; CHECK-NEXT:    fcmeq p1.h, p0/z, z0.h, z1.h
78 ; CHECK-NEXT:    fcmeq p0.h, p0/z, z2.h, z3.h
79 ; CHECK-NEXT:    sel z0.h, p1, z0.h, z1.h
80 ; CHECK-NEXT:    sel z1.h, p0, z2.h, z3.h
81 ; CHECK-NEXT:    stp q0, q1, [x0]
82 ; CHECK-NEXT:    ret
83   %op1 = load <16 x half>, ptr %a
84   %op2 = load <16 x half>, ptr %b
85   %mask = fcmp oeq <16 x half> %op1, %op2
86   %sel = select <16 x i1> %mask, <16 x half> %op1, <16 x half> %op2
87   store <16 x half> %sel, ptr %a
88   ret void
91 define <2 x float> @select_v2f32(<2 x float> %op1, <2 x float> %op2, <2 x i1> %mask) {
92 ; CHECK-LABEL: select_v2f32:
93 ; CHECK:       // %bb.0:
94 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
95 ; CHECK-NEXT:    ptrue p0.s
96 ; CHECK-NEXT:    // kill: def $d0 killed $d0 def $z0
97 ; CHECK-NEXT:    // kill: def $d1 killed $d1 def $z1
98 ; CHECK-NEXT:    lsl z2.s, z2.s, #31
99 ; CHECK-NEXT:    asr z2.s, z2.s, #31
100 ; CHECK-NEXT:    and z2.s, z2.s, #0x1
101 ; CHECK-NEXT:    cmpne p0.s, p0/z, z2.s, #0
102 ; CHECK-NEXT:    sel z0.s, p0, z0.s, z1.s
103 ; CHECK-NEXT:    // kill: def $d0 killed $d0 killed $z0
104 ; CHECK-NEXT:    ret
105   %sel = select <2 x i1> %mask, <2 x float> %op1, <2 x float> %op2
106   ret <2 x float> %sel
109 define <4 x float> @select_v4f32(<4 x float> %op1, <4 x float> %op2, <4 x i1> %mask) {
110 ; CHECK-LABEL: select_v4f32:
111 ; CHECK:       // %bb.0:
112 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
113 ; CHECK-NEXT:    ptrue p0.s
114 ; CHECK-NEXT:    // kill: def $q0 killed $q0 def $z0
115 ; CHECK-NEXT:    // kill: def $q1 killed $q1 def $z1
116 ; CHECK-NEXT:    uunpklo z2.s, z2.h
117 ; CHECK-NEXT:    lsl z2.s, z2.s, #31
118 ; CHECK-NEXT:    asr z2.s, z2.s, #31
119 ; CHECK-NEXT:    and z2.s, z2.s, #0x1
120 ; CHECK-NEXT:    cmpne p0.s, p0/z, z2.s, #0
121 ; CHECK-NEXT:    sel z0.s, p0, z0.s, z1.s
122 ; CHECK-NEXT:    // kill: def $q0 killed $q0 killed $z0
123 ; CHECK-NEXT:    ret
124   %sel = select <4 x i1> %mask, <4 x float> %op1, <4 x float> %op2
125   ret <4 x float> %sel
128 define void @select_v8f32(ptr %a, ptr %b) {
129 ; CHECK-LABEL: select_v8f32:
130 ; CHECK:       // %bb.0:
131 ; CHECK-NEXT:    ptrue p0.s, vl4
132 ; CHECK-NEXT:    ldp q0, q2, [x0]
133 ; CHECK-NEXT:    ldp q1, q3, [x1]
134 ; CHECK-NEXT:    fcmeq p1.s, p0/z, z0.s, z1.s
135 ; CHECK-NEXT:    fcmeq p0.s, p0/z, z2.s, z3.s
136 ; CHECK-NEXT:    sel z0.s, p1, z0.s, z1.s
137 ; CHECK-NEXT:    sel z1.s, p0, z2.s, z3.s
138 ; CHECK-NEXT:    stp q0, q1, [x0]
139 ; CHECK-NEXT:    ret
140   %op1 = load <8 x float>, ptr %a
141   %op2 = load <8 x float>, ptr %b
142   %mask = fcmp oeq <8 x float> %op1, %op2
143   %sel = select <8 x i1> %mask, <8 x float> %op1, <8 x float> %op2
144   store <8 x float> %sel, ptr %a
145   ret void
148 define <1 x double> @select_v1f64(<1 x double> %op1, <1 x double> %op2, <1 x i1> %mask) {
149 ; CHECK-LABEL: select_v1f64:
150 ; CHECK:       // %bb.0:
151 ; CHECK-NEXT:    tst w0, #0x1
152 ; CHECK-NEXT:    // kill: def $d1 killed $d1 def $z1
153 ; CHECK-NEXT:    // kill: def $d0 killed $d0 def $z0
154 ; CHECK-NEXT:    csetm x8, ne
155 ; CHECK-NEXT:    mvn x9, x8
156 ; CHECK-NEXT:    mov z2.d, x8
157 ; CHECK-NEXT:    mov z3.d, x9
158 ; CHECK-NEXT:    and z0.d, z0.d, z2.d
159 ; CHECK-NEXT:    and z1.d, z1.d, z3.d
160 ; CHECK-NEXT:    orr z0.d, z0.d, z1.d
161 ; CHECK-NEXT:    // kill: def $d0 killed $d0 killed $z0
162 ; CHECK-NEXT:    ret
163   %sel = select <1 x i1> %mask, <1 x double> %op1, <1 x double> %op2
164   ret <1 x double> %sel
167 define <2 x double> @select_v2f64(<2 x double> %op1, <2 x double> %op2, <2 x i1> %mask) {
168 ; CHECK-LABEL: select_v2f64:
169 ; CHECK:       // %bb.0:
170 ; CHECK-NEXT:    // kill: def $d2 killed $d2 def $z2
171 ; CHECK-NEXT:    ptrue p0.d
172 ; CHECK-NEXT:    // kill: def $q0 killed $q0 def $z0
173 ; CHECK-NEXT:    // kill: def $q1 killed $q1 def $z1
174 ; CHECK-NEXT:    uunpklo z2.d, z2.s
175 ; CHECK-NEXT:    lsl z2.d, z2.d, #63
176 ; CHECK-NEXT:    asr z2.d, z2.d, #63
177 ; CHECK-NEXT:    and z2.d, z2.d, #0x1
178 ; CHECK-NEXT:    cmpne p0.d, p0/z, z2.d, #0
179 ; CHECK-NEXT:    sel z0.d, p0, z0.d, z1.d
180 ; CHECK-NEXT:    // kill: def $q0 killed $q0 killed $z0
181 ; CHECK-NEXT:    ret
182   %sel = select <2 x i1> %mask, <2 x double> %op1, <2 x double> %op2
183   ret <2 x double> %sel
186 define void @select_v4f64(ptr %a, ptr %b) {
187 ; CHECK-LABEL: select_v4f64:
188 ; CHECK:       // %bb.0:
189 ; CHECK-NEXT:    ptrue p0.d, vl2
190 ; CHECK-NEXT:    ldp q0, q2, [x0]
191 ; CHECK-NEXT:    ldp q1, q3, [x1]
192 ; CHECK-NEXT:    fcmeq p1.d, p0/z, z0.d, z1.d
193 ; CHECK-NEXT:    fcmeq p0.d, p0/z, z2.d, z3.d
194 ; CHECK-NEXT:    sel z0.d, p1, z0.d, z1.d
195 ; CHECK-NEXT:    sel z1.d, p0, z2.d, z3.d
196 ; CHECK-NEXT:    stp q0, q1, [x0]
197 ; CHECK-NEXT:    ret
198   %op1 = load <4 x double>, ptr %a
199   %op2 = load <4 x double>, ptr %b
200   %mask = fcmp oeq <4 x double> %op1, %op2
201   %sel = select <4 x i1> %mask, <4 x double> %op1, <4 x double> %op2
202   store <4 x double> %sel, ptr %a
203   ret void