[clang][modules] Don't prevent translation of FW_Private includes when explicitly...
[llvm-project.git] / llvm / test / CodeGen / Hexagon / v60-haar-postinc.ll
blob9198177772185b231b20f429f158194734a88561
1 ; RUN: llc -march=hexagon -O2 < %s | FileCheck %s
3 ; CHECK: vmem(r{{[0-9]+}}++#1)
4 ; CHECK: vmem(r{{[0-9]+}}++#1)
5 ; CHECK: vmem(r{{[0-9]+}}++#1)
6 ; CHECK: vmem(r{{[0-9]+}}++#1)
8 target triple = "hexagon"
10 ; Function Attrs: nounwind
11 define void @f0(ptr nocapture readonly %a0, i32 %a1, i32 %a2, i32 %a3, ptr nocapture %a4, i32 %a5) #0 {
12 b0:
13   %v0 = ashr i32 %a3, 2
14   %v1 = ashr i32 %a3, 1
15   %v2 = add i32 %v1, %v0
16   %v3 = icmp sgt i32 %a2, 0
17   br i1 %v3, label %b1, label %b8
19 b1:                                               ; preds = %b0
20   %v4 = sdiv i32 %a1, 64
21   %v5 = icmp sgt i32 %a1, 63
22   br label %b2
24 b2:                                               ; preds = %b6, %b1
25   %v6 = phi i32 [ 0, %b1 ], [ %v56, %b6 ]
26   %v7 = ashr exact i32 %v6, 1
27   %v8 = mul nsw i32 %v7, %a3
28   br i1 %v5, label %b3, label %b6
30 b3:                                               ; preds = %b2
31   %v9 = add nsw i32 %v6, 1
32   %v10 = mul nsw i32 %v9, %a5
33   %v11 = mul nsw i32 %v6, %a5
34   %v12 = add i32 %v2, %v8
35   %v13 = add i32 %v8, %v0
36   %v14 = add i32 %v8, %v1
37   %v15 = getelementptr inbounds i8, ptr %a4, i32 %v10
38   %v16 = getelementptr inbounds i8, ptr %a4, i32 %v11
39   %v17 = getelementptr inbounds i16, ptr %a0, i32 %v12
40   %v18 = getelementptr inbounds i16, ptr %a0, i32 %v13
41   %v19 = getelementptr inbounds i16, ptr %a0, i32 %v14
42   %v20 = getelementptr inbounds i16, ptr %a0, i32 %v8
43   br label %b4
45 b4:                                               ; preds = %b4, %b3
46   %v27 = phi i32 [ 0, %b3 ], [ %v54, %b4 ]
47   %v28 = phi ptr [ %v20, %b3 ], [ %v34, %b4 ]
48   %v29 = phi ptr [ %v19, %b3 ], [ %v36, %b4 ]
49   %v30 = phi ptr [ %v18, %b3 ], [ %v38, %b4 ]
50   %v31 = phi ptr [ %v17, %b3 ], [ %v40, %b4 ]
51   %v32 = phi ptr [ %v15, %b3 ], [ %v53, %b4 ]
52   %v33 = phi ptr [ %v16, %b3 ], [ %v52, %b4 ]
53   %v34 = getelementptr inbounds <16 x i32>, ptr %v28, i32 1
54   %v35 = load <16 x i32>, ptr %v28, align 64, !tbaa !0
55   %v36 = getelementptr inbounds <16 x i32>, ptr %v29, i32 1
56   %v37 = load <16 x i32>, ptr %v29, align 64, !tbaa !0
57   %v38 = getelementptr inbounds <16 x i32>, ptr %v30, i32 1
58   %v39 = load <16 x i32>, ptr %v30, align 64, !tbaa !0
59   %v40 = getelementptr inbounds <16 x i32>, ptr %v31, i32 1
60   %v41 = load <16 x i32>, ptr %v31, align 64, !tbaa !0
61   %v42 = tail call <16 x i32> @llvm.hexagon.V6.vaddh(<16 x i32> %v35, <16 x i32> %v37)
62   %v43 = tail call <16 x i32> @llvm.hexagon.V6.vsubh(<16 x i32> %v35, <16 x i32> %v37)
63   %v44 = tail call <16 x i32> @llvm.hexagon.V6.vaddh(<16 x i32> %v39, <16 x i32> %v41)
64   %v45 = tail call <16 x i32> @llvm.hexagon.V6.vsubh(<16 x i32> %v39, <16 x i32> %v41)
65   %v46 = tail call <16 x i32> @llvm.hexagon.V6.vavgh(<16 x i32> %v42, <16 x i32> %v44)
66   %v47 = tail call <16 x i32> @llvm.hexagon.V6.vnavgh(<16 x i32> %v42, <16 x i32> %v44)
67   %v48 = tail call <16 x i32> @llvm.hexagon.V6.vavgh(<16 x i32> %v43, <16 x i32> %v45)
68   %v49 = tail call <16 x i32> @llvm.hexagon.V6.vnavgh(<16 x i32> %v43, <16 x i32> %v45)
69   %v50 = tail call <16 x i32> @llvm.hexagon.V6.vsathub(<16 x i32> %v47, <16 x i32> %v46)
70   %v51 = tail call <16 x i32> @llvm.hexagon.V6.vsathub(<16 x i32> %v49, <16 x i32> %v48)
71   %v52 = getelementptr inbounds <16 x i32>, ptr %v33, i32 1
72   store <16 x i32> %v50, ptr %v33, align 64, !tbaa !0
73   %v53 = getelementptr inbounds <16 x i32>, ptr %v32, i32 1
74   store <16 x i32> %v51, ptr %v32, align 64, !tbaa !0
75   %v54 = add nsw i32 %v27, 1
76   %v55 = icmp slt i32 %v54, %v4
77   br i1 %v55, label %b4, label %b5
79 b5:                                               ; preds = %b4
80   br label %b6
82 b6:                                               ; preds = %b5, %b2
83   %v56 = add nsw i32 %v6, 2
84   %v57 = icmp slt i32 %v56, %a2
85   br i1 %v57, label %b2, label %b7
87 b7:                                               ; preds = %b6
88   br label %b8
90 b8:                                               ; preds = %b7, %b0
91   ret void
94 ; Function Attrs: nounwind readnone
95 declare <16 x i32> @llvm.hexagon.V6.vaddh(<16 x i32>, <16 x i32>) #1
97 ; Function Attrs: nounwind readnone
98 declare <16 x i32> @llvm.hexagon.V6.vsubh(<16 x i32>, <16 x i32>) #1
100 ; Function Attrs: nounwind readnone
101 declare <16 x i32> @llvm.hexagon.V6.vavgh(<16 x i32>, <16 x i32>) #1
103 ; Function Attrs: nounwind readnone
104 declare <16 x i32> @llvm.hexagon.V6.vnavgh(<16 x i32>, <16 x i32>) #1
106 ; Function Attrs: nounwind readnone
107 declare <16 x i32> @llvm.hexagon.V6.vsathub(<16 x i32>, <16 x i32>) #1
109 attributes #0 = { nounwind "target-cpu"="hexagonv60" "target-features"="+hvxv60,+hvx-length64b" }
110 attributes #1 = { nounwind readnone }
112 !0 = !{!1, !1, i64 0}
113 !1 = !{!"omnipotent char", !2, i64 0}
114 !2 = !{!"Simple C/C++ TBAA"}