[AArch64,ELF] Restrict MOVZ/MOVK to non-PIC large code model (#70178)
[llvm-project.git] / llvm / test / CodeGen / X86 / pr44749.ll
blobcc9963dc2d8cc67de475c834db23ea3d9b7c5c46
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-apple-macosx10.15.0 -O0 | FileCheck %s
4 define i32 @a() {
5 ; CHECK-LABEL: a:
6 ; CHECK:       ## %bb.0: ## %entry
7 ; CHECK-NEXT:    pushq %rax
8 ; CHECK-NEXT:    .cfi_def_cfa_offset 16
9 ; CHECK-NEXT:    xorl %eax, %eax
10 ; CHECK-NEXT:    ## kill: def $al killed $al killed $eax
11 ; CHECK-NEXT:    callq _b
12 ; CHECK-NEXT:    cvtsi2sd %eax, %xmm1
13 ; CHECK-NEXT:    movq _calloc@GOTPCREL(%rip), %rax
14 ; CHECK-NEXT:    subq $-1, %rax
15 ; CHECK-NEXT:    setne %al
16 ; CHECK-NEXT:    movzbl %al, %eax
17 ; CHECK-NEXT:    cvtsi2sd %eax, %xmm0
18 ; CHECK-NEXT:    movsd {{.*#+}} xmm2 = mem[0],zero
19 ; CHECK-NEXT:    subsd %xmm2, %xmm0
20 ; CHECK-NEXT:    movsd {{.*#+}} xmm3 = mem[0],zero
21 ; CHECK-NEXT:    movsd {{.*#+}} xmm2 = mem[0],zero
22 ; CHECK-NEXT:    cmplesd %xmm1, %xmm0
23 ; CHECK-NEXT:    movaps %xmm0, %xmm1
24 ; CHECK-NEXT:    andpd %xmm3, %xmm1
25 ; CHECK-NEXT:    andnpd %xmm2, %xmm0
26 ; CHECK-NEXT:    orpd %xmm1, %xmm0
27 ; CHECK-NEXT:    cvttsd2si %xmm0, %eax
28 ; CHECK-NEXT:    popq %rcx
29 ; CHECK-NEXT:    retq
30 entry:
31   %call = call i32 (...) @b()
32   %conv = sitofp i32 %call to double
33   %sel = select i1 icmp ne (ptr getelementptr (i8, ptr @calloc, i64 1), ptr null), i32 1, i32 0
34   %sitofp = sitofp i32 %sel to double
35   %fsub = fsub double %sitofp, 1.000000e+02
36   %cmp = fcmp ole double %fsub, %conv
37   %cond = select i1 %cmp, double 1.000000e+00, double 3.140000e+00
38   %conv2 = fptosi double %cond to i32
39   ret i32 %conv2
42 declare ptr @calloc(i64, i64)
44 declare i32 @b(...)