[AMDGPU] Make v8i16/v8f16 legal
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / GlobalISel / artifact-combiner-asserts.ll
blobee85173bb74efc4fc1f8eb9e3d4840c62d5fc614
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -global-isel -mtriple=amdgcn-amd-amdhsa -mcpu=gfx1031 -verify-machineinstrs < %s | FileCheck %s
4 define hidden <2 x i64> @icmp_v2i32_sext_to_v2i64(<2 x i32> %arg) {
5 ; CHECK-LABEL: icmp_v2i32_sext_to_v2i64:
6 ; CHECK:       ; %bb.0:
7 ; CHECK-NEXT:    s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
8 ; CHECK-NEXT:    s_waitcnt_vscnt null, 0x0
9 ; CHECK-NEXT:    v_cmp_eq_u32_e32 vcc_lo, 0, v0
10 ; CHECK-NEXT:    v_cndmask_b32_e64 v0, 0, 1, vcc_lo
11 ; CHECK-NEXT:    v_cmp_eq_u32_e32 vcc_lo, 0, v1
12 ; CHECK-NEXT:    v_bfe_i32 v0, v0, 0, 1
13 ; CHECK-NEXT:    v_cndmask_b32_e64 v1, 0, 1, vcc_lo
14 ; CHECK-NEXT:    v_bfe_i32 v2, v1, 0, 1
15 ; CHECK-NEXT:    v_ashrrev_i32_e32 v1, 31, v0
16 ; CHECK-NEXT:    v_ashrrev_i32_e32 v3, 31, v2
17 ; CHECK-NEXT:    s_setpc_b64 s[30:31]
18   %cmp = icmp eq <2 x i32> %arg, zeroinitializer
19   %sext = sext <2 x i1> %cmp to <2 x i64>
20   ret <2 x i64> %sext
23 define hidden <2 x i64> @icmp_v2i32_zext_to_v2i64(<2 x i32> %arg) {
24 ; CHECK-LABEL: icmp_v2i32_zext_to_v2i64:
25 ; CHECK:       ; %bb.0:
26 ; CHECK-NEXT:    s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
27 ; CHECK-NEXT:    s_waitcnt_vscnt null, 0x0
28 ; CHECK-NEXT:    v_cmp_eq_u32_e32 vcc_lo, 0, v0
29 ; CHECK-NEXT:    v_mov_b32_e32 v3, 0
30 ; CHECK-NEXT:    v_cndmask_b32_e64 v0, 0, 1, vcc_lo
31 ; CHECK-NEXT:    v_cmp_eq_u32_e32 vcc_lo, 0, v1
32 ; CHECK-NEXT:    v_and_b32_e32 v0, 1, v0
33 ; CHECK-NEXT:    v_cndmask_b32_e64 v1, 0, 1, vcc_lo
34 ; CHECK-NEXT:    v_and_b32_e32 v2, 1, v1
35 ; CHECK-NEXT:    v_mov_b32_e32 v1, 0
36 ; CHECK-NEXT:    s_setpc_b64 s[30:31]
37   %cmp = icmp eq <2 x i32> %arg, zeroinitializer
38   %sext = zext <2 x i1> %cmp to <2 x i64>
39   ret <2 x i64> %sext