[AMDGPU] Make v8i16/v8f16 legal
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / GlobalISel / legalize-build-vector-trunc.mir
blob78f2b0d8c34ffbb8a986460c8ce2460b25204c43
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -mtriple=amdgcn-amd-amdhsa -mcpu=gfx900 -O0 -run-pass=legalizer %s -o - | FileCheck -check-prefix=GFX9 %s
3 # RUN: llc -mtriple=amdgcn-amd-amdhsa -mcpu=gfx1010 -O0 -run-pass=legalizer %s -o - | FileCheck -check-prefix=GFX9 %s
5 ---
6 name: legal_s32_to_v2s16
7 body: |
8   bb.0:
9     liveins: $vgpr0, $vgpr1
11     ; GFX9-LABEL: name: legal_s32_to_v2s16
12     ; GFX9: [[COPY:%[0-9]+]]:_(s32) = COPY $vgpr0
13     ; GFX9-NEXT: [[COPY1:%[0-9]+]]:_(s32) = COPY $vgpr1
14     ; GFX9-NEXT: [[BUILD_VECTOR_TRUNC:%[0-9]+]]:_(<2 x s16>) = G_BUILD_VECTOR_TRUNC [[COPY]](s32), [[COPY1]](s32)
15     ; GFX9-NEXT: S_NOP 0, implicit [[BUILD_VECTOR_TRUNC]](<2 x s16>)
16     %0:_(s32) = COPY $vgpr0
17     %1:_(s32) = COPY $vgpr1
18     %2:_(<2 x s16>) = G_BUILD_VECTOR_TRUNC %0, %1
19     S_NOP 0, implicit %2
20 ...