[AMDGPU] Make v8i16/v8f16 legal
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / GlobalISel / regbankselect-constant.mir
blob917ef6928e199ef9f5b89b4d7fd0fc67f3b225c3
1 # NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 # RUN: llc -march=amdgcn -mcpu=hawaii -run-pass=regbankselect -regbankselect-fast -verify-machineinstrs -o - %s | FileCheck %s
3 # RUN: llc -march=amdgcn -mcpu=hawaii -run-pass=regbankselect -regbankselect-greedy -verify-machineinstrs -o - %s | FileCheck %s
5 ---
6 name: test_constant_s32_vgpr_use
7 legalized:       true
8 body: |
9   bb.0:
10     liveins: $vgpr0_vgpr1
11     ; CHECK-LABEL: name: test_constant_s32_vgpr_use
12     ; CHECK: [[COPY:%[0-9]+]]:vgpr(p1) = COPY $vgpr0_vgpr1
13     ; CHECK: [[C:%[0-9]+]]:sgpr(s32) = G_CONSTANT i32 1
14     ; CHECK: [[COPY1:%[0-9]+]]:vgpr(s32) = COPY [[C]](s32)
15     ; CHECK: G_STORE [[COPY1]](s32), [[COPY]](p1) :: (store (s32))
16     %0:_(p1) = COPY $vgpr0_vgpr1
17     %1:_(s32) = G_CONSTANT i32 1
18     G_STORE %1, %0 :: (store (s32))
20 ...
22 ---
23 name: test_constant_s32_sgpr_use
24 legalized:       true
25 body: |
26   bb.0:
27     ; CHECK-LABEL: name: test_constant_s32_sgpr_use
28     ; CHECK: [[C:%[0-9]+]]:sgpr(s32) = G_CONSTANT i32 1
29     ; CHECK: G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.s.sendmsg), 0, [[C]](s32)
30     %0:_(s32) = G_CONSTANT i32 1
31     G_INTRINSIC_W_SIDE_EFFECTS intrinsic(@llvm.amdgcn.s.sendmsg), 0, %0
33 ...