[NFC][RemoveDIs] Prefer iterators over inst-pointers in InstCombine
[llvm-project.git] / llvm / test / CodeGen / AArch64 / arm64-aapcs.ll
blob03393ad6aef5c8d7e0aa4e1ea75cf2e3b5e9f20d
1 ; RUN: llc -mtriple=arm64-linux-gnu -enable-misched=false -disable-post-ra < %s | FileCheck %s
3 @var = dso_local global i32 0, align 4
5 ; CHECK-LABEL: @test_i128_align
6 define dso_local i128 @test_i128_align(i32, i128 %arg, i32 %after) {
7   store i32 %after, ptr @var, align 4
8 ; CHECK-DAG: str w4, [{{x[0-9]+}}, :lo12:var]
10   ret i128 %arg
11 ; CHECK-DAG: mov x0, x2
12 ; CHECK-DAG: mov x1, x3
15 ; CHECK-LABEL: @test_i64x2_align
16 define [2 x i64] @test_i64x2_align(i32, [2 x i64] %arg, i32 %after) {
17   store i32 %after, ptr @var, align 4
18 ; CHECK-DAG: str w3, [{{x[0-9]+}}, :lo12:var]
20   ret [2 x i64] %arg
21 ; CHECK-DAG: mov x0, x1
22 ; CHECK: mov x1, x2
25 @var64 = dso_local global i64 0, align 8
27 ; Check stack slots are 64-bit at all times.
28 define dso_local void @test_stack_slots([8 x i64], i1 %bool, i8 %char, i16 %short,
29                                 i32 %int, i64 %long) {
30 ; CHECK-LABEL: test_stack_slots:
31 ; CHECK-DAG: ldr w[[ext1:[0-9]+]], [sp, #24]
32 ; CHECK-DAG: ldrh w[[ext2:[0-9]+]], [sp, #16]
33 ; CHECK-DAG: ldrb w[[ext3:[0-9]+]], [sp, #8]
34 ; CHECK-DAG: ldr x[[ext4:[0-9]+]], [sp, #32]
35 ; CHECK-DAG: ldrb w[[ext5:[0-9]+]], [sp]
37   %ext_bool = zext i1 %bool to i64
38   store volatile i64 %ext_bool, ptr @var64, align 8
39 ; CHECK: str x[[ext5]], [{{x[0-9]+}}, :lo12:var64]
41   %ext_char = zext i8 %char to i64
42   store volatile i64 %ext_char, ptr @var64, align 8
43 ; CHECK: str x[[ext3]], [{{x[0-9]+}}, :lo12:var64]
45   %ext_short = zext i16 %short to i64
46   store volatile i64 %ext_short, ptr @var64, align 8
47 ; CHECK: str x[[ext2]], [{{x[0-9]+}}, :lo12:var64]
49   %ext_int = zext i32 %int to i64
50   store volatile i64 %ext_int, ptr @var64, align 8
51 ; CHECK: str x[[ext1]], [{{x[0-9]+}}, :lo12:var64]
53   store volatile i64 %long, ptr @var64, align 8
54 ; CHECK: str x[[ext4]], [{{x[0-9]+}}, :lo12:var64]
56   ret void
59 ; Make sure the callee does extensions (in the absence of zext/sext
60 ; keyword on args) while we're here.
62 define dso_local void @test_extension(i1 %bool, i8 %char, i16 %short, i32 %int) {
63   %ext_bool = zext i1 %bool to i64
64   store volatile i64 %ext_bool, ptr @var64
65 ; CHECK: and [[EXT:x[0-9]+]], x0, #0x1
66 ; CHECK: str [[EXT]], [{{x[0-9]+}}, :lo12:var64]
68   %ext_char = sext i8 %char to i64
69   store volatile i64 %ext_char, ptr @var64
70 ; CHECK: sxtb [[EXT:x[0-9]+]], w1
71 ; CHECK: str [[EXT]], [{{x[0-9]+}}, :lo12:var64]
73   %ext_short = zext i16 %short to i64
74   store volatile i64 %ext_short, ptr @var64
75 ; CHECK: and [[EXT:x[0-9]+]], x2, #0xffff
76 ; CHECK: str [[EXT]], [{{x[0-9]+}}, :lo12:var64]
78   %ext_int = zext i32 %int to i64
79   store volatile i64 %ext_int, ptr @var64
80 ; CHECK: mov w[[EXT:[0-9]+]], w3
81 ; CHECK: str x[[EXT]], [{{x[0-9]+}}, :lo12:var64]
83   ret void
86 declare void @variadic(i32 %a, ...)
88   ; Under AAPCS variadic functions have the same calling convention as
89   ; others. The extra arguments should go in registers rather than on the stack.
90 define dso_local void @test_variadic() {
91   call void(i32, ...) @variadic(i32 0, i64 1, double 2.0)
92 ; CHECK: mov w1, #1
93 ; CHECK: fmov d0, #2.0
94 ; CHECK: bl variadic
95   ret void
98 ; We weren't marking x7 as used after deciding that the i128 didn't fit into
99 ; registers and putting the first half on the stack, so the *second* half went
100 ; into x7. Yuck!
101 define dso_local i128 @test_i128_shadow([7 x i64] %x0_x6, i128 %sp) {
102 ; CHECK-LABEL: test_i128_shadow:
103 ; CHECK: ldp x0, x1, [sp]
105   ret i128 %sp
108 ; This test is to check if fp128 can be correctly handled on stack.
109 define fp128 @test_fp128([8 x float] %arg0, fp128 %arg1) {
110 ; CHECK-LABEL: test_fp128:
111 ; CHECK: ldr {{q[0-9]+}}, [sp]
112   ret fp128 %arg1
115 ; Check if VPR can be correctly pass by stack.
116 define dso_local <2 x double> @test_vreg_stack([8 x <2 x double>], <2 x double> %varg_stack) {
117 entry:
118 ; CHECK-LABEL: test_vreg_stack:
119 ; CHECK: ldr {{q[0-9]+}}, [sp]
120   ret <2 x double> %varg_stack;
123 ; Check that f16 can be passed and returned (ACLE 2.0 extension)
124 define half @test_half(float, half %arg) {
125 ; CHECK-LABEL: test_half:
126 ; CHECK: fmov s0, s1
127   ret half %arg;
130 ; Check that f16 constants are materialized correctly
131 define half @test_half_const() {
132 ; CHECK-LABEL: test_half_const:
133 ; CHECK: ldr h0, [x{{[0-9]+}}, :lo12:{{.*}}]
134   ret half 0xH4248
137 ; Check that v4f16 can be passed and returned in registers
138 define dso_local <4 x half> @test_v4_half_register(float, <4 x half> %arg) {
139 ; CHECK-LABEL: test_v4_half_register:
140 ; CHECK: fmov d0, d1
141   ret <4 x half> %arg;
144 ; Check that v8f16 can be passed and returned in registers
145 define dso_local <8 x half> @test_v8_half_register(float, <8 x half> %arg) {
146 ; CHECK-LABEL: test_v8_half_register:
147 ; CHECK: mov v0.16b, v1.16b
148   ret <8 x half> %arg;
151 ; Check that v4f16 can be passed and returned on the stack
152 define dso_local <4 x half> @test_v4_half_stack([8 x <2 x double>], <4 x half> %arg) {
153 ; CHECK-LABEL: test_v4_half_stack:
154 ; CHECK: ldr d0, [sp]
155   ret <4 x half> %arg;
158 ; Check that v8f16 can be passed and returned on the stack
159 define dso_local <8 x half> @test_v8_half_stack([8 x <2 x double>], <8 x half> %arg) {
160 ; CHECK-LABEL: test_v8_half_stack:
161 ; CHECK: ldr q0, [sp]
162   ret <8 x half> %arg;