[NFC][RemoveDIs] Prefer iterators over inst-pointers in InstCombine
[llvm-project.git] / llvm / test / CodeGen / AArch64 / ssub_sat.ll
blob4ecfc03c8bbd7bb9569f9cc4d066c82bce109c79
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=aarch64-- | FileCheck %s
4 declare i4 @llvm.ssub.sat.i4(i4, i4)
5 declare i8 @llvm.ssub.sat.i8(i8, i8)
6 declare i16 @llvm.ssub.sat.i16(i16, i16)
7 declare i32 @llvm.ssub.sat.i32(i32, i32)
8 declare i64 @llvm.ssub.sat.i64(i64, i64)
9 declare <4 x i32> @llvm.ssub.sat.v4i32(<4 x i32>, <4 x i32>)
11 define i32 @func(i32 %x, i32 %y) nounwind {
12 ; CHECK-LABEL: func:
13 ; CHECK:       // %bb.0:
14 ; CHECK-NEXT:    subs w8, w0, w1
15 ; CHECK-NEXT:    asr w9, w8, #31
16 ; CHECK-NEXT:    eor w9, w9, #0x80000000
17 ; CHECK-NEXT:    csel w0, w9, w8, vs
18 ; CHECK-NEXT:    ret
19   %tmp = call i32 @llvm.ssub.sat.i32(i32 %x, i32 %y);
20   ret i32 %tmp;
23 define i64 @func2(i64 %x, i64 %y) nounwind {
24 ; CHECK-LABEL: func2:
25 ; CHECK:       // %bb.0:
26 ; CHECK-NEXT:    subs x8, x0, x1
27 ; CHECK-NEXT:    asr x9, x8, #63
28 ; CHECK-NEXT:    eor x9, x9, #0x8000000000000000
29 ; CHECK-NEXT:    csel x0, x9, x8, vs
30 ; CHECK-NEXT:    ret
31   %tmp = call i64 @llvm.ssub.sat.i64(i64 %x, i64 %y);
32   ret i64 %tmp;
35 define i16 @func16(i16 %x, i16 %y) nounwind {
36 ; CHECK-LABEL: func16:
37 ; CHECK:       // %bb.0:
38 ; CHECK-NEXT:    sxth w8, w0
39 ; CHECK-NEXT:    mov w9, #32767 // =0x7fff
40 ; CHECK-NEXT:    sub w8, w8, w1, sxth
41 ; CHECK-NEXT:    cmp w8, w9
42 ; CHECK-NEXT:    csel w8, w8, w9, lt
43 ; CHECK-NEXT:    mov w9, #-32768 // =0xffff8000
44 ; CHECK-NEXT:    cmn w8, #8, lsl #12 // =32768
45 ; CHECK-NEXT:    csel w0, w8, w9, gt
46 ; CHECK-NEXT:    ret
47   %tmp = call i16 @llvm.ssub.sat.i16(i16 %x, i16 %y);
48   ret i16 %tmp;
51 define i8 @func8(i8 %x, i8 %y) nounwind {
52 ; CHECK-LABEL: func8:
53 ; CHECK:       // %bb.0:
54 ; CHECK-NEXT:    sxtb w9, w0
55 ; CHECK-NEXT:    mov w8, #127 // =0x7f
56 ; CHECK-NEXT:    sub w9, w9, w1, sxtb
57 ; CHECK-NEXT:    cmp w9, #127
58 ; CHECK-NEXT:    csel w8, w9, w8, lt
59 ; CHECK-NEXT:    mov w9, #-128 // =0xffffff80
60 ; CHECK-NEXT:    cmn w8, #128
61 ; CHECK-NEXT:    csel w0, w8, w9, gt
62 ; CHECK-NEXT:    ret
63   %tmp = call i8 @llvm.ssub.sat.i8(i8 %x, i8 %y);
64   ret i8 %tmp;
67 define i4 @func3(i4 %x, i4 %y) nounwind {
68 ; CHECK-LABEL: func3:
69 ; CHECK:       // %bb.0:
70 ; CHECK-NEXT:    lsl w9, w1, #28
71 ; CHECK-NEXT:    sbfx w10, w0, #0, #4
72 ; CHECK-NEXT:    mov w8, #7 // =0x7
73 ; CHECK-NEXT:    sub w9, w10, w9, asr #28
74 ; CHECK-NEXT:    cmp w9, #7
75 ; CHECK-NEXT:    csel w8, w9, w8, lt
76 ; CHECK-NEXT:    mov w9, #-8 // =0xfffffff8
77 ; CHECK-NEXT:    cmn w8, #8
78 ; CHECK-NEXT:    csel w0, w8, w9, gt
79 ; CHECK-NEXT:    ret
80   %tmp = call i4 @llvm.ssub.sat.i4(i4 %x, i4 %y);
81   ret i4 %tmp;
84 define <4 x i32> @vec(<4 x i32> %x, <4 x i32> %y) nounwind {
85 ; CHECK-LABEL: vec:
86 ; CHECK:       // %bb.0:
87 ; CHECK-NEXT:    sqsub v0.4s, v0.4s, v1.4s
88 ; CHECK-NEXT:    ret
89   %tmp = call <4 x i32> @llvm.ssub.sat.v4i32(<4 x i32> %x, <4 x i32> %y);
90   ret <4 x i32> %tmp;