[SLP] Add cost model for `llvm.powi.*` intrinsics
[llvm-project.git] / llvm / test / Transforms / GVN / condprop-memdep-invalidation.ll
blob69c997e1bb4fe7bd69c4ee58fe1f7b8f137ed114
1 ; NOTE: Assertions have been autogenerated by utils/update_test_checks.py
2 ; RUN: opt -passes=gvn -enable-split-backedge-in-load-pre -S %s | FileCheck %s
4 ; Test case for PR31651.
6 target datalayout = "p:16:16"
8 declare void @use(i16) readonly
10 define i16 @test_PR31651(ptr %ub.16) {
11 ; CHECK-LABEL: @test_PR31651(
12 ; CHECK-NEXT:    br label [[LOOP_1_HEADER:%.*]]
13 ; CHECK:       loop.1.header:
14 ; CHECK-NEXT:    [[IV_1:%.*]] = phi i16 [ 0, [[TMP0:%.*]] ], [ [[IV_1_NEXT:%.*]], [[LOOP_1_LATCH:%.*]] ]
15 ; CHECK-NEXT:    [[CMP_1:%.*]] = icmp eq i16 [[IV_1]], 0
16 ; CHECK-NEXT:    br i1 [[CMP_1]], label [[CONT_1:%.*]], label [[THEN_1:%.*]]
17 ; CHECK:       then.1:
18 ; CHECK-NEXT:    [[_TMP18:%.*]] = add i16 [[IV_1]], -1
19 ; CHECK-NEXT:    [[GEP_1:%.*]] = getelementptr [4 x i16], ptr [[UB_16:%.*]], i16 1, i16 [[_TMP18]]
20 ; CHECK-NEXT:    [[L_1:%.*]] = load i16, ptr [[GEP_1]], align 2
21 ; CHECK-NEXT:    br label [[CONT_1]]
22 ; CHECK:       cont.1:
23 ; CHECK-NEXT:    [[IV_1_SINK:%.*]] = phi i16 [ [[IV_1]], [[THEN_1]] ], [ 0, [[LOOP_1_HEADER]] ]
24 ; CHECK-NEXT:    [[SINK:%.*]] = phi i16 [ [[L_1]], [[THEN_1]] ], [ 10, [[LOOP_1_HEADER]] ]
25 ; CHECK-NEXT:    [[GEP_2:%.*]] = getelementptr [4 x i16], ptr [[UB_16]], i16 1, i16 [[IV_1_SINK]]
26 ; CHECK-NEXT:    br i1 [[CMP_1]], label [[THEN_2:%.*]], label [[ELSE_2:%.*]]
27 ; CHECK:       then.2:
28 ; CHECK-NEXT:    [[GEP_3:%.*]] = getelementptr [4 x i16], ptr [[UB_16]], i16 1, i16 0
29 ; CHECK-NEXT:    [[L_2:%.*]] = load i16, ptr [[GEP_3]], align 2
30 ; CHECK-NEXT:    call void @use(i16 [[L_2]])
31 ; CHECK-NEXT:    br label [[LOOP_1_LATCH]]
32 ; CHECK:       else.2:
33 ; CHECK-NEXT:    [[GEP_4:%.*]] = getelementptr [4 x i16], ptr [[UB_16]], i16 1, i16 [[IV_1]]
34 ; CHECK-NEXT:    [[L_3:%.*]] = load i16, ptr [[GEP_4]], align 2
35 ; CHECK-NEXT:    call void @use(i16 [[L_3]])
36 ; CHECK-NEXT:    br label [[LOOP_1_LATCH]]
37 ; CHECK:       loop.1.latch:
38 ; CHECK-NEXT:    [[L_42:%.*]] = phi i16 [ [[L_3]], [[ELSE_2]] ], [ [[L_2]], [[THEN_2]] ]
39 ; CHECK-NEXT:    [[IV_1_NEXT]] = add i16 [[IV_1]], 1
40 ; CHECK-NEXT:    [[CMP_3:%.*]] = icmp slt i16 [[IV_1_NEXT]], 2
41 ; CHECK-NEXT:    br i1 [[CMP_3]], label [[LOOP_1_HEADER]], label [[LOOP_2:%.*]]
42 ; CHECK:       loop.2:
43 ; CHECK-NEXT:    [[L_4:%.*]] = phi i16 [ [[L_42]], [[LOOP_1_LATCH]] ], [ [[L_4_PRE:%.*]], [[LOOP_2_LOOP_2_CRIT_EDGE:%.*]] ]
44 ; CHECK-NEXT:    [[IV_2:%.*]] = phi i16 [ 0, [[LOOP_1_LATCH]] ], [ [[IV_2_NEXT:%.*]], [[LOOP_2_LOOP_2_CRIT_EDGE]] ]
45 ; CHECK-NEXT:    [[SUM:%.*]] = phi i16 [ 0, [[LOOP_1_LATCH]] ], [ [[SUM_NEXT:%.*]], [[LOOP_2_LOOP_2_CRIT_EDGE]] ]
46 ; CHECK-NEXT:    [[GEP_5:%.*]] = getelementptr [4 x i16], ptr [[UB_16]], i16 1, i16 [[IV_2]]
47 ; CHECK-NEXT:    [[SUM_NEXT]] = add i16 [[SUM]], [[L_4]]
48 ; CHECK-NEXT:    [[IV_2_NEXT]] = add i16 [[IV_2]], 1
49 ; CHECK-NEXT:    [[CMP_4:%.*]] = icmp slt i16 [[IV_2_NEXT]], 2
50 ; CHECK-NEXT:    br i1 [[CMP_4]], label [[LOOP_2_LOOP_2_CRIT_EDGE]], label [[EXIT:%.*]]
51 ; CHECK:       loop.2.loop.2_crit_edge:
52 ; CHECK-NEXT:    [[GEP_5_PHI_TRANS_INSERT:%.*]] = getelementptr [4 x i16], ptr [[UB_16]], i16 1, i16 [[IV_2_NEXT]]
53 ; CHECK-NEXT:    [[L_4_PRE]] = load i16, ptr [[GEP_5_PHI_TRANS_INSERT]], align 2
54 ; CHECK-NEXT:    br label [[LOOP_2]]
55 ; CHECK:       exit:
56 ; CHECK-NEXT:    ret i16 [[SUM_NEXT]]
58   br label %loop.1.header
60 loop.1.header:
61   %iv.1 = phi i16 [ 0, %0 ], [ %iv.1.next, %loop.1.latch ]
62   %cmp.1 = icmp eq i16 %iv.1, 0
63   br i1 %cmp.1 , label %cont.1, label %then.1
65 then.1:
66   %_tmp18 = add i16 %iv.1, -1
67   %gep.1 = getelementptr [4 x i16], ptr %ub.16, i16 1, i16 %_tmp18
68   %l.1 = load i16, i16* %gep.1, align 2
69   br label %cont.1
71 cont.1:
72   %iv.1.sink = phi i16 [ %iv.1, %then.1 ], [ 0, %loop.1.header ]
73   %sink = phi i16 [ %l.1, %then.1 ], [ 10, %loop.1.header ]
74   %gep.2 = getelementptr [4 x i16], ptr %ub.16, i16 1, i16 %iv.1.sink
75   %cmp.2 = icmp eq i16 %iv.1, 0
76   br i1 %cmp.2, label %then.2, label %else.2
78 then.2:
79   %gep.3 = getelementptr [4 x i16], ptr %ub.16, i16 1, i16 %iv.1
80   %l.2 = load i16, ptr %gep.3, align 2
81   call void @use(i16 %l.2)
82   br label %loop.1.latch
84 else.2:
85   %gep.4 = getelementptr [4 x i16], ptr %ub.16, i16 1, i16 %iv.1
86   %l.3 = load i16, ptr %gep.4, align 2
87   call void @use(i16 %l.3)
88   br label %loop.1.latch
90 loop.1.latch:
91   %iv.1.next = add i16 %iv.1, 1
92   %cmp.3 = icmp slt i16 %iv.1.next, 2
93   br i1 %cmp.3, label %loop.1.header, label %loop.2
95 loop.2:
96   %iv.2 = phi i16 [ 0, %loop.1.latch ], [ %iv.2.next, %loop.2 ]
97   %sum = phi i16 [ 0, %loop.1.latch ], [ %sum.next, %loop.2 ]
98   %gep.5 = getelementptr [4 x i16], ptr %ub.16, i16 1, i16 %iv.2
99   %l.4 = load i16, ptr %gep.5, align 2
100   %sum.next = add i16 %sum, %l.4
101   %iv.2.next = add i16 %iv.2, 1
102   %cmp.4 = icmp slt i16 %iv.2.next, 2
103   br i1 %cmp.4, label %loop.2, label %exit
105 exit:
106   ret i16 %sum.next
108   uselistorder ptr %ub.16, { 4, 3, 2, 0, 1 }